CN219609632U - 一种强制断电下保护中央处理器的cmos功能的电路 - Google Patents
一种强制断电下保护中央处理器的cmos功能的电路 Download PDFInfo
- Publication number
- CN219609632U CN219609632U CN202320625002.4U CN202320625002U CN219609632U CN 219609632 U CN219609632 U CN 219609632U CN 202320625002 U CN202320625002 U CN 202320625002U CN 219609632 U CN219609632 U CN 219609632U
- Authority
- CN
- China
- Prior art keywords
- circuit
- resistor
- power
- signal
- processing unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Transmitters (AREA)
- Amplifiers (AREA)
Abstract
本实用新型提供了一种强制断电下保护中央处理器的CMOS功能的电路,包括断电信号放大电路的输入端与供电电源相连,断电信号放大电路的输出端与断电信号传输电路的输入端相连,断电信号传输电路的输出端与PCH_POWER_L信号回拉电路的输入端、RSMRST_N_L信号回拉电路的输入端相连,PCH_POWER_L信号回拉电路的输出端、RSMRST_N_L信号回拉电路的输出端均与中央处理器相连。本实用新型的有益效果为:实现了南桥的PCH_POWER_L和RSMRST_N_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况。
Description
技术领域
本实用新型涉及保护电路技术领域,具体涉及一种强制断电下保护中央处理器的CMOS功能的电路。
背景技术
在计算机领域,中央处理器(CPU,英语:Central Processing Unit/Processor),是电子计算机的主要设备之一,电脑中的核心配件。其功能主要是解释计算机指令以及处理计算机软件中的数据。电脑中所有操作都由CPU负责读取指令,对指令译码并执行指令的核心部件。现在CPU普遍应用于很多电子设备,例如移动终端,工控终端等。CMOS在以前常指保存计算机基本启动信息(如日期、时间、启动设置等)的芯片,有时人们会把CMOS和BIOS混称,其实CMOS以前是主板上的一块可读写的并行或串行FLASH芯片,是用来保存BIOS的硬件配置和用户对某些参数的设定,现在CMOS不再是一个芯片,而是集成到了CPU当中,是CPU的一个功能。
目前,工控终端一般采用的断电方式通常是非正常断电,即强制断电,断电的时序也与英特尔的规范要求不一致,所以在断电时CPU中的CMOS信息容易被清除,因此在断电时必须保证南桥的PCH_POWER_L和RSMRST_N_L信号的电平必须在其电压之前掉落,才能保证不会出现丢失CMOS信息的情况。
实用新型内容
为解决现有技术中的问题,本实用新型提供了一种强制断电下保护中央处理器的CMOS功能的电路,设置于供电电源与中央处理器之间,通过相互配合的断电信号放大电路、断电信号传输电路、PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路,实现了南桥的PCH_POWER_L和RSMRST_N_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况,解决了现有技术中工控终端强制断电时CPU中的CMOS信息容易被清除的问题。
本实用新型提供的一种强制断电下保护中央处理器的CMOS功能的电路,设置于供电电源与中央处理器之间,包括断电信号放大电路、断电信号传输电路、PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路,所述断电信号放大电路的输入端与所述供电电源相连,所述断电信号放大电路的输出端与所述断电信号传输电路的输入端相连,所述断电信号传输电路的输出端与所述PCH_POWER_L信号回拉电路的输入端、所述RSMRST_N_L信号回拉电路的输入端相连,所述PCH_POWER_L信号回拉电路的输出端、所述RSMRST_N_L信号回拉电路的输出端均与所述中央处理器相连,所述断电信号放大电路、所述断电信号传输电路能够在所述供电电源强制断开连接后,在所述PCH_POWER_L信号回拉电路和所述RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低所述PCH_POWER_L信号回拉电路和所述RSMRST_N_L信号回拉电路的信号输出电平。
本实用新型作进一步改进,所述断电信号放大电路包括比较放大器U1、电阻R1、电阻R2和电阻R3,其中,所述比较放大器U1的同相输入端接有2.5V偏置电压源,所述比较放大器U1的反相输入端与所述电阻R1的一端、所述电阻R2的一端相连,所述比较放大器U1的电源正极与所述电阻R3的一端相连,所述电阻R1的另一端、所述电阻R3的另一端接所述供电电源,所述比较放大器U1的的输出端与所述断电信号传输电路的输入端相连,所述电阻R2的另一端、所述比较放大器U1的电源负极接地。
本实用新型作进一步改进,所述断电信号传输电路包括场效应管Q1、电容C1和电阻R4,其中,所述场效应管Q1的栅极与所述比较放大器U1的的输出端相连,所述场效应管Q1的漏极与所述电阻R4的一端、所述电容C1的一端、所述PCH_POWER_L信号回拉电路的输入端、所述RSMRST_N_L信号回拉电路的输入端相连,所述电阻R4的另一端接有3.3V偏置电压源,所述场效应管Q4的源极、所述电容C1的另一端接地。
本实用新型作进一步改进,所述PCH_POWER_L信号回拉电路包括与门U2、电阻R5和电阻R6,其中,所述与门U2设有5个引脚,所述与门U2的第1引脚与所述电阻R5的一端相连,所述电阻R5的另一端与所述场效应管Q1的漏极相连,所述与门U2的第4引脚与所述电阻R6的一端相连,所述电阻R6的另一端与所述中央处理器相连,所述与门U2的第5引脚接有3.3V偏置电压源,所述与门U2的第3引脚接地。
本实用新型作进一步改进,所述RSMRST_N_L信号回拉电路包括与门U3、电阻R10和电阻R12,其中,所述与门U3设有5个引脚,所述与门U3的第1引脚与所述电阻R10的一端相连,所述电阻R10的另一端与所述场效应管Q1的漏极相连,所述与门U3的第4引脚与所述电阻R12的一端相连,所述电阻R12的另一端与所述中央处理器相连,所述与门U3的第5引脚接有3.3V偏置电压源,所述与门U3的第3引脚接地。
本实用新型作进一步改进,所述电阻R1的阻值为29.4KΩ,所述电阻R2的阻值为10KΩ。
本实用新型作进一步改进,所述电阻R4的阻值为1KΩ。
本实用新型作进一步改进,所述电容C1的容值为0.1uF。
与现有技术相比,本实用新型的有益效果是:提供了一种强制断电下保护中央处理器的CMOS功能的电路,设置于供电电源与中央处理器之间,通过相互配合的断电信号放大电路、断电信号传输电路、PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路,断电信号放大电路、断电信号传输电路能够在供电电源强制断开连接后,在PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,实现了在PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,也就是保证了南桥的PCH_POWER_L和RSMRST_N_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况,解决了现有技术中工控终端强制断电时CPU中的CMOS信息容易被清除的问题。
附图说明
为了更清楚地说明本申请或现有技术中的方案,下面将对实施例或现有技术描述中所需要使用的附图作一个简单介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型强制断电下保护中央处理器的CMOS功能的电路图。
具体实施方式
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请技术领域的技术人员通常理解的含义相同;本文中在申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请;本申请的说明书和权利要求书及上述附图说明中的术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排他的包含。本申请的说明书和权利要求书或上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
为了使本技术领域的人员更好地理解本申请方案,下面将结合附图,对本申请实施例中的技术方案进行清楚、完整地描述。
如图1所示,本实用新型提供的一种强制断电下保护中央处理器的CMOS功能的电路,设置于供电电源与中央处理器之间,包括断电信号放大电路、断电信号传输电路、PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路,断电信号放大电路的输入端与供电电源相连,断电信号放大电路的输出端与断电信号传输电路的输入端相连,断电信号传输电路的输出端与PCH_POWER_L信号回拉电路的输入端、RSMRST_N_L信号回拉电路的输入端相连,PCH_POWER_L信号回拉电路的输出端、RSMRST_N_L信号回拉电路的输出端均与中央处理器相连。在本实施例中,断电信号放大电路、断电信号传输电路能够在供电电源强制断开连接后,在PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,实现了在PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,也就是保证了南桥的PCH_POWER_L和RSMRST_N_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况。
如图1所示,断电信号放大电路包括比较放大器U1、电阻R1、电阻R2和电阻R3,其中,比较放大器U1的同相输入端接有2.5V偏置电压源,比较放大器U1的反相输入端与电阻R1的一端、电阻R2的一端相连,比较放大器U1的电源正极与电阻R3的一端相连,电阻R1的另一端、电阻R3的另一端接供电电源,比较放大器U1的的输出端与断电信号传输电路的输入端相连,电阻R2的另一端、比较放大器U1的电源负极接地。其中,电阻R1的阻值为29.4KΩ,电阻R2的阻值为10KΩ。在本实施例中,断电信号放大电路用于在强制断电后触发该电路,放大断电信号。
如图1所示,断电信号传输电路包括场效应管Q1、电容C1和电阻R4,其中,场效应管Q1的栅极与比较放大器U1的的输出端相连,场效应管Q1的漏极与电阻R4的一端、电容C1的一端、PCH_POWER_L信号回拉电路的输入端、RSMRST_N_L信号回拉电路的输入端相连,电阻R4的另一端接有3.3V偏置电压源,场效应管Q4的源极、电容C1的另一端接地。在本实施例中,电阻R4的阻值为1KΩ,电容C1的容值为0.1uF。在本实施例中,断电信号传输电路用于在强制断电后传输断电信号至PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路。
如图1所示,PCH_POWER_L信号回拉电路包括与门U2、电阻R5和电阻R6,其中,与门U2设有5个引脚,与门U2的第1引脚与电阻R5的一端相连,电阻R5的另一端与场效应管Q1的漏极相连,与门U2的第4引脚与电阻R6的一端相连,电阻R6的另一端与中央处理器相连,与门U2的第5引脚接有3.3V偏置电压源,与门U2的第3引脚接地。在本实施例中,PCH_POWER_L信号回拉电路用于在PCH_POWER_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路的信号输出电平,也就是保证了南桥的PCH_POWER_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况。
如图1所示,RSMRST_N_L信号回拉电路包括与门U3、电阻R10和电阻R12,其中,与门U3设有5个引脚,与门U3的第1引脚与电阻R10的一端相连,电阻R10的另一端与场效应管Q1的漏极相连,与门U3的第4引脚与电阻R12的一端相连,电阻R12的另一端与中央处理器相连,与门U3的第5引脚接有3.3V偏置电压源,与门U3的第3引脚接地。在本实施例中,RSMRST_N_L信号回拉电路用于在RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低RSMRST_N_L信号回拉电路的信号输出电平,也就是保证了南桥的RSMRST_N_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况。
工作原理:当供电电源强制断电时,VIN_L回落至9.85V以下时,比较放大器U1的反相输入端电压低于2.5V,由于比较放大器U1的同相输入端为2.5V,比较放大器U1的输出端为高电平,也就是LOW_VOL为高电平,场效应管Q1被导通,场效应管Q1的漏极为低电平,从而使与门U2和与门U3的第1引脚均为低电平,由于与门U2和与门U3是2个与门,因此与门U2和与门U3的第4引脚均输出低电平,回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,也就是保证了南桥的PCH_POWER_L和RSMRST_N_L信号的电平在其电压之前掉落。
由上可知,本实用新型提供了一种强制断电下保护中央处理器的CMOS功能的电路,设置于供电电源与中央处理器之间,通过相互配合的断电信号放大电路、断电信号传输电路、PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路,断电信号放大电路、断电信号传输电路能够在供电电源强制断开连接后,在PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,实现了在PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路的信号输出电平,也就是保证了南桥的PCH_POWER_L和RSMRST_N_L信号的电平在其电压之前掉落,避免了在强制断电时中央处理器中的CMOS信息出现丢失的情况,解决了现有技术中工控终端强制断电时CPU中的CMOS信息容易被清除的问题。
以上所述之具体实施方式为本实用新型的较佳实施方式,并非以此限定本实用新型的具体实施范围,本实用新型的范围包括并不限于本具体实施方式,凡依照本实用新型所作的等效变化均在本实用新型的保护范围内。
Claims (8)
1.一种强制断电下保护中央处理器的CMOS功能的电路,设置于供电电源与中央处理器之间,其特征在于:包括断电信号放大电路、断电信号传输电路、PCH_POWER_L信号回拉电路和RSMRST_N_L信号回拉电路,所述断电信号放大电路的输入端与所述供电电源相连,所述断电信号放大电路的输出端与所述断电信号传输电路的输入端相连,所述断电信号传输电路的输出端与所述PCH_POWER_L信号回拉电路的输入端、所述RSMRST_N_L信号回拉电路的输入端相连,所述PCH_POWER_L信号回拉电路的输出端、所述RSMRST_N_L信号回拉电路的输出端均与所述中央处理器相连,所述断电信号放大电路、所述断电信号传输电路能够在所述供电电源强制断开连接后,在所述PCH_POWER_L信号回拉电路和所述RSMRST_N_L信号回拉电路的供电电压下降之前回拉降低所述PCH_POWER_L信号回拉电路和所述RSMRST_N_L信号回拉电路的信号输出电平。
2.根据权利要求1所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述断电信号放大电路包括比较放大器U1、电阻R1、电阻R2和电阻R3,其中,所述比较放大器U1的同相输入端接有2.5V偏置电压源,所述比较放大器U1的反相输入端与所述电阻R1的一端、所述电阻R2的一端相连,所述比较放大器U1的电源正极与所述电阻R3的一端相连,所述电阻R1的另一端、所述电阻R3的另一端接所述供电电源,所述比较放大器U1的输出端与所述断电信号传输电路的输入端相连,所述电阻R2的另一端、所述比较放大器U1的电源负极接地。
3.根据权利要求2所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述断电信号传输电路包括场效应管Q1、电容C1和电阻R4,其中,所述场效应管Q1的栅极与所述比较放大器U1的输出端相连,所述场效应管Q1的漏极与所述电阻R4的一端、所述电容C1的一端、所述PCH_POWER_L信号回拉电路的输入端、所述RSMRST_N_L信号回拉电路的输入端相连,所述电阻R4的另一端接有3.3V偏置电压源,所述场效应管Q4的源极、所述电容C1的另一端接地。
4.根据权利要求3所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述PCH_POWER_L信号回拉电路包括与门U2、电阻R5和电阻R6,其中,所述与门U2设有5个引脚,所述与门U2的第1引脚与所述电阻R5的一端相连,所述电阻R5的另一端与所述场效应管Q1的漏极相连,所述与门U2的第4引脚与所述电阻R6的一端相连,所述电阻R6的另一端与所述中央处理器相连,所述与门U2的第5引脚接有3.3V偏置电压源,所述与门U2的第3引脚接地。
5.根据权利要求4所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述RSMRST_N_L信号回拉电路包括与门U3、电阻R10和电阻R12,其中,所述与门U3设有5个引脚,所述与门U3的第1引脚与所述电阻R10的一端相连,所述电阻R10的另一端与所述场效应管Q1的漏极相连,所述与门U3的第4引脚与所述电阻R12的一端相连,所述电阻R12的另一端与所述中央处理器相连,所述与门U3的第5引脚接有3.3V偏置电压源,所述与门U3的第3引脚接地。
6.根据权利要求5所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述电阻R1的阻值为29.4KΩ,所述电阻R2的阻值为10KΩ。
7.根据权利要求6所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述电阻R4的阻值为1KΩ。
8.根据权利要求7所述的强制断电下保护中央处理器的CMOS功能的电路,其特征在于:所述电容C1的容值为0.1uF。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320625002.4U CN219609632U (zh) | 2023-03-27 | 2023-03-27 | 一种强制断电下保护中央处理器的cmos功能的电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320625002.4U CN219609632U (zh) | 2023-03-27 | 2023-03-27 | 一种强制断电下保护中央处理器的cmos功能的电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219609632U true CN219609632U (zh) | 2023-08-29 |
Family
ID=87744110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202320625002.4U Active CN219609632U (zh) | 2023-03-27 | 2023-03-27 | 一种强制断电下保护中央处理器的cmos功能的电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219609632U (zh) |
-
2023
- 2023-03-27 CN CN202320625002.4U patent/CN219609632U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101556496B (zh) | 主板供电系统 | |
EP0861468B1 (en) | Automatic voltage detection in multiple voltage applications | |
CN101576764B (zh) | Cmos数据清除电路 | |
US8862921B1 (en) | Apparatus for remote wake-up during dedicated charging mode | |
US20120021696A1 (en) | Data card with usb function | |
CN112886664A (zh) | 电子设备 | |
US20020169913A1 (en) | System and method of switching a hot-pluggable peripheral device | |
CN219609632U (zh) | 一种强制断电下保护中央处理器的cmos功能的电路 | |
CN114089714A (zh) | 便携式电子装置 | |
CN102081449A (zh) | 显卡电源电路 | |
CN210534715U (zh) | 防止长按power按键导致电脑死机的电路 | |
CN110096382B (zh) | 主板及应用该主板的电子装置 | |
US7278042B2 (en) | Circuit for protecting a motherboard by removing power to the motherboard based on the status of an attached component | |
CN107272864B (zh) | 一种复位电路、电池及电子设备 | |
CN114116271A (zh) | 一种看门狗电路及嵌入式工业设备 | |
CN212807336U (zh) | 温度记录仪 | |
CN112290639B (zh) | 一种充电接口电路和电子设备 | |
CN102723106A (zh) | 复位信号抗干扰电路 | |
CN214896522U (zh) | 一种放电控制电路、板卡及计算机设备 | |
CN220947579U (zh) | 休眠唤醒电路及汽车、车载电子设备 | |
CN216118769U (zh) | Type-C接口电路及具有其的智能终端设备 | |
CN110688260B (zh) | 基于耳机接口的ec复位电路以及电子设备 | |
CN215987227U (zh) | 电脑及其主板和唤醒电路 | |
CN216649655U (zh) | 一种自锁开关自释放控制电路及装置 | |
CN217113271U (zh) | 一种数据接口转换电路及转换器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |