CN220775796U - 用于量测时钟讯号的占空比的占空比量测装置 - Google Patents

用于量测时钟讯号的占空比的占空比量测装置 Download PDF

Info

Publication number
CN220775796U
CN220775796U CN202320998635.XU CN202320998635U CN220775796U CN 220775796 U CN220775796 U CN 220775796U CN 202320998635 U CN202320998635 U CN 202320998635U CN 220775796 U CN220775796 U CN 220775796U
Authority
CN
China
Prior art keywords
clock signal
duty cycle
current source
receive
capacitor voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202320998635.XU
Other languages
English (en)
Inventor
艾力克苏宁
艾伦罗斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Application granted granted Critical
Publication of CN220775796U publication Critical patent/CN220775796U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31727Clock circuits aspects, e.g. test clock circuit details, timing aspects for signal generation, circuits for testing clocks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R29/00Arrangements for measuring or indicating electric quantities not covered by groups G01R19/00 - G01R27/00
    • G01R29/02Measuring characteristics of individual pulses, e.g. deviation from pulse flatness, rise time or duration
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/157Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with digital control
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1584Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/017Adjustment of width or dutycycle of pulses

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本实用新型提供一种用于量测时钟讯号的占空比的占空比量测装置,包括电荷帮浦电路及时控比较器电路。电荷帮浦电路被配置成接收具有未知的占空比的时钟讯号,且基于时钟讯号的占空比产生电容器电压。时控比较器电路被配置成接收电容器电压及参考电压,且基于电容器电压及参考电压产生数字输出代码。数字输出代码指示时钟讯号的占空比。电荷帮浦电路更被配置成接收数字输出代码。

Description

用于量测时钟讯号的占空比的占空比量测装置
技术领域
本实用新型涉及一种用于量测时钟讯号的占空比的装置。
背景技术
数字电路使用时钟讯号来使数字电路的操作依序进行。在某些应用中,期望产生具有特定占空比(duty cycle)(例如,50%占空比)的时钟讯号。占空比是指时钟讯号开启的时间相较于一个循环的周期的百分比。因此,50%占空比意指时钟讯号在50%的时间是开启的且在50%的时间是关闭的。
实用新型内容
本实用新型提供一种占空比量测(duty cycle measurement,DCM)装置,包括:电荷帮浦电路,被配置成接收具有未知的占空比的时钟讯号,且基于所述时钟讯号的所述占空比产生电容器电压;以及时控比较器电路,被配置成接收所述电容器电压及参考电压,且基于所述电容器电压及所述参考电压产生数字输出代码,其中所述数字输出代码指示所述时钟讯号的所述占空比,其中所述电荷帮浦电路更被配置成接收所述数字输出代码。
本实用新型提供一种占空比量测装置,包括:时钟选择电路,被配置成提供具有预定的占空比的第一时钟讯号;电荷帮浦电路,被配置成接收所述第一时钟讯号且基于所述第一时钟讯号的占空比产生电容器电压;以及时控比较器电路,被配置成接收所述电容器电压及参考电压,且基于所述电容器电压及所述参考电压产生数字输出代码,其中所述数字输出代码指示所述第一时钟讯号的所述占空比,其中所述电荷帮浦电路更被配置成接收所述数字输出代码。
为让本实用新型的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1是示出根据本揭露各种实施例的示例性占空比量测(DCM)装置的示意性方块图。
图2是示出根据本揭露各种实施例的DCM装置的示例性时钟选择电路、示例性电荷帮浦电路及示例性时控比较器电路的示意性电路图。
图3是示出根据本揭露各种实施例的量测时钟讯号的占空比的示例性方法的流程图。
图4是示出根据本揭露各种实施例的另一示例性DCM装置的示意性电路图。
图5是示出根据本揭露各种实施例的量测时钟讯号的占空比的另一示例性方法的流程图。
附图标记说明
100、400:占空比量测装置
110:时钟选择电路
120:电荷帮浦电路
130:时控比较器电路
210:分频器
220:复用器
230:第一电流源
240:第二电流源
250:电容器电压节点
260:比较器
270:锁存器
300、500:方法
305、310、315、320、325、330、335、340、345、350、355、360、510、520、530、540、550:操作
C:电容器
CLK、CLK’、CLK/CLK’:时钟讯号
CLK_SEL:时钟选择讯号
DOUT/DOUT’:数字输出代码
I1、I2:电流
VCAP:电容器电压
VDD:电源电压
VREF:参考电压
具体实施方式
以下揭露内容提供用于实施所提供目标物的不同特征的诸多不同实施例或实例。以下阐述组件及排列的具体实例以简化本揭露。当然,该些仅为实例且不旨在进行限制。另外,本揭露可能在各种实例中重复使用参考编号及/或字母。此种重复使用是出于简洁及清晰的目的,而不是自身表示所论述的各种实施例及/或配置之间的关系。
电路的操作占空比(operating duty cycle)可随时间而缓慢变动,使得电路无法总是根据规范进行操作。举例而言,在时钟讯号经过几个组件之后及/或由于操作条件(例如电压及温度)的变化,电路的占空比可倾向于自50%发生偏移。为将时钟讯号调整回其适当的占空比,系统可设法准确地量测时钟讯号的占空比。
在某些实施例中,本文中所述的系统及方法使用一阶三角-积分(delta-sigma)模拟-数字转换器(analog-to-digital converter)来量测时钟讯号的占空比,藉此可以相对高的准确度来量测时钟讯号的占空比。更详细而言,图1是示出根据本揭露各种实施例的示例性占空比量测(duty cycle measurement,DCM)装置100的示意性方块图。在此示例性实施例中,DCM装置100可在量测模式及校准模式下进行操作。在量测模式中,DCM装置100被配置成接收具有未知占空比的时钟讯号(CLK),且产生指示时钟讯号(CLK)的占空比的数字输出代码(DOUT)。
在校准模式中,DCM装置100被配置成接收具有预定占空比(例如,约50%)的时钟讯号(CLK’),且产生指示时钟讯号(CLK’)的占空比的数字输出代码(DOUT’)。在量测模式期间所获得的数字输出代码(DOUT)可与在校准模式期间所获得的数字输出代码(DOUT’)进行比较,以判断时钟讯号(CLK)是否具有约50%的占空比。
如图1中所示,DCM装置100包括时钟选择电路110、电荷帮浦电路120及时控比较器电路130。时钟选择电路110被配置成例如自DCM装置100中所包括的频率产生器或DCM装置100外部的频率产生器接收具有未知占空比的时钟讯号(CLK)。时钟选择电路110更被配置成基于时钟讯号(CLK)产生具有预定占空比(例如,约50%)的时钟讯号(CLK’)。时钟选择电路110更被配置成在其输出处提供时钟讯号(CLK)(即,当DCM装置100处于量测模式中时)或时钟讯号(CLK’)(即,当DCM装置100处于校准模式中时)。
电荷帮浦电路120连接至时钟选择电路110的输出以接收时钟讯号(CLK/CLK’)。电荷帮浦电路120更被配置成基于时钟讯号(CLK/CLK’)的占空比对电荷帮浦电路120的电容器(例如,图2中的电容器(C))进行充电及放电,藉此电荷帮浦电路120在其输出处产生电容器电压(VCAP)。
时控比较器电路130连接至电荷帮浦电路120的输出以接收电容器电压(VCAP)。时控比较器电路130更被配置成例如自DCM装置100中所包括的电压产生器或DCM装置100外部的电压产生器接收参考电压(VREF)。时控比较器电路130更被配置成将电容器电压(VCAP)与参考电压(VREF)进行比较,藉此时控比较器电路130在其输出处产生数字输出代码(DOUT/DOUT’)。数字输出代码(DOUT/DOUT’)指示时钟讯号(CLK/CLK’)的占空比。电荷帮浦电路120进一步连接至时控比较器电路130的输出以接收数字输出代码(DOUT/DOUT’)。如下文中将阐述,电荷帮浦电路120与时控比较器电路130构成一阶三角-积分模拟-数字转换器。
图2是示出根据本揭露各种实施例的DCM装置100的示例性时钟选择电路110、示例性电荷帮浦电路120及示例性时控比较器电路130的示意性电路图。如图2中所示,时钟选择电路110包括分频器210及复用器220。分频器210及复用器220被配置成接收具有未知占空比的时钟讯号(CLK)。分频器210更被配置成将时钟讯号(CLK)的频率除以二,以在其输出处提供具有为约50%的占空比的时钟讯号(CLK’)。复用器220连接至分频器210的输出,以接收时钟讯号(CLK’)。复用器220更被配置成例如自DCM装置100中所包括的讯号产生器或DCM装置100外部的讯号产生器接收时钟选择讯号(CLK_SEL)。时钟选择讯号(CLK_SEL)可被断言(assert)/解除断言(de-assert),使得复用器220在其输出处提供时钟讯号(CLK/CLK’)。
电荷帮浦电路120包括第一电流源230、第二电流源240及电容器(C)。第一电流源230具有第一电流源端及第二电流源端,第一电流源端被配置成例如自DCM装置100中所包括的电压产生器或DCM装置100外部的电压产生器接收电源电压(VDD),第二电流源端连接至电容器电压节点250。
第二电流源240具有连接至电容器电压节点250的第一电流源端、连接至电接地的第二电流源端、以及连接至复用器220的输出且接收时钟讯号(CLK/CLK’)的第三电流源端。电容器(C)连接于电容器电压节点250与电接地之间。第一电流源230被配置成经由电容器电压节点250提供电流(I1),藉此对电容器(C)进行充电。第二电流源240被配置成经由电容器电压节点250吸收电流(I2),藉此对电容器(C)进行放电。电容器(C)的充电及放电在电容器电压节点250处产生电容器电压(VCAP)。
时控比较器电路130包括比较器260及锁存器270。比较器260具有连接至电容器电压节点250且被配置成接收电容器电压(VCAP)的反相端及被配置成接收参考电压(VREF)的非反相端。锁存器270具有连接至比较器260的输出端的第一锁存器端、被配置成接收时钟讯号(CLK)的第二锁存器端、以及提供数字输出代码(DOUT/DOUT’)的第三锁存器端。第一电流源230更具有连接至锁存器270的第三锁存器端的第三电流源端以接收数字输出代码(DOUT/DOUT’)。比较器260被配置成将电容器电压(VCAP)与参考电压(VREF)进行比较,且基于比较的结果产生数字输出代码(DOUT/DOUT’)。锁存器270在时钟讯号(CLK)的上升/下降缘处提供数字输出代码(DOUT/DOUT’)作为输出。
如下文中将阐述,DCM装置100首先在校准模式下进行操作以获得数字输出代码(DOUT’),且然后在量测模式下进行操作以获得数字输出代码(DOUT),藉此可将数字输出代码(DOUT)与数字输出代码(DOUT’)进行比较以判断时钟讯号(CLK)是否具有约50%的占空比。在校准模式期间,时钟选择电路110接收具有未知占空比的时钟讯号(CLK),且将时钟讯号(CLK)的频率除以二,藉此获得具有约50%的占空比的时钟讯号(CLK’)。时钟选择讯号(CLK_SEL)被断言(asserted),且时钟选择电路110在其输出处提供时钟讯号(CLK’)。当时钟讯号(CLK’)自低逻辑状态转变至高逻辑状态时,第二电流源240被导通。然后第二电流源240经由电容器电压节点250吸收电流(I2)。电流(I2)继而对电容器(C)进行放电。当电容器电压节点250处的电容器电压(VCAP)降低至小于参考电压(VREF),即,时控比较器电路130侦测到参考电压(VREF)大于电容器电压(VCAP)时,时控比较器电路130输出高逻辑状态,进而接通第一电流源230。然后第一电流源230经由电容器电压节点250提供电流(I1)。电流(I1)继而对电容器(C)进行充电。当电容器电压(VCAP)增大至大于参考电压(VREF),即,时控比较器电路130侦测到参考电压(VREF)小于电容器电压(VCAP)时,时控比较器电路130输出低逻辑状态,进而断开第一电流源230。然后时钟讯号(CLK’)再次自低逻辑状态转变至高逻辑状态且重复进行所述程序。当达到稳态(steady state)时,第一电流源230向电容器(C)提供与第二电流源240自电容器(C)吸收的电流(I2)同样多的电流(I1),电容器电压(VCAP)实质上等于参考电压(VREF),且数字输出代码(DOUT’)对应于时钟讯号(CLK’)的占空比,即约50%。
此后,DCM装置100进入量测模式。在量测模式期间,时钟选择讯号(CLK_SEL)被解除断言(de-asserted),且时钟选择电路110在其输出处提供时钟讯号(CLK)。当时钟讯号(CLK)自低逻辑状态转变至高逻辑状态时,第二电流源240被导通。然后第二电流源240经由电容器电压节点250吸收电流(I2)。电流(I2)继而对电容器(C)进行放电。当电容器电压节点250处的电容器电压(VCAP)降低至小于参考电压(VREF),即,时控比较器电路130侦测到参考电压(VREF)大于电容器电压(VCAP)时,时控比较器电路130输出高逻辑状态,进而接通第一电流源230。然后第一电流源230经由电容器电压节点250提供电流(I1)。电流(I1)继而对电容器(C)进行充电。当电容器电压(VCAP)增大至大于参考电压(VREF),即,时控比较器电路130侦测到参考电压(VREF)小于电容器电压(VCAP)时,时控比较器电路130输出低逻辑状态,进而断开第一电流源230。然后时钟讯号(CLK)再次自低逻辑状态转变至高逻辑状态且重复进行所述程序。当达到稳态时,第一电流源230向电容器(C)提供与第二电流源240自电容器(C)吸收的电流(I2)同样多的电流(I1),电容器电压(VCAP)实质上等于参考电压(VREF),且数字输出代码(DOUT)对应于时钟讯号(CLK)的占空比。
图3是示出根据本揭露各种实施例的量测时钟讯号(CLK)的占空比的示例性方法300的流程图。为易于理解,现在将进一步参照图2来阐述方法300。应理解,方法300亦适用于除图2的结构以外的结构。此外,应理解,在方法300的替代实施例中,可在方法300之前、方法300期间及方法300之后提供额外的操作,且可替换或去除以下阐述的一些操作。
在操作305中,DCM装置100在校准模式下进行操作。即,时钟选择电路110接收具有未知占空比的时钟讯号(CLK),且将时钟讯号(CLK)的频率除以二,藉此获得具有约50%的占空比的时钟讯号(CLK’)。DCM装置100对时钟选择讯号(CLK_SEL)进行断言,且时钟选择电路110在其输出处提供时钟讯号(CLK’)。
在操作310中,第二电流源240自时钟选择电路110接收时钟讯号(CLK’)。
在操作315中,在电容器电压节点250处产生电容器电压(VCAP)。举例而言,时钟讯号(CLK’)自低逻辑状态转变至高逻辑状态。第二电流源240被导通且经由电容器电压节点250吸收电流(I2),藉此对电容器(C)进行放电。此后,第一电流源230接收具有高逻辑状态的数字输出代码(DOUT’)。第一电流源230被导通且经由电容器电压节点250提供电流(I1),藉此对电容器(C)进行充电。电容器(C)的充电及放电在电容器电压节点250处产生电容器电压(VCAP)。
在操作320中,时控比较器电路130将电容器电压(VCAP)与参考电压(VREF)进行比较。
在操作325中,时控比较器电路130基于比较的结果产生数字输出代码(DOUT’)。举例而言,当时控比较器电路130侦测到参考电压(VREF)大于电容器电压(VCAP)时,时控比较器电路130产生高逻辑状态,反之,即,当时控比较器电路130侦测到参考电压(VREF)小于电容器电压(VCAP),时控比较器电路130产生低逻辑状态。
在操作330中,时控比较器电路130在其输出处提供数字输出代码(DOUT’)作为时钟讯号(CLK)的上升/下降缘。
在操作335中,DCM装置100在量测模式下进行操作。即,DCM装置100将时钟选择讯号(CLK_SEL)解除断言,且时钟选择电路110在其输出处提供时钟讯号(CLK)。
在操作340中,第二电流源240自时钟选择电路110接收时钟讯号(CLK)。
在操作345中,在电容器电压节点250处产生电容器电压(VCAP)。举例而言,第二电流源240接收自低逻辑状态转变至高逻辑状态的时钟讯号(CLK)。第二电流源240被导通且经由电容器电压节点250吸收电流(I2),藉此对电容器(C)进行放电。此后,第一电流源230接收具有高逻辑状态的数字输出代码(DOUT)。第一电流源230被导通且经由电容器电压节点250提供电流(I1),藉此对电容器(C)进行充电。电容器(C)的充电及放电在电容器电压节点250处产生电容器电压(VCAP)。
在操作350中,时控比较器电路130将电容器电压(VCAP)与参考电压(VREF)进行比较。
在操作355中,时控比较器电路130基于比较的结果产生数字输出代码(DOUT)。举例而言,当时控比较器电路130侦测到参考电压(VREF)大于电容器电压(VCAP)时,时控比较器电路130产生高逻辑状态,反之,即,当时控比较器电路130侦测到参考电压(VREF)小于电容器电压(VCAP)时,时控比较器电路130产生低逻辑状态。
在操作360中,时控比较器电路130在其输出处在时钟讯号(CLK)的上升/下降缘处提供数字输出代码(DOUT)。
图4是示出根据本揭露各种实施例的另一示例性DCM装置400的示意图。此实施例的DCM装置400不同于DCM装置100之处在于,DCM装置400仅可在量测模式下进行操作。即,如图1中所示,DCM装置400省略了时钟选择电路110。由于DCM装置400的构造及操作类似于在上文中结合DCM装置100所阐述的构造及操作,因此为简洁起见,本文中将不再对相同的构造及操作的详细说明进行赘述。
图5是示出根据本揭露各种实施例的量测时钟讯号的占空比的另一示例性方法500的流程图。为易于理解,现在将进一步参照图4来阐述方法500。应理解,方法500亦适用于除图4以外的结构。此外,应理解,在方法500的替代实施例中,可在方法500之前、方法500期间及方法500之后提供额外的操作,且可替换或去除以下阐述的一些操作。
在操作510中,第二电流源240接收时钟讯号(CLK)。
在操作520中,在电容器电压节点250处产生电容器电压(VCAP)。举例而言,第二电流源240接收自低逻辑状态转变至高逻辑状态的时钟讯号(CLK)。第二电流源240被导通且经由电容器电压节点250吸收电流(I2),藉此对电容器(C)进行放电。此后,第一电流源230接收具有高逻辑状态的数字输出代码(DOUT)。第一电流源230被导通且经由电容器电压节点250提供电流(I1),藉此对电容器(C)进行充电。电容器(C)的充电及放电在电容器电压节点250处产生电容器电压(VCAP)。
在操作530中,时控比较器电路130将电容器电压(VCAP)与参考电压(VREF)进行比较。
在操作540中,时控比较器电路130基于比较的结果产生数字输出代码(DOUT)。举例而言,当时控比较器电路130侦测到参考电压(VREF)大于电容器电压(VCAP)时,时控比较器电路130产生高逻辑状态,反之,即,当时控比较器电路130侦测到参考电压(VREF)小于电容器电压(VCAP),时控比较器电路130产生低逻辑状态。
在操作550中,时控比较器电路130在其输出处在时钟讯号(CLK)的上升/下降缘处提供数字输出代码(DOUT)。
在实施例中,一种占空比量测(DCM)装置包括电荷帮浦电路及时控比较器电路。电荷帮浦电路被配置成接收具有未知的占空比的时钟讯号,且基于时钟讯号的占空比产生电容器电压。时控比较器电路被配置成接收电容器电压及参考电压,且基于电容器电压及参考电压产生数字输出代码。数字输出代码指示时钟讯号的占空比。电荷帮浦电路更被配置成接收数字输出代码。
在一些实施例中,所述电荷帮浦电路包括:第一电流源,具有被配置成接收电源电压的第一电流源端、连接至电容器电压节点的第二电流源端、以及被配置成接收所述数字输出代码的第三电流源端;第二电流源,具有连接至所述电容器电压节点的第一电流源端、连接至电接地的第二电流源端、以及被配置成接收所述时钟讯号的第三电流源端;以及电容器,连接于所述电容器电压节点与所述电接地之间。
在一些实施例中,所述时控比较器电路包括比较器,所述比较器具有连接至所述电容器电压节点的反相端及被配置成接收所述参考电压的非反相端。
在一些实施例中,所述时控比较器电路更包括锁存器,所述锁存器具有连接至所述比较器的第一锁存器端及连接至所述第一电流源的所述第三电流源端的第二锁存器端。
在一些实施例中,所述锁存器更包括被配置成接收所述时钟讯号的第三锁存器端。
在另一实施例中,一种占空比量测装置包括时钟选择电路、电荷帮浦电路及时控比较器电路。时钟选择电路被配置成提供具有预定的占空比的时钟讯号。电荷帮浦电路被配置成接收时钟讯号且基于时钟讯号的占空比产生电容器电压。时控比较器电路被配置成接收电容器电压及参考电压,且基于电容器电压及参考电压产生数字输出代码。数字输出代码指示时钟讯号的占空比。电荷帮浦电路更被配置成接收数字输出代码。
在一些实施例中,所述电荷帮浦电路包括:第一电流源,具有被配置成接收电源电压的第一电流源端、连接至电容器电压节点的第二电流源端、以及被配置成接收所述数字输出代码的第三电流源端;第二电流源,具有连接至所述电容器电压节点的第一电流源端、连接至电接地的第二电流源端、以及被配置成接收所述第一时钟讯号的第三电流源端;以及电容器,连接于所述电容器电压节点与所述电接地之间。
在一些实施例中,所述时控比较器电路包括比较器,所述比较器具有连接至所述电容器电压节点的反相端及被配置成接收所述参考电压的非反相端。
在一些实施例中,所述时控比较器电路更包括锁存器,所述锁存器具有连接至所述比较器的输出的第一锁存器端及连接至所述第一电流源的所述第三电流源端的第二锁存器端。
在一些实施例中,所述锁存器更包括被配置成接收所述第一时钟讯号的第三锁存器端。
在一些实施例中,所述时钟选择电路更被配置成接收具有未知的占空比的第二时钟讯号以及时钟选择讯号,且基于所述时钟选择讯号而在所述时钟选择电路的输出处提供所述第一时钟讯号及所述第二时钟讯号中的一者。
在一些实施例中,所述时钟选择电路包括分频器,所述分频器被配置成接收第二时钟讯号且对所述第二时钟讯号的频率进行分频以获得所述第一时钟讯号。
在一些实施例中,所述时钟选择电路更包括被配置成接收所述第一时钟讯号及所述第二时钟讯号的复用器。
在另一实施例中,一种确定时钟讯号的占空比的方法包括以下步骤:在校准模式下进行操作;接收具有预定的占空比的时钟讯号;基于时钟讯号的占空比产生电容器电压;将电容器电压与参考电压进行比较;基于比较的结果产生数字输出代码;以及接收数字输出代码。
在一些实施例中,在所述校准模式下进行操作包括:接收第二时钟讯号;对所述第二时钟讯号的频率进行分频以获得所述第一时钟讯号;接收时钟选择讯号;以及基于所述时钟选择讯号提供所述第二时钟讯号作为输出。
在一些实施例中,产生所述第一电容器电压包括:基于所述第一时钟讯号的所述占空比对电容器进行充电及放电。
在一些实施例中,所述方法更包括:在量测模式下进行操作;接收具有未知的占空比的第二时钟讯号;基于所述第二时钟讯号的所述占空比产生第二电容器电压;将所述第二电容器电压与所述参考电压进行比较;基于所述比较的结果产生第二数字输出代码;以及接收所述第二数字输出代码。
在一些实施例中,在所述量测模式下进行操作包括:接收所述第二时钟讯号;对所述第二时钟讯号的频率进行分频以获得所述第一时钟讯号;接收时钟选择讯号;以及基于所述时钟选择讯号提供所述第二时钟讯号作为输出。
在一些实施例中,产生所述第二电容器电压包括:基于所述第二时钟讯号的所述占空比对电容器进行充电及放电。
在一些实施例中,所述方法更包括:提供所述第一数字输出代码作为输出;以及提供所述第二数字输出代码作为输出。
最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。

Claims (10)

1.一种占空比量测装置,其特征在于,包括:
电荷帮浦电路,被配置成接收具有未知的占空比的时钟讯号,且基于所述时钟讯号的所述占空比以产生电容器电压;以及
时控比较器电路,被配置成接收所述电容器电压及参考电压,且基于所述电容器电压及所述参考电压产生数字输出代码,其中所述数字输出代码指示所述时钟讯号的所述占空比,其中所述电荷帮浦电路更被配置成接收所述数字输出代码。
2.根据权利要求1所述的占空比量测装置,其特征在于,所述电荷帮浦电路包括:
第一电流源,具有被配置成接收电源电压的第一电流源端、连接至电容器电压节点的第二电流源端、以及被配置成接收所述数字输出代码的第三电流源端;
第二电流源,具有连接至所述电容器电压节点的第一电流源端、连接至电接地的第二电流源端、以及被配置成接收所述时钟讯号的第三电流源端;以及
电容器,连接于所述电容器电压节点与所述电接地之间。
3.根据权利要求2所述的占空比量测装置,其特征在于,所述时控比较器电路包括比较器,所述比较器具有连接至所述电容器电压节点的反相端及被配置成接收所述参考电压的非反相端。
4.根据权利要求3所述的占空比量测装置,其特征在于,所述时控比较器电路更包括锁存器,所述锁存器具有连接至所述比较器的第一锁存器端及连接至所述第一电流源的所述第三电流源端的第二锁存器端。
5.根据权利要求4所述的占空比量测装置,其特征在于,其所述锁存器更包括被配置成接收所述时钟讯号的第三锁存器端。
6.一种占空比量测装置,其特征在于,包括:
时钟选择电路,被配置成提供具有预定的占空比的第一时钟讯号;
电荷帮浦电路,被配置成接收所述第一时钟讯号且基于所述第一时钟讯号的占空比以产生电容器电压;以及
时控比较器电路,被配置成接收所述电容器电压及参考电压,且基于所述电容器电压及所述参考电压产生数字输出代码,其中所述数字输出代码指示所述第一时钟讯号的所述占空比,其中所述电荷帮浦电路更被配置成接收所述数字输出代码。
7.根据权利要求6所述的占空比量测装置,其特征在于,所述电荷帮浦电路包括:
第一电流源,具有被配置成接收电源电压的第一电流源端、连接至电容器电压节点的第二电流源端、以及被配置成接收所述数字输出代码的第三电流源端;
第二电流源,具有连接至所述电容器电压节点的第一电流源端、连接至电接地的第二电流源端、以及被配置成接收所述第一时钟讯号的第三电流源端;以及
电容器,连接于所述电容器电压节点与所述电接地之间。
8.根据权利要求7所述的占空比量测装置,其特征在于,所述时控比较器电路包括比较器,所述比较器具有连接至所述电容器电压节点的反相端及被配置成接收所述参考电压的非反相端。
9.根据权利要求8所述的占空比量测装置,其特征在于,所述时控比较器电路更包括锁存器,所述锁存器具有连接至所述比较器的输出的第一锁存器端及连接至所述第一电流源的所述第三电流源端的第二锁存器端。
10.根据权利要求6所述的占空比量测装置,其特征在于,所述时钟选择电路包括分频器,所述分频器被配置成接收第二时钟讯号且对所述第二时钟讯号的频率进行分频以获得所述第一时钟讯号。
CN202320998635.XU 2022-05-31 2023-04-27 用于量测时钟讯号的占空比的占空比量测装置 Active CN220775796U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/828,135 2022-05-31
US17/828,135 US20230408580A1 (en) 2022-05-31 2022-05-31 Device and Method for Measuring a Duty Cycle of a Clock Signal

Publications (1)

Publication Number Publication Date
CN220775796U true CN220775796U (zh) 2024-04-12

Family

ID=89169660

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202320998635.XU Active CN220775796U (zh) 2022-05-31 2023-04-27 用于量测时钟讯号的占空比的占空比量测装置

Country Status (3)

Country Link
US (1) US20230408580A1 (zh)
CN (1) CN220775796U (zh)
TW (1) TW202349875A (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7646177B2 (en) * 2006-05-01 2010-01-12 International Business Machines Corporation Design structure for a duty cycle measurement apparatus that operates in a calibration mode and a test mode
US8089289B1 (en) * 2007-07-03 2012-01-03 Cypress Semiconductor Corporation Capacitive field sensor with sigma-delta modulator
US11652489B1 (en) * 2022-04-18 2023-05-16 Analog Devices International Unlimited Company Fractional divider with duty cycle regulation and low subharmonic content
US11972807B2 (en) * 2022-05-11 2024-04-30 Sandisk Technologies Llc Charge pump current regulation during voltage ramp

Also Published As

Publication number Publication date
TW202349875A (zh) 2023-12-16
US20230408580A1 (en) 2023-12-21

Similar Documents

Publication Publication Date Title
CN111934545B (zh) 升压电路及其控制方法
US9496785B2 (en) Controlling voltage generation and voltage comparison
US20120032824A1 (en) Successive approximation register analog-to-digital converter, and operating clock adjustment method therefor
CN101577549A (zh) 多输出时间数字转换器
US7317362B2 (en) Oscillator circuit and oscillation control method
WO2021097673A1 (zh) 振荡电路、芯片、电子设备
CN110007154B (zh) 数字测量电路和使用数字测量电路的存储器系统
KR102611341B1 (ko) 토글 신호의 듀티 타이밍을 검출하는 듀티 타이밍 검출기, 듀티 타이밍 검출기를 포함하는 장치, 그리고 토글 신호를 수신하는 장치의 동작 방법
US9548656B1 (en) Low voltage ripple charge pump with shared capacitor oscillator
TWI679514B (zh) 功率轉換器
US10135428B2 (en) Methods and apparatus for a low power relaxation oscillator
CN220775796U (zh) 用于量测时钟讯号的占空比的占空比量测装置
CN113992004A (zh) 双模式开关频率控制系统
US8963589B1 (en) Ramp generator circuit
CN113824429B (zh) 振荡电路、控制方法以及电子设备
US20220060180A1 (en) Digitally calibrated sawtooth generator for pwm based buck converters
JP2009290947A (ja) スイッチングレギュレータおよび電子機器
US8258798B2 (en) On chip duty cycle measurement module
JP2003143011A (ja) アナログ−ディジタル変換回路
CN216312958U (zh) 双模式开关频率控制系统
US20240195400A1 (en) Apparatus and method for monitoring duty cycle of memory clock signal
US20230396164A1 (en) A power converter with inductor current monitoring circuit
CN110459250B (zh) 一种电荷泵电路
EP1430314B1 (en) A minimum detector
TWI236801B (en) Apparatus and method for detecting phase difference

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant