CN220651617U - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN220651617U CN220651617U CN202322001888.8U CN202322001888U CN220651617U CN 220651617 U CN220651617 U CN 220651617U CN 202322001888 U CN202322001888 U CN 202322001888U CN 220651617 U CN220651617 U CN 220651617U
- Authority
- CN
- China
- Prior art keywords
- power supply
- supply voltage
- display device
- current
- voltage generator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 18
- 239000003990 capacitor Substances 0.000 description 16
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 7
- 238000004891 communication Methods 0.000 description 6
- 102100028423 MAP6 domain-containing protein 1 Human genes 0.000 description 5
- 101710163760 MAP6 domain-containing protein 1 Proteins 0.000 description 5
- 101100421142 Mus musculus Selenon gene Proteins 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 3
- 101100256584 Dictyostelium discoideum selk gene Proteins 0.000 description 3
- 101150098459 SELENOK gene Proteins 0.000 description 3
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 3
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 3
- 230000008859 change Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 101710178035 Chorismate synthase 2 Proteins 0.000 description 1
- 101710152694 Cysteine synthase 2 Proteins 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/025—Reduction of instantaneous peaks of current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供了显示装置。显示装置包括包含有多个像素的像素单元、通过多条感测线连接到多个像素的感测单元、通过第一电源线连接到多个像素并且生成用于驱动多个像素的第一电源电压的第一电源电压发生器、通过第一电源线连接到多个像素并且生成用于感测多个像素的第二电源电压的第二电源电压发生器、以及根据像素单元的驱动模式选择性地控制第一电源电压发生器和第二电源电压发生器的操作的时序控制器。
Description
本申请要求于2022年8月5日在韩国知识产权局提交的第10-2022-0098197号韩国专利申请的优先权及权益,该韩国专利申请的全部内容通过引用并入本文。
技术领域
本技术领域涉及显示装置和驱动显示装置的方法。
背景技术
随着信息技术的发展,作为用户与信息之间的通信介质的显示装置已变得越来越受欢迎。因此,诸如液晶显示装置或有机发光显示装置的显示装置被广泛使用。
显示装置使用多个像素来显示图像。多个像素可从共同连接的电源接收驱动电流。在这种情况下,当一些像素的电流路径处于短路状态时,可从电源流出过电流,从而导致烧毁现象。
同时,多个像素中的每个包括驱动晶体管。在这种情况下,工艺变化、劣化等可导致像素的驱动晶体管之间的电特性偏差,并且因此可能难以实现期望的灰度。为了解决这种问题,使用了在像素外部补偿驱动晶体管之间的电特性偏差的外部补偿方法。
此外,显示装置包括转换从外部供给的输入电力以生成驱动像素所需的电压的直流转换器(DC-DC转换器)。在这种情况下,从DC-DC转换器输出的电压包括由于开关而引起的纹波电压,这可能降低外部补偿方法的稳定性和质量。
实用新型内容
本申请的实施方式提供了能够改善外部补偿方法的稳定性和质量并且抑制烧毁现象的显示装置以及驱动显示装置的方法。
然而,本申请的目的不限于上述目的,并且可在不背离本申请的精神和范围的情况下进行各种扩展。
根据本申请的实施方式的显示装置包括包含有多个像素的像素单元、通过多条感测线连接到多个像素的感测单元、通过第一电源线连接到多个像素并且生成用于驱动多个像素的第一电源电压的第一电源电压发生器、通过第一电源线连接到多个像素并且生成用于感测多个像素的第二电源电压的第二电源电压发生器、以及根据像素单元的驱动模式选择性地控制第一电源电压发生器和第二电源电压发生器的操作的时序控制器。
在一个实施方式中,当像素单元在显示模式下驱动时,时序控制器可将第一控制信号供给到第一电源电压发生器,并且第一电源电压发生器可响应于第一控制信号将第一电源电压供给到第一电源线。
在一个实施方式中,当像素单元在感测模式下驱动时,时序控制器可将第二控制信号供给到第二电源电压发生器,并且第二电源电压发生器可响应于第二控制信号将第二电源电压供给到第一电源线。
在一个实施方式中,第二电源电压发生器还可包括在感测模式下操作的过电流保护电路,并且过电流保护回路可包括电流检测器和电流限制器,电流检测器检测流过包括在多个像素中的每个中的驱动晶体管的驱动电流以生成驱动电流值,电流限制器在驱动电流值大于或等于电流限值时在电流限制时段期间将驱动电流限制为电流限值。
在一个实施方式中,在电流限制时段之后,电流限制器可将关断信号供给到时序控制器,时序控制器可响应于关断信号将第三控制信号供给到第一电源电压发生器和第二电源电压发生器中的每个,并且第一电源电压发生器和第二电源电压发生器中的每个可响应于第三控制信号而关断。
在一个实施方式中,电流限制时段可对应于用于感测驱动晶体管的阈值电压的时段和/或用于感测驱动晶体管的迁移率的时段。
在一个实施方式中,过电流保护电路还可包括在驱动电流处于峰值(spike)时停止电流限制器的操作的滤波器单元。
在一个实施方式中,时序控制器可使用集成电路总线(inter integratedcircuit,I2C)通信来控制第二电源电压、电流限值和/或电流限制时段。
在一个实施方式中,包括在第二电源电压中的纹波电压的幅值可小于包括在第一电源电压中的纹波电压的幅值。
在一个实施方式中,显示装置还可包括将输入电压供给到第一电源电压发生器的输入电压发生器,并且第一电源电压发生器可转换输入电压以供给第一电源电压。
在一个实施方式中,第一电源电压可与输入电压相同或相似。
附图说明
图1是用于描述根据本申请的一个实施方式的显示装置的图。
图2是用于描述根据本申请的另一实施方式的显示装置的图。
图3是用于描述根据本申请的一个实施方式的像素的视图。
图4A和图4B示出了用于描述根据电源电压的类型的纹波电压的图。
图5是用于描述根据本申请的一个实施方式的根据时序控制器的操作的高电势电源电压和驱动电流的图。
图6是用于描述根据本申请的一个实施方式的过电流保护电路的图。
图7是用于描述根据本申请的一个实施方式的过电流保护电路的操作的图。
具体实施方式
虽然本申请对各种修改和替代性实施方式是开放的,但是其特定实施方式将在附图中通过示例的方式进行描述和说明。然而,这并不意在将本申请限制于特定公开的形式,而是应理解为包括在本申请的思想和技术范围内的所有修改、等同物和替代物。
在整个附图的描述中,相同的附图标记指代相同的元件。在附图中,可夸大结构的尺寸以阐明所描述的技术。虽然诸如“第一”、“第二”等的术语可用于描述各种部件,但是这些部件不必理解为受以上术语的限制。这些术语仅用于将一个元件与另一元件区分开的目的。例如,在不背离本申请的范围的情况下,第一部件可被称为第二部件,并且相似地,第二部件可被称为第一部件。除非上下文中另外明确指示,否则单数表述包括复数表述。
在本申请中,应理解,诸如“包括(include)”或“具有(have)”的术语旨在表示存在对说明书描述的特征、数字、步骤、操作、部件、部分或其组合,并且它们不预先排除一个或多个其它特征、数字、步骤、操作、部件、部分或其组合的存在或添加的可能性。
在说明书中,当元件被称为“连接”或“耦接”到另一元件时,该元件能够直接地连接或耦接到另一元件,或者通过介于其间的一个或多个居间元件间接地连接或耦接到另一元件。
在下文中,将参照附图更详细地描述本申请的实施方式。
图1是用于描述根据本申请的一个实施方式的显示装置的图。图2是用于描述根据本申请的另一实施方式的显示装置的图。图4A和图4B示出了用于描述根据电源电压的类型的纹波电压的图。
参照图1,显示装置DD可包括像素单元10、时序控制器20、数据驱动器30、扫描驱动器40、感测单元50、第一电源电压发生器60、第二电源电压发生器70和输入电压发生器80。
参照图2,显示装置DD’可包括像素单元10、时序控制器20、数据驱动器30、扫描驱动器40、感测单元50、第一电源电压发生器60’和第二电源电压发生器70。
像素单元10可为其中显示有图像的区域。像素单元10可包括连接到多条扫描线SL11、SL12、……、SL1m和SL21、SL22、……、SL2m、多条数据线DL1、DL2、……、DLs、多条感测线SEL1、SEL2、……、SELn和多条电源线(例如,图3的第一电源线PL1和第二电源线PL2)(其中m、n和s是大于1的整数)的多个像素PXij。每个像素PXij可指代其中扫描晶体管连接到第i扫描线和第j数据线的像素,其中i是小于或等于m的正整数,并且j是小于或等于s的正整数。
像素单元10可在用于显示输入图像的显示模式下或者在用于检测像素PXij的电特性的感测模式下驱动。
例如,当像素单元10在显示模式下驱动时,从第一电源电压发生器60生成的第一电源电压ELVDD1可供给到连接到每个像素PXij的第一电源线PL1。因此,每个像素PXij可发射具有与基于第一电源电压ELVDD1生成的驱动电流I_ELVDD1(图5中所示)对应的亮度的光。
另一方面,当像素单元10在感测模式下驱动时,从第二电源电压发生器70生成的第二电源电压ELVDD2可供给到连接到每个像素PXij的第一电源线PL1。因此,基于第二电源电压ELVDD2生成的驱动电流I_ELVDD2(图5中所示)可在包括在每个像素PXij中的驱动晶体管中流动。
尽管未示出,但是显示装置DD和DD’还可包括发射驱动器。发射驱动器可从时序控制器20接收时钟信号、发射停止信号等,以生成要提供到多条发射线的多个发射信号。例如,发射驱动器可包括连接到多条发射线的多个发光级。可以移位寄存器的形式来提供多个发光级。例如,第一发光级基于具有关断电平的发射停止信号生成具有关断电平的发射信号,并且剩余的多个发光级可基于具有前一发光级的关断电平的发射信号顺序地生成具有关断电平的多个发射信号。
当显示装置DD和DD’包括上述发射驱动器时,每个像素PXij还包括连接到发射线的晶体管。这种晶体管可在每个像素PXij的数据写入时段期间关断,以防止像素PXij发光。在下文中,将对不提供发射驱动器的假设情况进行描述。
时序控制器20可通过接口从主机系统(例如,应用处理器(AP))接收输入灰度RGB和时序控制信号TCS。时序控制信号TCS可包括垂直同步信号、水平同步信号、数据使能信号等。时序控制器20可将输入灰度RGB转换为输出灰度,并且将输出灰度提供到数据驱动器30。
基于时序控制信号TCS,时序控制器20可分别根据数据驱动器30、扫描驱动器40、感测单元50、第一电源电压发生器60和第二电源电压发生器70的规格来供给多个控制信号。
时序控制器20可根据像素单元10的驱动模式选择性地控制第一电源电压发生器60和第二电源电压发生器70的操作。
例如,当像素单元10在显示模式下驱动时,时序控制器20可将具有导通电平(例如,高电平)的第一控制信号CS1供给到第一电源电压发生器60,以导通第一电源电压发生器60。同时,时序控制器20可将具有关断电平(例如,低电平)的第二控制信号CS2供给到第二电源电压发生器70,以关断第二电源电压发生器70。
另一方面,当像素单元10在感测模式下驱动时,时序控制器20可将具有导通电平(例如,高电平)的第二控制信号CS2供给到第二电源电压发生器70,以导通第二电源电压发生器70。同时,时序控制器20可将具有关断电平(例如,低电平)的第一控制信号CS1供给到第一电源电压发生器60,以关断第一电源电压发生器60。
时序控制器20可响应于从过电流保护电路71供给的关断信号OS,将第三控制信号CS3供给到第一电源电压发生器60和第二电源电压发生器70中的每个。例如,响应于从过电流保护电路71供给的关断信号OS,时序控制器20可将具有关断电平(例如,低电平)的第三控制信号CS3供给到第一电源电压发生器60和第二电源电压发生器70中的每个,以同步地关断第一电源电压发生器60和第二电源电压发生器70。
时序控制器20可使用集成电路总线(I2C)通信来控制由第二电源电压发生器70生成的第二电源电压ELVDD2、在过电流保护电路71中设置的电流限值CLV(图7中所示)和/或在过电流保护电路71中设置的电流限制时段CLP(图7中所示)。也就是说,时序控制器20可根据显示装置的规格来改变第二电源电压ELVDD2、电流限值CLV和/或电流限制时段CLP。
时序控制器20可包括补偿器(未示出),补偿器用于基于从感测单元50供给的感测数据来补偿驱动晶体管的电特性(例如,阈值电压Vth和/或迁移率μ)。
数据驱动器30可基于从时序控制器20供给的输出灰度和控制信号来生成要供给到多条数据线DL1、DL2、……、DLs的多个数据电压。例如,数据驱动器30可使用时钟信号对输出灰度进行采样,并且可以像素行为单位将与输出灰度对应的多个数据电压供给到多条数据线DL1、DL2、……、DLs。像素行可指代连接到同一扫描线的多个像素。
扫描驱动器40可从时序控制器20接收时钟信号、扫描起始信号等,以生成要供给到多条扫描线SL11、SL12、……、SL1m和SL21、SL22、……、SL2m的多个扫描信号。
扫描驱动器40可将具有导通电平脉冲的多个扫描信号顺序地供给到多条扫描线SL11、SL12、……、SL1m和SL21、SL22、……、SL2m。扫描驱动器40可包括以移位寄存器的形式提供的多个扫描级。扫描驱动器40可通过根据时钟信号的控制将以导通电平脉冲的形式的多个扫描起始信号顺序地发送到随后的多个扫描级来生成多个扫描信号。
多条扫描线SL11、SL12、……、SL1m和SL21、SL22、……、SL2m在图1和图2中示出为连接到一个扫描驱动器40,但是本申请不限于此。例如,多条扫描线SL11、SL12、……、SL1m和SL21、SL22、……、SL2m中的每个可连接到形成为单独模块的扫描驱动器。
感测单元50可在感测模式下检测包括在至少一个像素PXij中的驱动晶体管的电特性。例如,在感测模式下,感测单元50可感测连接到至少一个像素PXij的感测线SELn上的电压或电流,并且可对感测值执行模数转换以生成感测数据。感测数据可包括驱动晶体管的电特性(例如,阈值电压Vth和/或迁移率μ)。感测单元50可将感测数据供给到时序控制器20。
第一电源电压发生器60可通过第一电源线PL1(图3中所示)连接到多个像素PXij,并且可生成用于驱动多个像素PXij的第一电源电压ELVDD1。
参照图1,第一电源电压发生器60可转换从输入电压发生器80供给的输入电压VDD以生成第一电源电压ELVDD1。例如,第一电源电压发生器60可提供为将直流(DC)源从一个电压电平转换为另一电压电平的DC-DC转换器,并且可将从输入电压发生器80供给的输入电压VDD降压以生成第一电源电压ELVDD1。第一电源电压发生器60可将第一电源电压ELVDD1供给到像素单元10。
参照图2,第一电源电压发生器60’可生成与输入电压VDD相同或相似的第一电源电压ELVDD1。例如,第一电源电压发生器60’可为将交流(AC)输入电压转换为直流输出电压的AC-DC转换器,并且可通过将从外部供给的AC电压ACV转换为与输入电压VDD相同或相似的DC电压来生成第一电源电压ELVDD1。
同时,在其中第一电源电压发生器60或60’对输入电压VDD执行DC-DC转换或对AC电压ACV执行AC-DC转换以生成第一电源电压ELVDD1的过程中,由于在执行AC-DC转换时的残留AC电压特性和晶体管的开关噪声,可能发生纹波现象。因此,与噪声对应的纹波电压可包括在第一电源电压ELVDD1中,并且纹波电压的幅值可为50mV或更大(参见图4A)。当第一电源电压ELVDD1在感测模式下供给到像素单元10时,可能发生根据第一电源线PL1与多条感测线SEL1、SEL2、……、SELn和/或多条数据线DL1、DL2、……、DLs之间的耦接的补偿偏差,并且因此可能出现其中水平线为可见的伪影现象。
因此,当像素单元10在感测模式下时,第一电源电压发生器60和60’可响应于从时序控制器20供给的具有关断电平(例如,低电平)的第一控制信号CS1而关断。也就是说,当像素单元10在感测模式下时,第一电源电压发生器60和60’可不将第一电源电压ELVDD1供给到像素单元10。另一方面,当像素单元10在显示模式下时,第一电源电压发生器60和60’可响应于从时序控制器20供给的具有导通电平(例如,高电平)的第一控制信号CS1,将第一电源电压ELVDD1供给到像素单元10。
第二电源电压发生器70可通过第一电源线PL1(图3中所示)连接到多个像素PXij,并且可生成用于感测多个像素PXij的第二电源电压ELVDD2。例如,第二电源电压发生器70可提供为低压差输出(LDO)调节器,并且可转换从外部供给的输入电压(未示出)以生成第二电源电压ELVDD2。第二电源电压发生器70可将第二电源电压ELVDD2供给到像素单元10。可使用I2C通信通过时序控制器20来控制第二电源电压ELVDD2。
包括在第二电源电压ELVDD2中的纹波电压的幅值可小于包括在第一电源电压ELVDD1中的纹波电压的幅值。这是因为在其中第二电源电压发生器70生成第二电源电压ELVDD2的过程中生成的电压降小于在其中第一电源电压发生器60生成第一电源电压ELVDD1的过程中生成的电压降。换句话说,在第二电源电压发生器70中,输入信号与输出信号之间的电压差可较小。
例如,包括在第二电源电压ELVDD2中的纹波电压的幅值可小于或等于10mV,其小于包括在第一电源电压ELVDD1中的纹波电压的幅值(50mV或更大)(参见图4B)。因此,即使在感测模式下第二电源电压ELVDD2供给到像素单元10时,根据第一电源线PL1与多条感测线SEL1、SEL2、……、SELn和/或多条数据线DL1、DL2、……、DLs之间的耦接的补偿偏差也可为微不足道的,并且因此水平线可为不可见。
在显示模式下供给到像素单元10的第一电源电压ELVDD1的电压电平和在感测模式下供给到像素单元10的第二电源电压ELVDD2的电压电平可各自根据显示装置的规格进行改变。也就是说,考虑到显示装置的规格,第一电源电压ELVDD1可设置为适合于显示图像的电压电平,并且考虑到显示装置的规格,第二电源电压ELVDD2可设置为适合于感测驱动晶体管的电特性的电压电平。因此,第一电源电压ELVDD1的电压电平可与第二电源电压ELVDD2的电压电平相同或不同。
第二电源电压发生器70可包括在感测模式下操作的过电流保护电路71。
过电流保护电路71在其中像素单元10在感测模式下操作的感测时段期间抑制或防止过电流在像素单元10中流动,从而减少由于过电流而导致发生烧毁。例如,当检测到包括在每个像素PXij中的驱动晶体管中流动的驱动电流I_ELVDD,并且检测到的驱动电流I_ELVDD达到电流限值CLV时,过电流保护电路71可将驱动电流I_ELVDD限制为电流限值CLV(参见图7)。
输入电压发生器80可生成输入电压VDD以将输入电压VDD供给到第一电源电压发生器60。例如,输入电压发生器80可实现为组集成电路(IC),并且可通过包括在其中的主电源管理电路(MPMC)生成输入电压VDD,以将输入电压VDD供给到第一电源电压发生器60。
图3是用于描述根据本申请的一个实施方式的像素的视图。
参照图3,像素PXij可包括第一晶体管T1、第二晶体管T2和第三晶体管T3、存储电容器Cst以及发光二极管LD。
在下文中,将描述作为示例的包括N型晶体管的电路。然而,本领域技术人员将能够通过改变施加到栅极端子的电压的极性来设计包括P型晶体管的电路。类似地,本领域技术人员将能够设计包括P型晶体管和N型晶体管的组合的电路。P型晶体管是指其中当栅电极与源电极之间的电压差在负方向上增加时传导电流的量增加的晶体管。N型晶体管是指其中当栅电极与源电极之间的电压差在正方向上增加时传导电流的量增加的晶体管。晶体管可提供为诸如薄膜晶体管(TFT)、场效应晶体管(FET)、双极结型晶体管(BJT)等的各种类型。
在第一晶体管T1中,第一晶体管T1的栅电极可连接到存储电容器Cst的第一电极,第一晶体管T1的第一电极可连接到第一电源线PL1,并且第一晶体管T1的第二电极可连接到存储电容器Cst的第二电极。第一晶体管T1可被称为驱动晶体管。
在第二晶体管T2中,第二晶体管T2的栅电极可连接到第一扫描线SL1i,第二晶体管T2的第一电极可连接到数据线DLj,并且第二晶体管T2的第二电极可连接到第一晶体管T1的栅电极。第二晶体管T2可被称为扫描晶体管。
在第三晶体管T3中,第三晶体管T3的栅电极可连接到第二扫描线SL2i,第三晶体管T3的第一电极可连接到感测线SELk(其中k是小于或等于n的正整数),并且第三晶体管T3的第二电极可连接到存储电容器Cst的第二电极。第三晶体管T3可被称为感测晶体管。
在存储电容器Cst中,存储电容器Cst的第一电极可连接到第一晶体管T1的栅电极,并且存储电容器Cst的第二电极可连接到第一晶体管T1的第二电极。
在发光二极管LD中,发光二极管LD的阳极可连接到第一晶体管T1的第二电极,并且发光二极管LD的阴极可连接到第二电源线PL2。发光二极管LD可提供为有机发光二极管、无机发光二极管、量子点/阱发光二极管或类似物。同时,尽管图3的像素PXij示例性地示出为包括一个发光二极管LD,但是在另一实施方式中,像素PXij可包括串联、并联或串并联连接的多个发光二极管。
高电势电源电压ELVDD可施加到第一电源线PL1,并且低电势电源电压ELVSS可施加到第二电源线PL2。高电势电源电压ELVDD可包括在显示模式下从第一电源电压发生器60或60’供给的第一电源电压ELVDD1和在感测模式下从第二电源电压发生器70供给的第二电源电压ELVDD2。例如,在图像显示时段期间第一电源电压ELVDD1可施加到第一电源线PL1,并且在感测时段期间第二电源电压ELVDD2可施加到第一电源线PL1。
在显示模式下,当具有导通电平(例如,高电平)的扫描信号通过第一扫描线SL1i施加到第二晶体管T2的栅电极时,第二晶体管T2导通。在这种情况下,从数据线DLj供给的与输入图像对应的数据电压存储在存储电容器Cst中。输入图像的数据电压可为与在显示模式下供给的输入灰度RGB对应的电压。具有与存储电容器Cst的第一电极和第二电极之间的电压差对应的量的正驱动电流I_ELVDD1在第一晶体管T1的第一电极与第二电极之间流动。因此,发光二极管LD发射具有与输入图像的数据电压对应的亮度的光。
接下来,当通过第一扫描线SL1i施加具有关断电平(例如,低电平)的扫描信号时,第二晶体管T2关断,并且数据线DLj与存储电容器Cst的第一电极断开电连接。因此,即使当数据线DLj的数据电压改变时,存储在存储电容器Cst中的电压也不改变。同时,即使当第二晶体管T2关断时,在一个帧时段期间,正驱动电流I_ELVDD1也可通过存储在存储电容器Cst中的数据电压供给到发光二极管LD。在感测模式下,当通过第二扫描线SL2i施加具有导通电平(例如,高电平)的扫描信号时,第三晶体管T3导通。在这种情况下,从感测线SELk供给的基准电压可施加到第一晶体管T1的第二电极。基准电压可为具有在其处第一晶体管T1导通但发光二极管LD不发光的电平的电压。
随后,当通过第一扫描线SL1i施加具有导通电平(例如,高电平)的扫描信号时,第二晶体管T2导通。在这种情况下,从数据线DLj供给的感测数据电压存储在存储电容器Cst中。感测数据电压可为在感测模式下与输入灰度RGB无关地设置的特定电压,并且可为具有能够导通驱动晶体管的电平的电压。具有与存储电容器Cst的第一电极和第二电极之间的电压差对应的量的正驱动电流I_ELVDD2在第一晶体管T1的第一电极与第二电极之间流动。因此,感测单元50可感测流过感测线SELk的驱动电流I_ELVDD2或第一晶体管T1的第二电极的电压,并且可对感测值执行模数转换以生成感测数据。
接下来,当通过第一扫描线SL1i和第二扫描线SL2i施加具有关断电平(例如,低电平)的扫描信号时,第二晶体管T2和第三晶体管T3关断,并且数据线DLj与存储电容器Cst的第一电极断开电连接。因此,即使当数据线DLj的数据电压改变时,存储在存储电容器Cst中的电压也不改变。
实施方式不仅可应用于图3的像素PXij,还可应用于其它像素电路的像素。例如,当显示装置DD和DD’还包括发射驱动器时,像素PXij还可包括连接到发射线的晶体管。
图5是用于描述根据本申请的一个实施方式的根据时序控制器的操作的高电势电源电压和驱动电流的图。
参照图1、图2和图5,在其中像素单元10在感测模式下驱动的感测时段SP期间,时序控制器20可将具有导通电平(例如,高电平)的第二控制信号CS2供给到第二电源电压发生器70并且可将具有关断电平(例如,低电平)的第一控制信号CS1供给到第一电源电压发生器60和60’。第二电源电压发生器70可响应于第二控制信号CS2将第二电源电压ELVDD2供给到像素单元10,并且第一电源电压发生器60和60’可响应于第一控制信号CS1而关断。
因此,在感测时段SP期间,高电势电源电压ELVDD可逐渐地增加并且保持为第二电源电压ELVDD2。在感测时段SP期间,驱动电流I_ELVDD可为基于第二电源电压ELVDD2在驱动晶体管中流动的驱动电流I_ELVDD2。在感测时段SP期间,感测数据电压可设置为能够导通驱动晶体管的最小电平,并且因此驱动电流I_ELVDD2可保持接近于零的电平。
接下来,在其中像素单元10在显示模式下驱动的显示时段DP期间,时序控制器20可将具有导通电平(例如,高电平)的第一控制信号CS1供给到第一电源电压发生器60和60’,并且可将具有关断电平(例如,低电平)的第二控制信号CS2供给到第二电源电压发生器70。第一电源电压发生器60和60’可响应于第一控制信号CS1将第一电源电压ELVDD1供给到像素单元10,并且第二电源电压发生器70可响应于第二控制信号CS2而关断。
因此,在显示时段DP期间,高电势电源电压ELVDD可逐渐地增加并且保持为第一电源电压ELVDD1。同时,在显示时段DP期间,驱动电流I_ELVDD可为基于第一电源电压ELVDD1在驱动晶体管中流动的驱动电流I_ELVDD1。在显示时段DP期间,驱动电流I_ELVDD1可上升到与输入图像的数据电压对应的电平。
图6是用于描述根据本申请的一个实施方式的过电流保护电路的图。
图7是用于描述根据本申请的一个实施方式的过电流保护电路的操作的图。在图7中,假设由于制造工艺变化、生成异物等,当在感测时段SP期间在像素单元10中流动的驱动电流I_ELVDD增加时发生烧毁。
参照图6,根据本申请的一个实施方式的过电流保护电路71可在感测模式下操作,并且可包括电流检测器711和电流限制器712。
电流检测器711可通过检测在包括在像素单元10的每个像素PXij(参见图1)中的驱动晶体管中流动的驱动电流I_ELVDD2来生成驱动电流值。如上所述,在感测模式下,基于从第二电源电压发生器70供给的第二电源电压ELVDD2的驱动电流I_ELVDD2可在驱动晶体管中流动。电流检测器711可将驱动电流值供给到电流限制器712。
电流限制器712可通过将从电流检测器711供给的驱动电流值与电流限值CLV进行比较来确定是否限制电流。
电流限值CLV可为用于抑制由于过电流而导致发生烧毁的设置值,并且可使用I2C通信通过时序控制器20来控制。此外,电流限值CLV可设置为几十至几百毫安,并且可经受模数转换并且存储在电流限制器712中。
参照图6和图7,当驱动电流值小于电流限值CLV时,电流限制器712可不限制驱动电流I_ELVDD。这是因为,当驱动电流值小于电流限值CLV时,烧毁的发生是微不足道的,并且因此过电流对显示装置的影响是不显著的。
另一方面,当驱动电流值大于或等于电流限值CLV时,电流限制器712可在电流限制时段CLP期间将驱动电流I_ELVDD限制为电流限值CLV。这是因为,当驱动电流值大于或等于电流限值CLV时,发生烧毁,并且因此过电流对显示装置的影响是显著的。
电流限制时段CLP可为过电流保护电路71的操作时间,并且可使用I2C通信通过时序控制器20来控制。例如,电流限制时段CLP可对应于其中感测驱动晶体管的阈值电压Vth的时段和/或其中感测驱动晶体管的迁移率μ的时段。因此,抑制了在感测时段SP中烧毁的发生,从而相对于驱动晶体管的阈值电压Vth和/或迁移率μ改善了感测精度并且补偿了电力。此外,电流限制时段CLP可经受模数转换并且存储在电流限制器712中。
参照图6和图7,在电流限制时段CLP之后,电流限制器712可将关断信号OS供给到时序控制器20。关断信号OS是指用于关闭像素单元10的操作的信号。时序控制器20可响应于关断信号OS将第三控制信号CS3供给到第一电源电压发生器60和60’以及第二电源电压发生器70中的每个,并且第一电源电压发生器60和60’以及第二电源电压发生器70中的每个可响应于第三控制信号CS3而关断。因此,在电流限制时段CLP之后,可停止将高电势电源电压ELVDD供给到像素单元10。也就是说,在电流限制时段CLP之后,高电势电源电压ELVDD的电压电平可为零。
在一个实施方式中,过电流保护电路71还可包括在驱动电流I_ELVDD处于峰值时停止电流限制器712的操作的滤波器单元(未示出)。其中驱动电流I_ELVDD处于峰值的情况可指代其中驱动电流I_ELVDD在极短时间内快速增加并且然后返回的情况,并且可意味着其中驱动电流I_ELVDD瞬间跳跃的现象。也就是说,当驱动电流I_ELVDD处于峰值时,滤波器单元(未示出)可停止电流限制器712的操作,以防止过电流保护电路71的故障。
根据本申请的实施方式,能够改善外部补偿方法的稳定性和质量,并且抑制烧毁现象。
然而,本申请的效果不限于上述效果,并且可在不背离本申请的精神和范围的情况下进行各种扩展。
尽管已根据上述实施方式具体描述了本申请,但是应注意,上述实施方式是用于说明本申请而不是用于限制本申请的范围。本申请所属领域的普通技术人员将理解,能够在本申请的技术精神的范围内进行各种修改。
本申请的范围不应限于说明书的详细描述中所描述的内容,而是应由权利要求书来限定。应理解,通过权利要求书及其等同物的含义和范围构想的所有修改和变化包括在本申请的范围内。
Claims (10)
1.一种显示装置,其特征在于,所述显示装置包括:
像素单元,所述像素单元包括多个像素;
感测单元,所述感测单元通过多条感测线连接到所述多个像素;
第一电源电压发生器,所述第一电源电压发生器通过第一电源线连接到所述多个像素并且生成用于驱动所述多个像素的第一电源电压;
第二电源电压发生器,所述第二电源电压发生器通过所述第一电源线连接到所述多个像素并且生成用于感测所述多个像素的第二电源电压;以及
时序控制器,所述时序控制器根据所述像素单元的驱动模式选择性地控制所述第一电源电压发生器和所述第二电源电压发生器的操作。
2.根据权利要求1所述的显示装置,其特征在于,当所述像素单元在显示模式下驱动时,所述时序控制器将第一控制信号供给到所述第一电源电压发生器,并且所述第一电源电压发生器响应于所述第一控制信号将所述第一电源电压供给到所述第一电源线。
3.根据权利要求1所述的显示装置,其特征在于,当所述像素单元在感测模式下驱动时,所述时序控制器将第二控制信号供给到所述第二电源电压发生器,并且所述第二电源电压发生器响应于所述第二控制信号将所述第二电源电压供给到所述第一电源线。
4.根据权利要求3所述的显示装置,其特征在于,
所述第二电源电压发生器还包括在所述感测模式下操作的过电流保护电路;并且
所述过电流保护电路包括电流检测器和电流限制器,所述电流检测器检测流过包括在所述多个像素中的每个中的驱动晶体管的驱动电流以生成驱动电流值,所述电流限制器在所述驱动电流值大于或等于电流限值时在电流限制时段期间将所述驱动电流限制为所述电流限值。
5.根据权利要求4所述的显示装置,其特征在于,
在所述电流限制时段之后,所述电流限制器将关断信号供给到所述时序控制器;
所述时序控制器响应于所述关断信号将第三控制信号供给到所述第一电源电压发生器和所述第二电源电压发生器中的每个;并且
所述第一电源电压发生器和所述第二电源电压发生器中的每个响应于所述第三控制信号而关断。
6.根据权利要求4所述的显示装置,其特征在于,所述电流限制时段对应于用于感测所述驱动晶体管的阈值电压的时段和/或用于感测所述驱动晶体管的迁移率的时段。
7.根据权利要求4所述的显示装置,其特征在于,所述过电流保护电路还包括滤波器单元,所述滤波器单元在所述驱动电流处于峰值时停止所述电流限制器的操作。
8.根据权利要求1所述的显示装置,其特征在于,包括在所述第二电源电压中的纹波电压的幅值小于包括在所述第一电源电压中的纹波电压的幅值。
9.根据权利要求1所述的显示装置,其特征在于,所述显示装置还包括将输入电压供给到所述第一电源电压发生器的输入电压发生器,
其中,所述第一电源电压发生器转换所述输入电压以供给所述第一电源电压。
10.根据权利要求1所述的显示装置,其特征在于,所述第一电源电压与输入电压相同或相似。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2022-0098197 | 2022-08-05 | ||
KR1020220098197A KR20240020364A (ko) | 2022-08-05 | 2022-08-05 | 표시 장치 및 그 구동 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220651617U true CN220651617U (zh) | 2024-03-22 |
Family
ID=89769388
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202322001888.8U Active CN220651617U (zh) | 2022-08-05 | 2023-07-28 | 显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240046868A1 (zh) |
KR (1) | KR20240020364A (zh) |
CN (1) | CN220651617U (zh) |
-
2022
- 2022-08-05 KR KR1020220098197A patent/KR20240020364A/ko unknown
-
2023
- 2023-04-21 US US18/137,485 patent/US20240046868A1/en active Pending
- 2023-07-28 CN CN202322001888.8U patent/CN220651617U/zh active Active
Also Published As
Publication number | Publication date |
---|---|
KR20240020364A (ko) | 2024-02-15 |
US20240046868A1 (en) | 2024-02-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2523182B1 (en) | Pixel unit circuit, pixel array, display panel and display panel driving method | |
US8564587B2 (en) | Organic light emitting diode display | |
US10403201B2 (en) | Pixel driving circuit, pixel driving method, display panel and display device | |
US11551606B2 (en) | LED driving circuit, display panel, and pixel driving device | |
US20160343298A1 (en) | Pixel driving circuit of organic light emitting display | |
US20100328365A1 (en) | Semiconductor device | |
CN112470210B (zh) | 时钟及电压生成电路和包括时钟及电压生成电路的显示装置 | |
US10796640B2 (en) | Pixel circuit, display panel, display apparatus and driving method | |
US11620939B2 (en) | Pixel driving circuit and driving method therefor, display panel, and display apparatus | |
US10665163B2 (en) | Pixel circuit, driving method thereof, array substrate and display device | |
US11171564B2 (en) | Power provider and driving method thereof | |
KR102680091B1 (ko) | 표시 장치 및 그 구동 방법 | |
CN114724499A (zh) | 显示装置及用于驱动显示装置的方法 | |
CN114708819A (zh) | 一种驱动电路、发光面板以及显示装置 | |
US8289309B2 (en) | Inverter circuit and display | |
CN113129795B (zh) | 用于显示装置的驱动单元 | |
CN115331615B (zh) | 驱动电路及显示面板 | |
CN220651617U (zh) | 显示装置 | |
US11270641B1 (en) | Display device and driving method thereof | |
CN114255696B (zh) | 驱动电路、显示面板及显示装置 | |
US11217182B2 (en) | Power source voltage application circuit, power source voltage application method, display substrate and display device | |
US20230419885A1 (en) | Pixel circuit, display panel and display device | |
KR20220126330A (ko) | 표시 장치 및 그 구동 방법 | |
KR20210043058A (ko) | 표시 장치 및 이의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |