CN220254490U - 低功耗上电复位电路及主板 - Google Patents
低功耗上电复位电路及主板 Download PDFInfo
- Publication number
- CN220254490U CN220254490U CN202320997440.3U CN202320997440U CN220254490U CN 220254490 U CN220254490 U CN 220254490U CN 202320997440 U CN202320997440 U CN 202320997440U CN 220254490 U CN220254490 U CN 220254490U
- Authority
- CN
- China
- Prior art keywords
- signal
- module
- reset
- resistor
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002955 isolation Methods 0.000 claims abstract description 62
- 230000008878 coupling Effects 0.000 claims description 18
- 238000010168 coupling process Methods 0.000 claims description 18
- 238000005859 coupling reaction Methods 0.000 claims description 18
- 239000003990 capacitor Substances 0.000 claims description 12
- 238000010586 diagram Methods 0.000 description 5
- 230000008054 signal transmission Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000005728 strengthening Methods 0.000 description 2
- 230000002708 enhancing effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Abstract
本实用新型公开一种低功耗上电复位电路及主板,该低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块、信号输出模块;所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接。上述低功耗上电复位电路可以在保证复位信号不出错的前提下,将复位信号传递至各个待复位设备,以供待复位设备复位。
Description
技术领域
本实用新型涉及数字信号传输技术领域,尤其涉及一种低功耗上电复位电路及主板。
背景技术
在仿真中,复位信号的基本作用是将电路强制到一个确定的状态。在实际设计中是否需要复位,取决于设备的应用和功能,如果一个设备不需要一个确定的起始状态,则没有必要使用复位信号;相反,如果设备的正常工作必须从一个确定状态开始,那么复位信号就是必须的。
而在实际操作中,主板的复位信号通常是直接连接到需要复位的设备,在需要复位的设备较多时,复位信号的驱动能力不足将会导致复位功能出错。同时,在部分需要复位的设备出现故障时,复位信号出错甚至会导致主板损坏,从而造成经济损失。
实用新型内容
本实用新型的主要目的是提出一种低功耗上电复位电路,旨在解决现有复位信号传输过程中存在的复位信号驱动能力不足、复位信号出错的技术问题。
为实现上述目的,本实用新型提出一种低功耗上电复位电路,所述低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块和信号输出模块;
所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接。
可选地,所述信号驱动模块包括:
逻辑与门芯片,所述逻辑与门芯片的输入端与所述信号输入模块连接;
第一耦合单元,所述第一耦合单元与所述逻辑与门芯片和所述信号隔离模块进行连接。
可选地,所述第一耦合单元包括:
第一电阻,所述第一电阻的第一端与所述逻辑与门芯片和所述信号隔离模块进行连接。
可选地,所述第一耦合单元还包括:
电容,所述电容一端与所述逻辑与门芯片的电源输入端、所述第一电阻的第二端进行连接,所述电容的另一端接地。
可选地,所述信号隔离模块包括:
二极管单元,所述二极管单元与所述信号驱动模块、所述信号输出模块进行连接。
可选地,所述二极管单元包括:
第一肖特基二极管,所述第一肖特基二极管的阴极与所述信号驱动模块进行连接,所述第一肖特基二极管的阳极与所述上拉电阻单元、所述信号输出单元进行连接。
可选地,所述二极管单元还包括:
第二肖特基二极管,所述第二肖特基二极管的阴极与所述第一肖特基二极管的阴极进行连接,所述第一肖特基二极管的阳极与所述上拉电阻单元、所述信号输出单元进行连接。
可选地,所述信号隔离模块还包括:
上拉电阻单元,所述上拉电阻单元与所述二极管单元进行连接。
可选地,所述上拉电阻单元包括:
第二电阻,所述第二电阻一端与所述二极管单元进行连接,另一端与电源进行连接;
第三电阻,所述第三电阻一端与所述二极管单元进行连接,另一端与所述电源进行连接。
为实现上述目的,本实用新型还提出一种主板,所述主板包括如上所述的低功耗上电复位电路,所述低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块和信号输出模块;
所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接。
本实用新型提出一种低功耗上电复位电路,所述低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块、信号输出模块;所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接。
本实用新型提出一种低功耗上电复位电路,该低功耗上电复位电路包括4个模块:信号输入模块、信号驱动模块、信号隔离模块和信号输出模块。并且,信号驱动模块与信号输入模块、信号隔离模块进行连接,信号隔离模块还与信号输出模块进行连接。信号驱动模块用于加强复位信号的驱动能力,而信号隔离模块用于隔离并保护复位信号,信号输出模块用于多路输出复位信号。
相比传统直接将复位信号传递至需要复位的设备从而控制设备复位的方式来说,本实用新型通过信号驱动模块加强了复位信号的驱动能力,并通过信号隔离模块对加强后的复位信号进行隔离保护再通过信号输出模块多路输出的方式,实现了通过原始复位信号同时控制多路设备复位,并在其他复位设备出现故障时保护原始复位信号,从而保障未故障复位设备的正常运行的效果。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本实用新型低功耗上电复位电路一实施例的模块示意图;
图2为本实用新型低功耗上电复位电路一实施例的信号流向示意图;
图3为本实用新型低功耗上电复位电路一实施例的电路示意图。
本实用新型目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,若本实用新型实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
本实用新型提出一种低功耗上电复位电路,旨在解决现有复位信号传输过程中存在的复位信号驱动能力不足、复位信号出错的技术问题。
在一实施例中,如图1所示,低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块和信号输出模块;
所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接。
在本实施例中,信号复用电路主要包括:信号输入模块、信号驱动模块、信号隔离模块和信号输出模块。其中。信号输入模块用于接收原始复位信号,并将原始复位信号传递至与信号输入模块连接的信号驱动模块,信号驱动模块用于对接收的原始复位信号进行加强处理,提高原始复位信号的驱动能力,并将提高驱动能力后的原始复位信号传递至与信号驱动模块连接的信号隔离模块;信号隔离模块用于接收原始复位信号,并将原始复位信号分成多路复用复位信号,并对各个复用复位信号进行隔离保护,再将各个隔离保护的复用复位信号传递至与信号驱动模块连接的信号输出模块。信号输出模块用于将各个复用复位信号传递至待复位的设备。
示例性地,假设主板向低功耗上电复位电路传递一原始复位信号,而有2台复位设备需要复位。低功耗上电复位电路通过信号接收模块接收原始复位信号,信号接收模块将原始复位信号传递至信号驱动模块;信号驱动模块在接收到原始复位信号后,对原始复位信号进行加强处理以提高驱动能力,得到相比原始复位信号驱动能力更强的驱动复位信号,然后信号驱动模块将驱动复位信号传递至与其连接的信号隔离模块;信号隔离模块在接收到驱动复位信号后,通过两条分支电路将一个驱动复位信号转化为两个复用复位信号,并分别对两个复用复位信号各自进行隔离保护处理,然后将两个复用复位信号传递至与其连接的信号输出模块;信号输出模块在接收到两个复用复位信号后,假设两个复用复位信号分别为:第一复用复位信号和第二复用复位信号,两个待复位设备分别为第一设备,第二设备,则信号输出模块在接收到第一复用复位信号和第二复用复位信号后,将第一复用复位信号传递至第一设备,第一设备在接收到第一复用复位信号后复位;将第二复用复位信号传递至第二设备,第二设备在接收到第二复用复位信号后复位。
可选地,所述信号驱动模块包括:
逻辑与门芯片,所述逻辑与门芯片的输入端与所述信号输入模块连接;
第一耦合单元,所述第一耦合单元与所述逻辑与门芯片和所述信号隔离模块进行连接。
在本实施例中,信号驱动模块包括逻辑与门芯片和第一耦合单元,并且逻辑与门芯片的输入端与信号输入模块进行连接,第一耦合单元与逻辑与门芯片和信号隔离模块进行连接。
需要说明的是,逻辑与门芯片是2输入的,并且是可以增大信号驱动能力的芯片,例如74LVC08。
示例性地,信号驱动模块包括逻辑与门芯片和第一耦合单元。假设逻辑与门芯片为74LVC08,并且74LVC08的1引脚、2引脚为输入引脚,14引脚为电源输入引脚,3引脚为输出引脚,则74LVC08的1引脚和2引脚与信号输入模块进行连接以接收原始复位信号;第一耦合单元与74LVC08的3引脚、14引脚以及信号隔离模块进行连接。
可选地,所述第一耦合单元包括:
第一电阻,所述第一电阻的第一端与所述逻辑与门芯片和所述信号隔离模块进行连接。
在本实施例中,信号驱动模块中的第一耦合单元包括第一电阻,并且该第一电阻的第一端与逻辑与门芯片以及信号隔离模块进行连接。
需要说明的是,由于电阻并没有明确的正负极之分,为便于描述,将电阻一端称为第一端,将电阻另一端称为第二端。
示例性地,假设逻辑与门芯片为74LVC08,并且74LVC08的3引脚为输出引脚、14引脚为电源输入引脚,则第一耦合单元中的第一电阻的第一端与74LVC08的3引脚以及信号隔离模块进行连接。
可选地,所述第一耦合单元还包括:
电容,所述电容正极与所述逻辑与门芯片的电源输入端、所述第一电阻的第二端进行连接,所述电容的负极接地。
在本实施例中,信号驱动模块中的第一耦合单元还包括:电容,该电容的正极与逻辑与门芯片的电源输入端、以及第一电阻的第二端进行连接,并且该电容的负极接地。
需要说明的是,为增大原始复位信号的驱动能力,逻辑与门芯片的电源输入端还可以连接工作电源。
示例性地,假设信号驱动模块中的逻辑与门芯片为74LVC08,并且74LVC08的3引脚为输出引脚、14引脚为电源输入引脚,工作电源为3.3V,则第一耦合单元中的第一电阻的第一端与3引脚以及信号隔离模块进行连接,并且第一耦合单元中的电容正极与第一电阻的第二端和74LVC08芯片的14引脚进行连接,该74LVC08芯片的14引脚还与3.3V的工作电源进行连接,该电容的负极直接接地。
可选地,所述信号隔离模块包括:
二极管单元,所述二极管单元与所述信号驱动模块、所述信号输出模块进行连接。
在本实施例中,信号隔离模块包括二极管单元,该二极管单元与信号驱动模块和信号输出模块进行连接。
需要说明的是,一个信号隔离模块中可以包括多个二极管单元,从而将一个原始复位信号转化为多个复用复位信号。
示例性地,假设信号驱动模块中的逻辑与门芯片3引脚与信号隔离模块进行连接,则信号隔离模块中的多个二极管单元与逻辑与门芯片的3引脚、信号隔离模块进行连接,图2为本实用新型低功耗上电复位电路一实施例的信号流向示意图,在图2中,原始复位信号在经过信号驱动模块进行加强后,再通过信号隔离模块得到四个复用复位信号。
可选地,所述信号隔离模块还包括:
上拉电阻单元,所述上拉电阻单元与所述二极管单元进行连接。
在本实施例中,信号隔离模块还包括上拉电阻单元,该上拉电阻单元与二极管单元进行连接。
示例性地,为保证二极管单元的导通,还需在信号隔离模块中设计上拉电阻单元,并且该上拉电阻单元与二极管单元进行连接。
可选地,所述上拉电阻单元包括:
第二电阻,所述第二电阻一端与所述二极管单元进行连接,另一端与电源进行连接;
第三电阻,所述第三电阻一端与所述二极管单元进行连接,另一端与所述电源进行连接。
在本实施例中,信号隔离单元中的上拉电阻单元包括第二电阻和第三电阻,并且第二电阻的一端与二极管单元进行连接,另一端与工作电源进行连接,而第三电阻的一端也与二极管单元进行连接,第三电阻的另一端与第二电阻连接至同一工作电源。
需要说明的,上拉电阻单元中电阻的数量并不是固定的,上拉电阻单元中的电阻数量可根据待复位设备的数量来确定,即,若待复位的设备为4个,则上拉电阻单元中可以包括4个上拉电阻。
示例性地,假设待复位的设备数量为4个,则上拉电阻单元中可以设置4个上拉电阻,4个上拉电阻依次为:第二电阻、第三电阻、第四电阻和第五电阻,则第二电阻、第三电阻、第四电阻、第五电阻均有一端与信号隔离模块中的二极管单元进行连接,第二电阻、第三电阻、第四电阻、第五电阻各自余下的一端与工作电源进行连接。
可选地,所述二极管单元包括:
第一肖特基二极管,所述第一肖特基二极管的阴极与所述信号驱动模块进行连接,所述第一肖特基二极管的阳极与所述上拉电阻单元、所述信号输出单元进行连接。
在本实施例中,二极管单元包括:第一肖特基二极管,并且该第一肖特基二极管的阴极与信号驱动模块进行连接,第一肖特基二极管的阳极与上拉电阻单元以及信号输出单元进行连接。
示例性地,信号隔离模块中的二极管单元包括第一肖特基二极管BAT54C,该第一肖特基二极管BAT54C的阴极与信号驱动模块进行连接,该第一肖特基二极管BAT54C的阳极与上拉电阻单元以及信号输出单元进行连接。
可选地,所述二极管单元还包括:
第二肖特基二极管,所述第二肖特基二极管的阴极与所述第一肖特基二极管的阴极进行连接,所述第一肖特基二极管的阳极与所述上拉电阻单元、所述信号输出单元进行连接。
在本实施例中,信号隔离模块中二极管模块除包括第一肖特基二极管外,还可以包括第二肖特基二极管,该第二肖特基二极管的阴极与第一肖特基二极管的阴极进行连接,第一肖特基二极管的阳极与上拉电阻单元和信号输出单元进行连接。
示例性地,图3为本实用新型低功耗上电复位电路一实施例的电路示意图,在图3中,一个原始复位信号将被传输至4个设备。在图3中信号驱动模块包括:逻辑与门芯片U1A、R5和C1,信号隔离模块包括:4个肖特基二极管以及4个上拉电阻。逻辑与门芯片为74LVC08,74LVC08的1引脚和2引脚与信号输入模块连接以接收原始复位信号(PLTRST_R_N),74LVC08的7引脚接地,74LVC08的3引脚与第一电阻R1和4个肖特基二极管的阴极进行连接,74LVC08的14引脚与电容C1和工作电源进行连接,电容C1的另一端接地;上拉电阻R2与D1的阳极进行连接得到第一复用复位信号PE_RESET0,上拉电阻R3与D2的阳极进行连接得到第二复用复位信号PE_RESET1,上拉电阻R4与D3的阳极进行连接得到第三复用复位信号PE_RESET2,上拉电阻R5与D4的阳极进行连接得到第四复用复位信号PE_RESET4。
在本实施例中,本实用新型通过将原始复位信号输入逻辑与门芯片的方式,增加了原始复位信号的驱动能力,通过肖特基二极管的单向导通特性隔离并保护复用复位信号,从而实现了待复位的设备在接收到复用复位信号后复位的效果。
为实现上述目的,本实用新型还提出一种主板,主板包括如上所述的低功耗上电复位电路,所述低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块、信号输出模块;
所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接。
以上仅为本实用新型的可选实施例,并非因此限制本实用新型的专利范围,凡是在本实用新型的实用新型构思下,利用本实用新型说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本实用新型的专利保护范围内。
Claims (8)
1.一种低功耗上电复位电路,其特征在于,所述低功耗上电复位电路包括:信号输入模块、信号驱动模块、信号隔离模块和信号输出模块;
所述信号输入模块与所述信号驱动模块连接,所述信号隔离模块与所述信号驱动模块连接,所述信号输出模块与所述信号隔离模块连接;
其中,所述信号隔离模块包括:
二极管单元,所述二极管单元与所述信号驱动模块、所述信号输出模块进行连接;
上拉电阻单元,所述上拉电阻单元与所述二极管单元进行连接。
2.如权利要求1所述的低功耗上电复位电路,其特征在于,所述信号驱动模块包括:
逻辑与门芯片,所述逻辑与门芯片的输入端与所述信号输入模块连接;
第一耦合单元,所述第一耦合单元与所述逻辑与门芯片和所述信号隔离模块进行连接。
3.如权利要求2所述的低功耗上电复位电路,其特征在于,所述第一耦合单元包括:
第一电阻,所述第一电阻的第一端与所述逻辑与门芯片和所述信号隔离模块进行连接。
4.如权利要求3所述的低功耗上电复位电路,其特征在于,所述第一耦合单元还包括:
电容,所述电容的正极与所述逻辑与门芯片的电源输入端、所述第一电阻的第二端进行连接,所述电容的负极接地。
5.如权利要求1所述的低功耗上电复位电路,其特征在于,所述上拉电阻单元包括:
第二电阻,所述第二电阻一端与所述二极管单元进行连接,另一端与电源进行连接;
第三电阻,所述第三电阻一端与所述二极管单元进行连接,另一端与所述电源进行连接。
6.如权利要求1所述的低功耗上电复位电路,其特征在于,所述二极管单元包括:
第一肖特基二极管,所述第一肖特基二极管的阴极与所述信号驱动模块进行连接,所述第一肖特基二极管的阳极与所述上拉电阻单元、所述信号输出模块进行连接。
7.如权利要求6所述的低功耗上电复位电路,其特征在于,所述二极管单元还包括:
第二肖特基二极管,所述第二肖特基二极管的阴极与所述第一肖特基二极管的阴极进行连接,所述第一肖特基二极管的阳极与所述上拉电阻单元、所述信号输出模块进行连接。
8.一种主板,其特征在于,所述主板包括如权利要求1-7任一项所述的低功耗上电复位电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320997440.3U CN220254490U (zh) | 2023-04-25 | 2023-04-25 | 低功耗上电复位电路及主板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320997440.3U CN220254490U (zh) | 2023-04-25 | 2023-04-25 | 低功耗上电复位电路及主板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220254490U true CN220254490U (zh) | 2023-12-26 |
Family
ID=89269845
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202320997440.3U Active CN220254490U (zh) | 2023-04-25 | 2023-04-25 | 低功耗上电复位电路及主板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN220254490U (zh) |
-
2023
- 2023-04-25 CN CN202320997440.3U patent/CN220254490U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2587385B1 (en) | Usb key device and method for realizing intelligent card communication using usb interface | |
CN108647180B (zh) | 一种运算系统及相应的电子设备 | |
CN105141491B (zh) | 一种实现自发自收的rs485通讯电路及方法 | |
US7945807B2 (en) | Communication system for a plurality of I/O cards by using the GPIO and a method thereof | |
CN103049410A (zh) | 服务器及其串口切换电路 | |
CN220254490U (zh) | 低功耗上电复位电路及主板 | |
CN101894055A (zh) | 一种具有冗余功能的刀片主板接口的实现方法 | |
CN110727220A (zh) | 一种主从双余度fpga切换控制电路 | |
CN207503207U (zh) | 用于多接口的综合测试系统 | |
CN114124613B (zh) | 一种防止竞争的工业485组网系统及其控制方法 | |
CN213960082U (zh) | 隔离电路和通讯电路 | |
CN115599190A (zh) | 服务器断电控制系统、方法、计算机设备和存储介质 | |
CN210804414U (zh) | 一种通讯接口可复用的电路 | |
CN101853232A (zh) | 扩展适配卡 | |
AU2008200997A1 (en) | A conversion circuit | |
US8285885B2 (en) | Universal serial bus device and universal serial bus system | |
CN201378316Y (zh) | 通用输入/输出接口扩展电路和具有该电路的移动终端 | |
CN114661646A (zh) | 串口转接控制电路 | |
CN219758824U (zh) | 一种一对多的异步通信接口调试装置和调试板 | |
CN107391411B (zh) | 一种基于开关工作模式选择的接口电路 | |
CN107704403B (zh) | 一种优化主背板信号传输的装置及方法 | |
CN101840384B (zh) | 计算机装置 | |
CN220085382U (zh) | 人工智能加速卡和服务器 | |
CN211830742U (zh) | 通讯控制电路及电子设备 | |
CN218159009U (zh) | 一种基于6u-cpex规范的信号切换装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |