CN220190462U - 一种具有锁存功能的漏电保护电路 - Google Patents
一种具有锁存功能的漏电保护电路 Download PDFInfo
- Publication number
- CN220190462U CN220190462U CN202321675242.1U CN202321675242U CN220190462U CN 220190462 U CN220190462 U CN 220190462U CN 202321675242 U CN202321675242 U CN 202321675242U CN 220190462 U CN220190462 U CN 220190462U
- Authority
- CN
- China
- Prior art keywords
- leakage
- level
- latch
- circuit
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 120
- 239000003990 capacitor Substances 0.000 claims abstract description 42
- 238000001514 detection method Methods 0.000 claims abstract description 24
- 238000010586 diagram Methods 0.000 description 22
- 230000005611 electricity Effects 0.000 description 7
- 102100039435 C-X-C motif chemokine 17 Human genes 0.000 description 4
- 101000889048 Homo sapiens C-X-C motif chemokine 17 Proteins 0.000 description 4
- 101100152598 Arabidopsis thaliana CYP73A5 gene Proteins 0.000 description 2
- 101100219315 Arabidopsis thaliana CYP83A1 gene Proteins 0.000 description 2
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 2
- 101100140580 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) REF2 gene Proteins 0.000 description 2
- 101000806846 Homo sapiens DNA-(apurinic or apyrimidinic site) endonuclease Proteins 0.000 description 1
- 101000835083 Homo sapiens Tissue factor pathway inhibitor 2 Proteins 0.000 description 1
- 102100026134 Tissue factor pathway inhibitor 2 Human genes 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008034 disappearance Effects 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Landscapes
- Emergency Protection Circuit Devices (AREA)
Abstract
本实用新型提供一种具有锁存功能的漏电保护电路,其包括漏电检测芯片、输入电平转换电路、漏电状态锁存电路、输出电平转换电路、继电器驱动电路以及漏电状态释放电路。输入电平转换电路用于将漏电动作电平转换为第一漏电锁存电平;漏电状态锁存电路用于将第一漏电锁存电平转换为第二漏电锁存电平;并使用电平锁存电容对第二漏电锁存电平的高电平状态进行锁存;输出电平转换电路用于将第二漏电锁存电平转换为漏电驱动电平;继电器驱动电路用于基于漏电驱动电平控制所述电器驱动电路的继电器开关。
Description
技术领域
本实用新型涉及电路领域,特别涉及一种具有锁存功能的漏电保护电路及对应的电器驱动电路。
背景技术
随着技术的发展,对现有电器的安全用电要求越来越高。一般的电器均会设置具有漏电信号处理芯片的漏电保护电路来提高安全用电要求,其中漏电信号处理芯片会通过零电流互感器来检测漏电电流,当漏电电流过大时,漏电信号处理芯片的输出会超过一设定阈值,这时漏电保护电路即会输出脉冲电压驱动断路器以断开电器的用电电路。
现有的漏电保护电路的输出脉冲电压与漏电电流对应,可能会存在驱动时间短以及驱动能力弱的问题,因此无法满足用户对现有电器的安全用电要求。
故需要提供一种具有锁存功能的漏电保护电路及对应的电器驱动电路来解决上述技术问题。
实用新型内容
本实用新型提供具有锁存功能的漏电保护电路及对应的电器驱动电路,以解决现有的漏电保护电路中输出脉冲电压驱动时间短以及驱动能力弱,无法满足现有电器驱动电路的安全用电要求的技术问题。
本实用新型提供一种具有锁存功能的漏电保护电路,其包括:
漏电检测芯片,用于基于设置在电器驱动电路上零电流互感器的信号生成漏电动作电平;
输入电平转换电路,用于将所述漏电动作电平转换为第一漏电锁存电平;
漏电状态锁存电路,用于将所述第一漏电锁存电平转换为第二漏电锁存电平;并基于控制信号,使用电平锁存电容对所述第二漏电锁存电平的高电平状态进行锁存;
输出电平转换电路,用于将所述第二漏电锁存电平转换为漏电驱动电平;
继电器驱动电路,用于基于所述漏电驱动电平控制所述电器驱动电路的继电器开关;
漏电状态释放电路,用于基于控制信号,释放所述电平锁存电容的电量,对所述电平锁存电容进行复位操作;以及
软件控制电路,用于基于所述漏电检测芯片的漏电动作电平生成PWM脉冲信号。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述输入电平转换电路包括:
输入电平转换比较器,所述输入电平转换比较器的正向输入端输入所述漏电动作电平,所述输入电平转换比较器的反向输入端输入第一参考电平,所述输入电平转换比较器的输出端与输入电平转换NPN三极管连接,
输入电平转换NPN三极管,所述输入电平转换NPN三极管的基极与所述输入电平转换比较器的输出端连接,所述输入电平转换NPN三极管的发射极接地,所述输入电平转换NPN三极管的集电极与驱动电源连接;以及
输入电平转换输出端,与所述输入电平转换NPN三极管的集电极连接,用于输出第一漏电锁存电平。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述输入电平转换电路包括:
输入电平转换比较器,所述输入电平转换比较器的正向输入端输入第二参考电平,所述输入电平转换比较器的反向输入端输入所述漏电动作电平,所述输入电平转换比较器的输出端与驱动电源连接;以及
输入电平转换输出端,与所述输入电平转换比较器的输出端连接,用于输出第一漏电锁存电平。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述漏电状态锁存电路包括:
漏电状态锁存PNP三极管,所述漏电状态锁存PNP三极管的基极输入所述第一漏电锁存电平;所述漏电状态锁存PNP三极管的发射极与驱动电源连接,所述漏电状态锁存PNP三极管的集电极与电平锁存电容连接;以及
所述电平锁存电容,第一端与所述漏电状态锁存PNP三极管的集电极连接,第二端接地。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述漏电状态锁存电路还包括:
所述漏电状态锁存放大器,所述漏电状态锁存放大器的输入端与所述漏电状态锁存PNP三极管的集电极连接,所述漏电状态锁存放大器的输出端输出所述第二漏电锁存电平。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述输出电平转换电路包括:
输出电平转换NPN三极管,所述输出电平转换NPN三极管的基极输入所述漏电锁存电平;所述输出电平转换NPN三极管的发射极接地;所述输出电平转换NPN三极管的集电极与驱动电源连接;
输出电平转换输出端,与所述输出电平转换NPN三极管的集电极连接,用于输出所述第二漏电驱动电平。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述输出电平转换电路包括:
输出电平转换比较器,所述输出电平转换比较器的正向输入端与第三参考电平连接,所述输出转换比较器的负向输入端输入所述第二漏电锁存电平,所述输出电平转换比较器的输出端与驱动电源连接,且所述输出电平转换比较器的输出端输出所述漏电驱动电平。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述继电器驱动电路包括:
与运算器,所述与运算器的第一输入端输入所述漏电驱动电平,所述与运算器的第二输入端输入PWM脉冲信号;所述与运算器的输出端与继电器驱动NPN三极管连接;
所述继电器驱动NPN三极管,所述继电器驱动NPN三极管的基极与所述运算器的输出端连接,所述继电器驱动NPN三极管的发射极接地,所述继电器驱动NPN三极管的集电极与驱动电源连接,且继电器驱动NPN三极管的集电极输出所述继电器开关的控制信号。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,当所述漏电驱动电平为高电平以及所述PWM脉冲信号为高电平信号时,所述与运算器的输出端输出高电平信号;否则所述与运算器的输出端输出低电平信号。
在本实用新型实施例所述的具有锁存功能的漏电保护电路中,所述漏电状态释放电路包括:
漏电状态释放NPN三极管,所述漏电状态释放NPN三极管的发射极接地,所述漏电状态释放NPN三极管的集电极与所述电平锁存电容的第一端连接,所述漏电状态释放NPN三极管的基极用于接收所述控制信号。
本实用新型相较于现有技术,其有益效果为:本实用新型提供一种具有锁存功能的漏电保护电路,其通过输入电平转换电路、漏电状态锁存电路以及输出电平转换电路的设置,对漏电锁存电平的高电平状态进行有效锁存,进而提高了输出电平转换电路输出的漏电驱动电平的驱动时间以及驱动能力;有效解决了现有的漏电保护电路中输出脉冲电压驱动时间短以及驱动能力弱,无法满足现有电器驱动电路的安全用电要求的技术问题。
附图说明
图1为本实用新型的具有锁存功能的漏电保护电路的实施例的结构示意图;
图2为本实用新型的具有锁存功能的漏电保护电路的输入电平转换电路的电路结构示意图之一;
图3为本实用新型的具有锁存功能的漏电保护电路的输入电平转换电路的电路结构示意图之二;
图4为本实用新型的具有锁存功能的漏电保护电路的漏电状态锁存电路的电路结构示意图之一;
图5为本实用新型的具有锁存功能的漏电保护电路的漏电状态锁存电路的电路结构示意图之二;
图6为本实用新型的具有锁存功能的漏电保护电路的输出电平转换电路的电路结构示意图之一;
图7为本实用新型的具有锁存功能的漏电保护电路的输出电平转换电路的电路结构示意图之二;
图8为本实用新型的具有锁存功能的漏电保护电路的继电器驱动电路的电路结构示意图;
图9为本实用新型的具有锁存功能的漏电保护电路的漏电状态释放电路的电路结构示意图;
图10为本实用新型的具有锁存功能的漏电保护电路的第一实施例的电路结构示意图;
图11为本实用新型的具有锁存功能的漏电保护电路的第二实施例的电路结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
在图中,结构相似的单元是以相同标号表示。
本实用新型提供一种具有锁存功能的漏电保护电路,其可以设置在各种电器的驱动电路中,用于当电器驱动电路产生漏电电流时,及时断开电器驱动电路的断路器以隔离电器的用电电路与电源。本实用新型的漏电保护电路可以对电器驱动电路的漏电状态进行锁存,从而有效的提高漏电驱动电平的驱动时间以及驱动能力,提升了现有电器的用电安全要求。
请参照图1,图1为本实用新型的具有锁存功能的漏电保护电路的实施例的结构示意图。本实施例的漏电保护电路10包括漏电检测芯片11、输入电平转换电路12、漏电状态锁存电路13、输出电平转换电路14、继电器驱动电路15、漏电状态释放电路16以及软件控制电路(图中未示出)。
漏电检测芯片11用于基于设置在电器驱动电路18上零电流互感器的信号生成漏电动作电平;输入电平转换电路12用于将漏电动作电平转换为第一漏电锁存电平;漏电状态锁存电路13用于将第一漏电锁存电平转换为第二漏电锁存电平;并基于控制信号,使用电平锁存电容对第二漏电锁存电平的高电平状态进行锁存;输出电平转换电路14用于将第二漏电锁存电平转换为漏电驱动电平;继电器驱动电路15用于基于漏电驱动电平控制电器驱动电路的继电器开关;漏电状态释放电路16用于基于控制信号,释放电平锁存电容的电量,对电平锁存电容进行复位操作。
本实施例的漏电保护电路10可与电器驱动电路18上的零电流互感器连接,该零电流互感器可检测电器驱动电路10上的漏电流,如电器驱动电路10上的漏电流过大(零电流互感器两引脚之间的压差大于预设值)时,则漏电检测芯片11会输出漏电动作电平,该漏电动作电平可为高电平、低电平或脉冲电平信号。
随后输入电平转换电路12将漏电动作电平转换为第一漏电锁存电平,由于市面上的漏电检测芯片11输出的漏电动作电平的电压值以及电平极性并不一致,因此需要通过输入电平转换电路12将不同的漏电动作电平转换为统一的第一漏电锁存电平(漏电时高电平,正常时低电平),以便后续使用电平锁存电容对第二漏电锁存电平的高电平状态进行锁存。
然后漏电状态锁存电路13将第一漏电锁存电平转换为第二漏电锁存电平,并基于漏电检测芯片11的控制信号,使用电平锁存电容对第二漏电锁存电平的高电平状态进行锁存,即保持漏电保护电路10的漏电断开状态,以免漏电流波动或消失时,漏电保护电路10的漏电断开状态被复位,进而导致漏电保护电路10发生状态反复切换。
由于继电器开关的漏电驱动电平也会由于继电器驱动电路的不同而进行不同的设置,因此这里输出电平转换电路14会将第二漏电锁存电平转换为不同规格的漏电驱动电平,以便后续对继电器开关进行有效控制。
最后继电器驱动电路15接收漏电驱动电平,并基于漏电驱动电平控制电器驱动电路18的继电器开关,对电器驱动电路18进行断开操作。
由于漏电状态锁存电路13上的第二漏电锁存电平的高电平状态的锁存,漏电保护电路10的漏电断开状态无法自动复位,只有漏电状态释放电路16接收到漏电检测芯片11的控制信号时,该控制信号可通过软件发出或硬件发出(用户可自行设置),电平锁存电容的电量才可通过漏电状态释放电路16进行释放,从而对电平锁存电容进行复位操作。
本实施例的漏电保护电路10通过输入电平转换电路12、漏电状态锁存电路13以及输出电平转换电路14的设置,可对第二漏电锁存电平的高电平状态进行有效锁存,提高了输出电平转换电路14输出的漏电驱动电平的驱动时间以及驱动能力;同时第二漏电锁存电平的高电平状态并不会因为漏电状态的消失而自动复位,有效避免了漏电流反复出现导致的漏电保护电路10的状态反复切换;用户可通过漏电检测芯片11自行设置漏电状态释放电路的触发控制信号,提高漏电保护电路10复位的准确性。
下面详细说明本实用新型的具有锁存功能的漏电保护电路的各个部分的具体工作原理。
请参照图2,图2为本实用新型的具有锁存功能的漏电保护电路的输入电平转换电路的电路结构示意图之一。本实施例的输入电平转换电路12a包括输入电平转换比较器121、输入电平转换NPN三极管122以及输入电平转换输出端124。
输入电平转换比较器121用于对漏电动作电平S11的电压值进行转换,以便有效对输入电平转换NPN三极管122进行驱动。其中输入电平转换比较器122的正向输入端输入漏电动作电平,输入电平转换比较器122的反向输入端输入第一参考电平REF1,输入电平转换比较器122的输出端与输入电平转换NPN三极管122连接。
输入电平转换NPN三极管122用于对漏电动作电平S11的极性进行反转,以生成第一漏电锁存电平S2。其中输入电平转换NPN三极管122的基极与输入电平转换比较器121的输出端连接,输入电平转换NPN三极管122的发射极接地,输入电平转换NPN三极管122的集电极与驱动电源连接。
最后输入电平转换NPN三极管122的集电极输出的第一漏电锁存电平S2通过输入电平转换输出端124输出到漏电状态锁存电路13。
当漏电检测芯片11输出的是正电平的漏电动作电平S11时,可使用上述的输入电平转换电路12a的结构。
请参照图3,图3为本实用新型的具有锁存功能的漏电保护电路的输入电平转换电路的电路结构示意图之二。本实施例的输入电平转换电路12b包括输入电平转换比较器123以及输入电平转换输出端125。
输入电平转换比较器123用于对漏电动作电平S12的电压值进行转换,以便有效对漏电状态锁存电路13进行驱动。输入电平转换比较器123的正向输入端输入第二参考电平REF2,输入电平转换比较器123的反向输入端输入漏电动作电平S12,输入电平转换比较器123的输出端与驱动电源连接。
输入电平转换比较器123的输出端输出的第一漏电锁存电平S2通过输入电平转换输出端125输出到漏电状态锁存电路13。
当漏电检测芯片11输出的是低电平的漏电动作电平时,可使用上述的输入电平转换电路12b的结构。
请参照图4,图4为本实用新型的具有锁存功能的漏电保护电路的漏电状态锁存电路的电路结构示意图之一。本实施例的漏电状态锁存电路13a包括漏电状态锁存PNP三极管131、电平锁存电容132以及漏电状态锁存放大器133。
其中漏电状态锁存PNP三极管131用于生成第二漏电锁存电平S3,其中漏电状态锁存PNP三极管131的基极输入第一漏电锁存电平S2,漏电状态锁存PNP三极管131的发射极与驱动电源VCC1连接,漏电状态锁存PNP三极管131的集电极与电平锁存电容132连接。
电平锁存电容132用于存储驱动电源的输入电量,以生成第二漏电锁存电平S3。电平锁存电容132的第一端与漏电状态锁存PNP三极管131的集电极连接,电平锁存电容132的第二端接地。
漏电状态锁存放大器133相当于信号跟随器,用于保持电平锁存电容132中的电量,避免电平锁存电容132的电量被释放。漏电状态锁存放大器133的输入端与漏电状态锁存PNP三极管131的集电极连接,漏电状态锁存放大器132的输出端输出第二漏电锁存电平S3。其中第二漏电锁存电平S3的输出电压由该驱动电源VCC1来确定。
当然本实施例中的漏电状态锁存放大器133也可使用对应的逻辑门134来实现信号跟随器的功能,具体如图5所示;图5为本实用新型的具有锁存功能的漏电保护电路的漏电状态锁存电路13b的电路结构示意图之二。
请参照图6,图6为本实用新型的具有锁存功能的漏电保护电路的输出电平转换电路的电路结构示意图之一。本实施例的输出电平转换电路14a包括输出电平转换NPN三极管141以及输出电平转换输出端143。
其中输出电平转换NPN三极管141用于对第二漏电锁存电平S3进行转换,以生成不同类型的漏电驱动电平S4。输出电平转换NPN三极管141的基极输入第二漏电锁存电平S3,输出电平转换NPN三极管141的发射极接地,输出电平转换NPN三极管141的集电极与驱动电源VCC2连接。其中漏电驱动电平S4的输出电压由该驱动电源VCC2来确定。
输出电平转换NPN三极管141的集电极通过输出电平转换输出端143输出对应的漏电驱动电平S4。
请参照图7,图7为本实用新型的具有锁存功能的漏电保护电路的输出电平转换电路的电路结构示意图之二。本实施例的输出电平转换电路14b包括输出电平转换比较器142。
该输出电平转换比较器142用于对第二漏电锁存电平S3进行转换,以生成不同类型的漏电驱动电平S4。输出电平转换比较器142的正向输入端与第三参考电平REF3连接,输出电平转换比较器142的负向输入端输入第二漏电锁存电平S3,输出电平转换比较器142的输出端与驱动电源VCC2连接,且输出电平转换比较器142的输出端输出漏电驱动电平S4。其中漏电驱动电平S4的输出电压由该第三参考电平REF3和驱动电源VCC2来确定。
请参照图8,图8为本实用新型的具有锁存功能的漏电保护电路的继电器驱动电路的电路结构示意图。本实施例的继电器驱动电路15包括与运算器151以及继电器驱动NPN三极管152。
与运算器151用于对硬件的漏电驱动电平信号和软件控制电路的漏电驱动电平信号进行整合,只有硬件的漏电驱动电平信号(漏电驱动信号S4)以及软件控制电路的漏电驱动电平信号(PWM脉冲信号PWM)均为高电平信号时,与运算器151则输出高电平信号,否则与运算器151输出低电平信号。
与运算器151的第一输入端输入漏电驱动电平S4,与运算器151的第二输入端输入PWM脉冲信号PWM,与运算器151的输出端与继电器驱动NPN三极管152连接。
继电器驱动NPN三极管152用于将与运算器151的输出信号转换为继电器开关17的控制信号。继电器驱动NPN三极管152的基极和与运算器151的输出端连接,继电器驱动NPN三极管152的发射极接地,继电器驱动NPN三极管152的集电极与驱动电源VCC3连接,且继电器驱动NPN三极管152的集电极输出继电器开关17的控制信号。其中继电器开关17的控制信号电压由该驱动电源VCC3来确定。
请参照图9,图9为本实用新型的具有锁存功能的漏电保护电路的漏电状态释放电路的电路结构示意图。本实施例的漏电状态释放电路16包括漏电状态释放NPN三极管161。
漏电状态释放NPN三极管161的发射极接地,漏电状态释放NPN三极管161的集电极与电平锁存电容132的第一端连接,漏电状态NPN三极管161的基极接收来自漏电检测芯片11的控制信号MCU_CTL,以控制是否对电平锁存电容132进行复位操作。
下面通过两个具体实施例说明本实用新型的漏电保护电路的具体工作原理,请参照图10,图10为本实用新型的具有锁存功能的漏电保护电路的第一实施例的电路结构示意图。
本实施例的漏电保护电路使用时,如漏电检测芯片11未生成高电平的漏电动作电平S11,则输入电平转换比较器121的输出端输出低电平的第一参考电平至输入电平转换NPN三极管122的基极,输入电平转换NPN三极管122断开,驱动电源VCC1维持漏电状态锁存PNP三极管131的基极的高电平状态,漏电状态锁存PNP三极管131断开,电平锁存电容132没有存储电量,因此不会生成高电平的第二漏电锁存电平。
这样输出电平转换NPN三极管141也是断开状态,与运算器151的第一输入端输入驱动电源VCC2的高电压,与运算器151的输出端输出高电平至继电器驱动NPN三极管152的基极,继电器驱动NPN三极管152导通,继电器驱动NPN三极管152的集电极输出低电平信号至继电器开关17,继电器维持工作状态。
如漏电检测芯片11生成高电平的漏电动作电平S11时,输入电平转换比较器121的正向输入端的漏电动作电平S11高于第一参考电平时,输入电平转换比较器121的输出端输出高电平的漏电动作电平S11。
漏电状态锁存PNP三极管131的基极与输入电平转换NPN三极管122的集电极连接,这时输入电平转换NPN三极管122导通,因此漏电状态锁存PNP三极管131的基极输入低电平的第一漏电锁存电平,漏电状态锁存PNP三极管131导通。
驱动电源VCC1通过漏电状态锁存PNP三极管131给电平锁存电容132充电,以形成第二漏电锁存电平,同时电平锁存电容132对高电平的第二漏电锁存电平进行电位锁定。
随后第二漏电锁存电平通过漏电状态缩放放大器133输出到输出电平转换NPN三极管141的基极,输出电平转换NPN三极管141导通,输出电平转换NPN三极管141的集电极输出低电平的漏电驱动电平至与运算器151。
同时漏电保护电路的软件控制电路也会基于漏电检测芯片11的高电平的漏电动作电平S11将PWM脉冲信号置零,与运算器151在低电平的漏电驱动电平S11或置零的PWM脉冲信号的作用下输出低电平信号至继电器驱动NPN三极管152的基极。
继电器驱动NPN三极管152断开,驱动电源VCC3输出继电器开关17的控制信号断开继电器开关17。
后续如高电平的漏电动作电平S11的消除后,由于电平锁存电容132的存在,高电平的第二漏电锁存电平并不会随之消除,如漏电检测芯片11判定漏电现象消除后,可通过发送高电平的控制信号MCU_CTL至漏电状态释放NPN三极管161的基极,使得漏电状态释放NPN三极管161导通,这样电平锁存电容132的电量可通过漏电状态释放NPN三极管161进行释放,实现了电平锁存电容132以及整个漏电保护电路的复位。
本实施例通过对高电平的第二漏电锁存电平进行电位锁定可有效的维持继电器开关的断开状态,同时漏电保护电路的硬件部分和软件部分可同时对继电器开关进行控制,在漏电保护电路的软件部分失效时,漏电保护电路的硬件部分依然可以输出继电器开关的控制信号来断开继电器开关。
请参照图11,图11为本实用新型的具有锁存功能的漏电保护电路的第二实施例的电路结构示意图。
本实施例的漏电保护电路使用时,如漏电检测芯片11未生成低电平的漏电动作电平S12,则输入电平转换比较器123的输出端输出高电平的第二参考电平REF2至漏电状态锁存PNP三极管131的基极,漏电状态锁存PNP三极管131断开,电平锁存电容132没有存储电量,因此不会生成高电平的第二漏电锁存电平。
输出电平转换比较器142会输出高电平的第三参考电平,与运算器151的第一输入端输入驱动电源VCC2的高电压,与运算器151的输出端输出高电平至继电器驱动NPN三极管152的基极,继电器驱动NPN三极管152导通,继电器驱动NPN三极管152的集电极输出低电平信号至继电器开关17,继电器维持工作状态。
如漏电检测芯片11生成低电平的漏电动作电平S12时,输入电平转换比较器123的正向输入端的漏电动作电平低于第二参考电平REF2时,输入电平转换比较器123的输出端输出低电平的漏电动作电平S12作为第一漏电锁存电平。
漏电状态锁存PNP三极管131的基极输入低电平的第一漏电锁存电平,漏电状态锁存PNP三极管131导通。
驱动电源VCC1通过漏电状态锁存PNP三极管131给电平锁存电容132充电,以形成第二漏电锁存电平,同时电平锁存电容132对高电平的第二漏电锁存电平进行电位锁定。
随后第二漏电锁存电平通过逻辑门134输出到输出电平转换比较器142的负向输入端,电平转换比较器142的输出端输出低电平的漏电驱动电平至与运算器151。
同时漏电保护电路的软件控制电路也会基于漏电检测芯片11的低电平的漏电动作电平S12将PWM脉冲信号置零,与运算器151在低电平的漏电驱动电平或置零的PWM脉冲信号的作用下输出低电平信号至继电器驱动NPN三极管152的基极。
继电器驱动NPN三极管152断开,驱动电源VCC3输出继电器开关的控制信号断开继电器开关17。
如漏电检测芯片11判定漏电现象消除后,可通过发送高电平的控制信号MCU_CTL至漏电状态释放NPN三极管161的基极,使得漏电状态释放NPN三极管161导通,这样电平锁存电容132的电量可通过漏电状态释放NPN三极管161进行释放,实现了电平锁存电容132以及整个漏电保护电路的复位。
在第一具体实施例的基础上,本实施例的漏电保护电路可响应低电平的漏电动作电平,可以更好的兼容不同漏电检测芯片发出的漏电动作电平。
本实用新型提供一种具有锁存功能的漏电保护电路,其通过输入电平转换电路、漏电状态锁存电路以及输出电平转换电路的设置,对漏电锁存电平的高电平状态进行有效锁存,进而提高了输出电平转换电路输出的漏电驱动电平的驱动时间以及驱动能力;有效解决了现有的漏电保护电路中输出脉冲电压驱动时间短以及驱动能力弱,无法满足现有电器驱动电路的安全用电要求的技术问题。
综上所述,虽然本实用新型已以优选实施例揭露如上,但上述优选实施例并非用以限制本实用新型,本领域的普通技术人员,在不脱离本实用新型的精神和范围内,均可作各种更动与润饰,因此本实用新型的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种具有锁存功能的漏电保护电路,其特征在于,包括:
漏电检测芯片,用于基于设置在电器驱动电路上零电流互感器的信号生成漏电动作电平;
输入电平转换电路,用于将所述漏电动作电平转换为第一漏电锁存电平;
漏电状态锁存电路,用于将所述第一漏电锁存电平转换为第二漏电锁存电平;并基于控制信号,使用电平锁存电容对所述第二漏电锁存电平的高电平状态进行锁存;
输出电平转换电路,用于将所述第二漏电锁存电平转换为漏电驱动电平;
继电器驱动电路,用于基于所述漏电驱动电平控制所述电器驱动电路的继电器开关;
漏电状态释放电路,用于基于控制信号,释放所述电平锁存电容的电量,对所述电平锁存电容进行复位操作;以及
软件控制电路,用于基于所述漏电检测芯片的漏电动作电平生成PWM脉冲信号。
2.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述输入电平转换电路包括:
输入电平转换比较器,所述输入电平转换比较器的正向输入端输入所述漏电动作电平,所述输入电平转换比较器的反向输入端输入第一参考电平,所述输入电平转换比较器的输出端与输入电平转换NPN三极管连接,
输入电平转换NPN三极管,所述输入电平转换NPN三极管的基极与所述输入电平转换比较器的输出端连接,所述输入电平转换NPN三极管的发射极接地,所述输入电平转换NPN三极管的集电极与驱动电源连接;以及
输入电平转换输出端,与所述输入电平转换NPN三极管的集电极连接,用于输出第一漏电锁存电平。
3.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述输入电平转换电路包括:
输入电平转换比较器,所述输入电平转换比较器的正向输入端输入第二参考电平,所述输入电平转换比较器的反向输入端输入所述漏电动作电平,所述输入电平转换比较器的输出端与驱动电源连接;以及
输入电平转换输出端,与所述输入电平转换比较器的输出端连接,用于输出第一漏电锁存电平。
4.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述漏电状态锁存电路包括:
漏电状态锁存PNP三极管,所述漏电状态锁存PNP三极管的基极输入所述第一漏电锁存电平;所述漏电状态锁存PNP三极管的发射极与驱动电源连接,所述漏电状态锁存PNP三极管的集电极与电平锁存电容连接;以及
所述电平锁存电容,第一端与所述漏电状态锁存PNP三极管的集电极连接,第二端接地。
5.根据权利要求4所述的具有锁存功能的漏电保护电路,其特征在于,所述漏电状态锁存电路还包括:
漏电状态锁存放大器,所述漏电状态锁存放大器的输入端与所述漏电状态锁存PNP三极管的集电极连接,所述漏电状态锁存放大器的输出端输出所述第二漏电锁存电平。
6.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述输出电平转换电路包括:
输出电平转换NPN三极管,所述输出电平转换NPN三极管的基极输入所述第二漏电锁存电平;所述输出电平转换NPN三极管的发射极接地;所述输出电平转换NPN三极管的集电极与驱动电源连接;
输出电平转换输出端,与所述输出电平转换NPN三极管的集电极连接,用于输出所述漏电驱动电平。
7.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述输出电平转换电路包括:
输出电平转换比较器,所述输出电平转换比较器的正向输入端与第三参考电平连接,所述输出电平转换比较器的负向输入端输入所述第二漏电锁存电平,所述输出电平转换比较器的输出端与驱动电源连接,且所述输出电平转换比较器的输出端输出所述漏电驱动电平。
8.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述继电器驱动电路包括:
与运算器,所述与运算器的第一输入端输入所述漏电驱动电平,所述与运算器的第二输入端输入PWM脉冲信号;所述与运算器的输出端与继电器驱动NPN三极管连接;
所述继电器驱动NPN三极管,所述继电器驱动NPN三极管的基极与所述运算器的输出端连接,所述继电器驱动NPN三极管的发射极接地,所述继电器驱动NPN三极管的集电极与驱动电源连接,且继电器驱动NPN三极管的集电极输出所述继电器开关的控制信号。
9.根据权利要求8所述的具有锁存功能的漏电保护电路,其特征在于,当所述漏电驱动电平为高电平以及所述PWM脉冲信号为高电平信号时,所述与运算器的输出端输出高电平信号;否则所述与运算器的输出端输出低电平信号。
10.根据权利要求1所述的具有锁存功能的漏电保护电路,其特征在于,所述漏电状态释放电路包括:
漏电状态释放NPN三极管,所述漏电状态释放NPN三极管的发射极接地,所述漏电状态释放NPN三极管的集电极与所述电平锁存电容的第一端连接,所述漏电状态释放NPN三极管的基极用于接收所述控制信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321675242.1U CN220190462U (zh) | 2023-06-28 | 2023-06-28 | 一种具有锁存功能的漏电保护电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321675242.1U CN220190462U (zh) | 2023-06-28 | 2023-06-28 | 一种具有锁存功能的漏电保护电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220190462U true CN220190462U (zh) | 2023-12-15 |
Family
ID=89107675
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321675242.1U Active CN220190462U (zh) | 2023-06-28 | 2023-06-28 | 一种具有锁存功能的漏电保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN220190462U (zh) |
-
2023
- 2023-06-28 CN CN202321675242.1U patent/CN220190462U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN203481783U (zh) | 一种短路过流保护电路及量产测试设备 | |
CN103490374A (zh) | 一种量产测试设备及其短路过流保护电路 | |
CN220190462U (zh) | 一种具有锁存功能的漏电保护电路 | |
CN209134375U (zh) | 一种开关机复位电路 | |
CN213817725U (zh) | 一种控制信号电路 | |
CN116759988A (zh) | 具有锁存功能的漏电保护电路及对应的电器驱动电路 | |
CN109412568A (zh) | 一种开关机复位电路 | |
CN112491030A (zh) | 触摸屏电源正反接兼容电路、触摸屏及电器设备 | |
CN103532536B (zh) | 车载电子设备的电源开关控制电路 | |
CN216310562U (zh) | 一种电机急停的控制电路 | |
CN212726976U (zh) | 一种显示器断电系统和显示器 | |
CN211236646U (zh) | 一种双控开关电路及双控开关装置 | |
CN220306979U (zh) | 一种具有漏电保护功能的充电驱动电路 | |
CN104980134A (zh) | 一种复位电路及具有该电路的电子设备 | |
CN106100627B (zh) | 一种可脉冲响应的开关机分置控制电路 | |
CN219163266U (zh) | 一种电磁继电器互锁、方波驱动电路 | |
CN102684170A (zh) | 一种电源开关自动关断控制装置 | |
CN111510126B (zh) | 高压集成电路及其输出控制电路 | |
CN217010839U (zh) | 一种光耦抗干扰电路 | |
WO2021142619A1 (zh) | 控制放电电路、开关电源及控制放电设备 | |
CN215498910U (zh) | 看门狗单次断电自恢复电路 | |
CN219759687U (zh) | 锂电池唤醒电路 | |
CN220156500U (zh) | 用于前后级时序控制的开漏输出电路 | |
CN218335748U (zh) | 一种微型系统断电自动放电电路 | |
CN217721153U (zh) | 一种开关电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |