CN220173712U - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN220173712U CN220173712U CN202321551707.2U CN202321551707U CN220173712U CN 220173712 U CN220173712 U CN 220173712U CN 202321551707 U CN202321551707 U CN 202321551707U CN 220173712 U CN220173712 U CN 220173712U
- Authority
- CN
- China
- Prior art keywords
- conductive layer
- substrate
- display panel
- orthographic projection
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 claims abstract description 57
- 239000010409 thin film Substances 0.000 claims description 16
- 230000000694 effects Effects 0.000 abstract description 13
- 238000010586 diagram Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 239000010408 film Substances 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 239000000779 smoke Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本实用新型公开了一种显示面板及显示装置。该显示面板包括基板、第一导电层、第二导电层、第三导电层以及第四导电层;第一导电层设置于基板上,并包括沿第一方向延伸的第一扫描线;第二导电层设置于第一导电层远离基板的一侧,并包括沿第二方向延伸的第二扫描线,且第二扫描线与第一扫描线相连接;第三导电层设置于第二导电层远离第一导电层的一侧,并包括像素电极;第四导电层设置于第二导电层和第三导电层之间,并包括屏蔽电极,且屏蔽电极在基板上的正投影与第二扫描线在基板上的正投影至少部分重叠。本实用新型可以减小第二扫描线和像素电极之间的信号干扰,进而可以改善显示面板的显示不均现象,提高了显示面板的显示效果。
Description
技术领域
本实用新型涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
随着现在面板产品逐渐往窄边框化以及高分辨率的方向发展,例如可以采用将栅极驱动器以薄膜覆晶封装方式的设计,将扫描线和数据线的驱动信号设计在同一侧,减小液晶显示器左右两边的宽度,实现超窄边框的效果。
由于像素内存在扫描线垂直方向的走线,而扫描线垂直方向的走线与像素电极之间存在寄生电容,扫描线垂直方向的走线与像素电极之间的寄生电容对像素电极的耦合效应,容易产生信号干扰,影响显示面板的显示效果。
实用新型内容
本实用新型实施例提供一种显示面板及显示装置,能够减小第二扫描线和像素电极之间的信号干扰,提高显示面板的显示效果。
本实用新型实施例提供一种显示面板,其包括:
基板;
第一导电层,设置于所述基板上,并包括沿第一方向延伸的第一扫描线;
第二导电层,设置于所述第一导电层远离所述基板的一侧,并包括沿第二方向延伸的第二扫描线,且所述第一方向与所述第二方向相交,所述第二扫描线与所述第一扫描线相连接;
第三导电层,设置于所述第二导电层远离所述第一导电层的一侧,并包括像素电极;
第四导电层,设置于所述第二导电层和所述第三导电层之间,并包括屏蔽电极,且所述屏蔽电极在所述基板上的正投影与所述第二扫描线在所述基板上的正投影至少部分重叠。
在本实用新型的一种实施例中,所述第二扫描线在所述基板上的正投影位于所述屏蔽电极在所述基板上的正投影内。
在本实用新型的一种实施例中,所述屏蔽电极在所述基板上的正投影与所述像素电极在所述基板上的正投影至少部分重叠。
在本实用新型的一种实施例中,所述显示面板包括沿所述第一方向和所述第二方向排列的多个像素区,且所述第一扫描线位于沿所述第二方向相邻的所述像素区之间,所述第二扫描线位于沿所述第一方向相邻的所述像素区之间;
其中,所述像素电极设置于所述像素区内,所述显示面板还包括设置于沿所述第二方向Y上相邻的所述像素区之间的薄膜晶体管器件,所述屏蔽电极包括与所述像素区对位设置的第一子部、以及连接于所述第一子部的第二子部,所述第一子部沿所述第一方向上的宽度大于所述第二子部沿所述第一方向上的宽度。
在本实用新型的一种实施例中,所述第一子部延伸至所述像素区内,且所述第一子部在所述基板上的正投影与所述像素电极部分重叠设置。
在本实用新型的一种实施例中,所述第二子部在所述基板上的正投影与所述薄膜晶体管器件在所述基板上的正投影间隔设置。
在本实用新型的一种实施例中,所述第二导电层还包括沿所述第二方向延伸且沿所述第一方向排列的多个数据线;
其中,在所述像素区内,所述数据线在所述基板上的正投影位于所述像素电极在所述基板上的正投影的中心线上,在所述像素区外,所述数据线与所述薄膜晶体管器件相连接。
在本实用新型的一种实施例中,所述第一导电层还包括公共电压信号线,且所述屏蔽电极与所述公共电压信号线电性连接。
在本实用新型的一种实施例中,所述屏蔽电极为透明态。
根据本实用新型的上述目的,本实用新型实施例还提供一种显示装置,所述显示装置包括所述显示面板。
本实用新型的有益效果:本实用新型通过在第二导电层和第三导电层之间增设第四导电层,且第四导电层包括屏蔽电极,而屏蔽电极与第二扫描线至少部分重叠设置,进而可以对第二扫描线和像素电极之间的信号干扰起到屏蔽作用,以减小第二扫描线和像素电极之间的信号干扰,进而可以改善显示面板的显示不均现象,提高了显示面板的显示效果。
附图说明
下面结合附图,通过对本实用新型的具体实施方式详细描述,将使本实用新型的技术方案及其它有益效果显而易见。
图1为相关技术中提供的扫描线与像素电极的一种排列示意图;
图2为相关技术中提供的扫描信号和像素电极电压的一种时序示意图;
图3为本实用新型实施例提供的显示面板的一种截面结构示意图;
图4为本实用新型实施例提供的显示面板的一种平面分布结构示意图;
图5为本实用新型实施例提供的显示面板的另一种平面分布结构示意图;
图6为本实用新型实施例提供的显示面板的另一种平面分布结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
下文的公开提供了许多不同的实施方式或例子用来实现本实用新型的不同结构。为了简化本实用新型的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本实用新型。此外,本实用新型可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本实用新型提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
请结合图1和图2,在相关技术中,显示面板包括呈阵列分布的多个像素1、多个横向扫描线2以及多个竖向扫描线3,在该显示面板中,栅极驱动模组不需要设置在显示面板的两侧边框,可以与源极驱动模组设置在同一侧,并通过竖向扫描线3将扫描信号Vgata传输至像素1中,但是,竖向扫描线3会和像素1中的像素电极之间产生寄生电容,进而产生信号干扰;具体地,竖向扫描线3的一端连接栅极驱动模组,另一端连接于对应的一个横向扫描线2,而横向扫描线2连接于对应的一行多个像素1,以将扫描信号Vgata传输至每行的像素1中。但是,由于竖向扫描线3的延伸路径会靠近其他行的像素1,进而会对其他行的像素1产生信号干扰。例如,第N行和第N+1行之间,当第N行的像素电压Vp正常加载时,第N+1行的像素电压Vp会受到第N行的扫描信号Vgata的影响,导致第N+1行的像素电压Vp会出现信号异常段a,进而影响显示面板的显示均一性和显示效果。
请结合图3、图4和图5,本实用新型实施例提供一种显示面板,该显示面板包括基板10、第一导电层20、第二导电层30、第三导电层40以及第四导电层50。
其中,第一导电层20设置于基板10上,并包括沿第一方向X延伸的第一扫描线21;第二导电层30设置于第一导电层20远离基板10的一侧,并包括沿第二方向Y延伸的第二扫描线31,且第一方向X与第二方向Y相交,第二扫描线31与第一扫描线21相连接;第三导电层40设置于第二导电层30远离第一导电层20的一侧,并包括像素电极41;第四导电层50,设置于第二导电层30和第三导电层40之间,并包括屏蔽电极51,且屏蔽电极51在基板10上的正投影与第二扫描线31在基板10上的正投影至少部分重叠。
在实施应用过程中,本实用新型实施例通过在第二导电层30和第三导电层40之间增设第四导电层50,且第四导电层50包括屏蔽电极51,而屏蔽电极51与第二扫描线31至少部分重叠设置,进而可以对第二扫描线31和像素电极41之间的信号干扰起到屏蔽作用,以减小第二扫描线31和像素电极41之间的信号干扰,进而可以改善显示面板的显示不均现象,提高了显示面板的显示效果。
具体地,请继续结合图3、图4以及图5,该显示面板包括基板10以及设置于基板10上的薄膜晶体管阵列层。
可理解的是,该显示面板还可以包括设置于薄膜晶体管阵列层远离基板10一侧的彩膜基板、以及设置于薄膜晶体管阵列层和彩膜基板之间的液晶层。
其中,薄膜晶体管阵列层包括设置于基板10上的第一导电层20、设置于第一导电层20上的第二导电层30、设置于第二导电层30上的第一绝缘层61、设置于第一绝缘层61上的第四导电层50、设置于第四导电层50上的第二绝缘层62以及设置于第二绝缘层62上的第三导电层40。
在一种实施例中,第一绝缘层61可以包括色阻层,即本实用新型实施例中可以将色阻层设置在薄膜晶体管阵列层中。
进一步地,显示面板包括沿第一方向X和第二方向Y呈阵列分布的多个像素区101,其中,第一方向X与第二方向Y相交;第一导电层20包括沿第一方向X和第二方向Y排列的多个第一扫描线21,且每一个第一扫描线21位于沿第二方向Y相邻的两个像素区101之间。
在一种实施例中,第一方向X和第二方向Y相垂直。
第二导电层30包括沿第二方向Y延伸并沿第一方向X排列的多个第二扫描线31、以及沿第二方向Y延伸并沿第一方向X排列的多个数据线32,且多个第一扫描线21和多个第二扫描线31相交叉设置,每一个第二扫描线31位于沿第一方向X相邻的两个像素区101之间。
需要说明的是,多个第二扫描线31与多个第一扫描线21相连接,且第二扫描线31沿第二方向Y连接于栅极驱动模组(图中并未示出),并将扫描信号传输至第一扫描线21,而第一扫描线21在将扫描信号传输给沿第一方向X排列的一行中的多个像素区101内,而数据线32沿第二方向Y连接于源极驱动模组(图中并未示出),进而可以将栅极驱动模组和源极驱动模组设置于显示面板的同一侧,在实现窄边框显示面板的同时,还可以实现扫描信号的正常传输。
第三导电层40包括沿第一方向X和第二方向Y呈阵列排布的多个像素电极41,且每个像素电极41对应设置于一个像素区101内。
需要说明的是,第一导电层20和第二导电层30间隔设置,且第一导电层20和第二导电层30之间间隔设置有源层以及位于第一导电层和有源层之间的绝缘层、和位于有源层和第二导电层30之间的绝缘层;具体地,薄膜晶体管阵列层还包括薄膜晶体管器件,而薄膜晶体管器件包括栅极、有源部、源极33和漏极34,其中,第一导电层20可以包括栅极,且栅极可以与第一扫描线21一体成型设置,并位于沿第二方向Y相邻的两个像素区101之间,有源层包括有源部,而有源部位于栅极远离基板10的一侧,第二导电层30包括源极33和漏极34,源极33和漏极34分别与有源部连接,但是,源极33和漏极34间隔设置,以在两者的间隔区域形成沟道;数据线32在像素区101外可以与源极33连接,而漏极与像素区101内的像素电极41连接,进而可以通过第二扫描线31将扫描信号传输至第一扫描线21和栅极中,通过扫描信号控制源极33和漏极34之间的导通,以将数据线32中的数据信号传输至像素区101内的像素电极41中。
进一步地,第二扫描线31位于沿第一方向X相邻的像素区101之间;在一种实施例中,第二扫描线31延伸至像素区101内,且第二扫描线31在基板10上的正投影与像素电极41在基板10上的正投影部分重叠。
由于本实用新型实施例中增设了烟第二方向Y排列的第二扫描线31,且第二扫描线31与像素电极41之间距离较近,容易产生寄生电容,发生信号干扰现象,进而影响像素电极41上电信号的稳定性,容易使得显示面板出现显示不均的现象。因此,在本实用新型实施例中,增设第四导电层50于第二导电层30和第三导电层40之间,且第四导电层50包括屏蔽电极51,该屏蔽电极51在基板10上的正投影与第二扫描线31在基板10上的正投影至少部分重叠;即本实用新型实施例中在第二扫描线31和像素电极41所在两膜层之间增设屏蔽电极51,以减少第二扫描线31和像素电极41之间的信号干扰,改善显示面板的显示不均的现象,以提高显示面板的显示效果。
在一种实施例中,第二扫描线31在基板10上的正投影位于屏蔽电极51在基板10上的正投影内,以使得第二扫描线31位于屏蔽电极51的覆盖范围以内,进一步提高屏蔽电极51对信号干扰的屏蔽作用。此外,屏蔽电极51在基板10上的正投影与像素电极41在基板10上的正投影至少部分重叠,以在第二扫描线31和像素电极41之间起到更好的阻隔作用和屏蔽作用。
在一种实施例中,屏蔽电极51包括与像素区101对位设置的第一子部511、以及连接于第一子部511的第二子部512,且该第二子部512与薄膜晶体管器件对位设置,其中,第一子部511沿第一方向X上的宽度大于第二子部512沿第一方向X上的宽度,如图5所示。
进一步地,第一子部511延伸至像素区101内,并与像素电极41部分重叠设置,而第二子部512在基板10上的正投影与薄膜晶体管器件在基板10上的正投影间隔设置。
在本实用新型实施例中,可以对屏蔽电极51加载电压信号,以使屏蔽电极51上的电信号更稳定,例如可以对屏蔽电极51加载公共电压信号,显示面板可以包括公共电压信号线,而屏蔽电极51与公共电压信号线电性连接。
在一种实施例中,第一导电层20还包括沿第一方向X延伸的公共电压信号线22,且屏蔽电极51可以与该公共电压信号线22相连接。
在一种实施例中,屏蔽电极51呈透明态,进而屏蔽电极51不会影响到显示像素区101的出光;可选的,屏蔽电极51的材料可以包括透明导电材料,例如ITO材料。
进一步地,请结合图4和图6,在像素区101内,数据线32在基板10上的正投影可以为与像素电极41在基板10上的正投影的中心线410上,进而可以使得数据线32和第二扫描线31之间的距离最大,以减小数据线32和第二扫描线31之间的信号干扰,以进一步提高显示面板的显示效果。
综上所述,本实用新型实施例通过在第二导电层30和第三导电层40之间增设第四导电层50,且第四导电层50包括屏蔽电极51,而屏蔽电极51与第二扫描线31至少部分重叠设置,进而可以对第二扫描线31和像素电极41之间的信号干扰起到屏蔽作用,以减小第二扫描线31和像素电极41之间的信号干扰,进而可以改善显示面板的显示不均现象,提高了显示面板的显示效果。
另外,本实用新型实施例还提供一种显示装置,该显示装置包括上述实施例中所述的显示面板。
在一种实施例中,该显示装置还包括背光模组,且显示面板设置于背光模组的出光侧。
该显示装置可以包括电视、电脑、平板以及手机等显示设备。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本实用新型实施例所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本实用新型的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本实用新型的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例的技术方案的范围。
Claims (10)
1.一种显示面板,其特征在于,包括:
基板;
第一导电层,设置于所述基板上,并包括沿第一方向延伸的第一扫描线;
第二导电层,设置于所述第一导电层远离所述基板的一侧,并包括沿第二方向延伸的第二扫描线,且所述第一方向与所述第二方向相交,所述第二扫描线与所述第一扫描线相连接;
第三导电层,设置于所述第二导电层远离所述第一导电层的一侧,并包括像素电极;
第四导电层,设置于所述第二导电层和所述第三导电层之间,并包括屏蔽电极,且所述屏蔽电极在所述基板上的正投影与所述第二扫描线在所述基板上的正投影至少部分重叠。
2.根据权利要求1所述的显示面板,其特征在于,所述第二扫描线在所述基板上的正投影位于所述屏蔽电极在所述基板上的正投影内。
3.根据权利要求1所述的显示面板,其特征在于,所述屏蔽电极在所述基板上的正投影与所述像素电极在所述基板上的正投影至少部分重叠。
4.根据权利要求1所述的显示面板,其特征在于,所述显示面板包括沿所述第一方向和所述第二方向排列的多个像素区,且所述第一扫描线位于沿所述第二方向相邻的所述像素区之间,所述第二扫描线位于沿所述第一方向相邻的所述像素区之间;
其中,所述像素电极设置于所述像素区内,所述显示面板还包括设置于沿所述第二方向上相邻的所述像素区之间的薄膜晶体管器件,所述屏蔽电极包括与所述像素区对位设置的第一子部、以及连接于所述第一子部的第二子部,所述第一子部沿所述第一方向上的宽度大于所述第二子部沿所述第一方向上的宽度。
5.根据权利要求4所述的显示面板,其特征在于,所述第一子部延伸至所述像素区内,且所述第一子部在所述基板上的正投影与所述像素电极部分重叠设置。
6.根据权利要求4所述的显示面板,其特征在于,所述第二子部在所述基板上的正投影与所述薄膜晶体管器件在所述基板上的正投影间隔设置。
7.根据权利要求4所述的显示面板,其特征在于,所述第二导电层还包括沿所述第二方向延伸且沿所述第一方向排列的多个数据线;
其中,在所述像素区内,所述数据线在所述基板上的正投影位于所述像素电极在所述基板上的正投影的中心线上,在所述像素区外,所述数据线与所述薄膜晶体管器件相连接。
8.根据权利要求1所述的显示面板,其特征在于,所述第一导电层还包括公共电压信号线,且所述屏蔽电极与所述公共电压信号线电性连接。
9.根据权利要求1所述的显示面板,其特征在于,所述屏蔽电极为透明态。
10.一种显示装置,其特征在于,所述显示装置包括如权利要求1至9任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321551707.2U CN220173712U (zh) | 2023-06-16 | 2023-06-16 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321551707.2U CN220173712U (zh) | 2023-06-16 | 2023-06-16 | 显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220173712U true CN220173712U (zh) | 2023-12-12 |
Family
ID=89054732
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321551707.2U Active CN220173712U (zh) | 2023-06-16 | 2023-06-16 | 显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN220173712U (zh) |
-
2023
- 2023-06-16 CN CN202321551707.2U patent/CN220173712U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10644038B2 (en) | Array substrate, display panel, and display device thereof | |
CN107329339B (zh) | 阵列基板及曲面液晶显示器 | |
US20170031223A1 (en) | Array substrate, liquid crystal display panel and display device | |
US9875699B2 (en) | Display device | |
KR20140147932A (ko) | 액정 디스플레이 장치와 이의 구동방법 | |
KR20120012741A (ko) | 액정표시장치 | |
US20060082709A1 (en) | Multi-domain vertical alignment liquid crystal panel, thin film transistor array substrate and pixel structure thereof | |
CN111443532A (zh) | 液晶显示面板及显示装置 | |
KR101482479B1 (ko) | 어레이 기판 및 액정 디스플레이 패널 | |
CN113109972A (zh) | 阵列基板、显示面板及显示装置 | |
TW202206918A (zh) | 顯示裝置 | |
KR20170077834A (ko) | 디스플레이 장치 | |
US20200319519A1 (en) | Liquid crystal display panel | |
CN114446260B (zh) | 一种阵列基板及显示装置 | |
US20200209692A1 (en) | Liquid crystal display device | |
WO2021120306A1 (zh) | 阵列基板及液晶显示装置 | |
TW201712420A (zh) | 畫素結構 | |
CN220232197U (zh) | 像素结构、阵列基板、液晶显示面板及显示装置 | |
US20240085751A1 (en) | Liquid crystal display panel, manufacturing method thereof, and display device | |
CN107577100B (zh) | 阵列基板、显示面板及显示装置 | |
CN108319062B (zh) | 阵列基板及液晶显示面板 | |
US20190302555A1 (en) | Array substrate and display panel | |
CN107918221A (zh) | 显示基板及显示装置 | |
CN220173712U (zh) | 显示面板及显示装置 | |
CN111650792A (zh) | 阵列基板、显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |