CN220022889U - 一种hdmi接口电路 - Google Patents

一种hdmi接口电路 Download PDF

Info

Publication number
CN220022889U
CN220022889U CN202321115713.3U CN202321115713U CN220022889U CN 220022889 U CN220022889 U CN 220022889U CN 202321115713 U CN202321115713 U CN 202321115713U CN 220022889 U CN220022889 U CN 220022889U
Authority
CN
China
Prior art keywords
unit
hdmi
capacitor
power supply
pull
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202321115713.3U
Other languages
English (en)
Inventor
施喜悦
刘新彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Zhongkechuang Laser Technology Co ltd
Original Assignee
Shenzhen Zhongkechuang Laser Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Zhongkechuang Laser Technology Co ltd filed Critical Shenzhen Zhongkechuang Laser Technology Co ltd
Priority to CN202321115713.3U priority Critical patent/CN220022889U/zh
Application granted granted Critical
Publication of CN220022889U publication Critical patent/CN220022889U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Power Sources (AREA)

Abstract

本申请适用于电子技术领域,提供了一种HDMI接口电路,包括信号输入电路及信号输出电路,其中,HDMI接口电路还包括电源模块、HDMI控制模块;电源模块与HDMI控制模块连接;电源模块用于向HDMI控制模块供电;且,电源模块包括信号保持单元;信号保持单元用于保持电源模块的电压信号稳定。通过在电源模块中设置信号保持单元,确保了HDMI芯片的驱动能力,消除了信号抖动,保证了输入电压信号的稳定;通过在电源模块中设置抗干扰单元,去除了供电给HDMI芯片的电源的杂波干扰,保护了HDMI芯片。

Description

一种HDMI接口电路
技术领域
本申请属于HDMI技术领域,尤其涉及一种HDMI接口电路。
背景技术
HDMI(High Definition Multimedia Interface,高清晰度多媒体接口),它的最大优点是以一条线缆实现音频信号和视频信号的同时传输,大大降低了布线的复杂性,是HDTV时代的真正影音传输接口。
但是,现有的HDMI接口电路在进行信号传输时容易受到干扰。
实用新型内容
现有技术中,现有的HDMI接口电路在进行信号传输时容易受到干扰。
针对上述问题,提出一种HDMI接口电路,通过在电源模块中设置信号保持单元,确保了HDMI芯片的驱动能力,消除了信号抖动,保证了输入电压信号的稳定;通过在电源模块中设置抗干扰单元,去除了供电给HDMI芯片的电源的杂波干扰,保护了HDMI芯片。
第一方面,一种HDMI接口电路,包括信号输入电路及信号输出电路,其中,所述HDMI接口电路还包括:
电源模块;
HDMI控制模块;
所述电源模块与所述HDMI控制模块连接;
所述电源模块用于向所述HDMI控制模块供电;
且,所述电源模块包括:
信号保持单元;
所述信号保持单元用于保持所述电源模块的电压信号稳定。
结合本实用新型第一方面所述的HDMI接口电路,第一种可能的实施方式中,所述HDMI控制模块包括HDMI芯片;
所述信号保持单元包括:
第一上拉单元;
第一稳压单元;
第一上拉单元的第一端与第一电源连接,第二端与所述第一稳压单元的第一端连接;
所述第一稳压单元的第二端与所述HDMI芯片的重置信号功能引脚连接。
结合本实用新型第一方面第一种可能的实施方式,第二种可能的实施方式中,所述信号保持单元还包括;
第二上拉单元;
第二稳压单元;
第二上拉单元的第一端与第一电源连接,第二端与所述第二稳压单元的第一端连接;
所述第二稳压单元的第二端与所述HDMI芯片的I2C总线的时钟功能引脚连接。
结合本实用新型第一方面第二种可能的实施方式,第三种可能的实施方式中,所述信号保持单元还包括;
第三上拉单元;
第四上拉单元;
所述第三上拉单元、第四上拉单元的第一端分别与所述第一电源连接,第二端分别与所述HDMI芯片的用于与CPU连接的引脚、中断功能引脚连接。
结合本实用新型第一方面第三种可能的实施方式,第四种可能的实施方式中,所述信号保持单元还包括;
第五上拉单元;
第一下拉单元;
所述第五上拉单元的第一端与所述第一电源连接,第二端与所述HDMI芯片的I2C总线功能引脚连接;
第一下拉单元的第一端接地,第二端与所述HDMI芯片的I2C总线功能引脚连接。
第二方面,一种HDMI接口电路,包括信号输入电路及信号输出电路,其中,所述HDMI接口电路还包括:
电源模块;
HDMI控制模块;
所述电源模块与所述HDMI控制模块连接;
所述电源模块用于向所述HDMI控制模块供电;
且,所述电源模块包括:
抗干扰单元;
所述抗干扰单元用于去除所述电源模块提供电源的杂波干扰。
结合第二方面所述的HDMI接口电路,第一种可能的实施方式中,所述HDMI控制模块包括HDMI芯片;所述抗干扰单元包括:
第一滤波电路;
所述第一滤波电路的第一端与第一电源连接,第二端与所述HDMI芯片的第一电源输入引脚连接。
结合第二方面第一种可能的实施方式,第二种可能的实施方式中,所述抗干扰单元还包括:
第二滤波电路;
所述第二滤波电路的第一端与第二电源连接,第二端与所述HDMI芯片的第二电源输入引脚连接。
结合第二方面第二种可能的实施方式,第三种可能的实施方式中,所述第一滤波电路包括:
第一电容、第二电容、第三电容;
所述第一电容、第二电容、第三电容的第一端共接后接地,第二端共接后形成第一共接点,所述第一共接点分别与第一电源及所述第一电源输入引脚连接。
结合第二方面第三种可能的实施方式,第四种可能的实施方式中,所述第二滤波电路包括:
第四电容、第五电容、第六电容、第七电容、第八电容;
所述第四电容、第五电容、第六电容、第七电容、第八电容的第一端共接后接地,第二端共接后形成第二共接点,所述第二共接点分别与第二电源及所述第二电源输入引脚连接。
实施本实用新型所述的一种HDMI接口电路,通过在电源模块中设置信号保持单元,确保了HDMI芯片的驱动能力,消除了信号抖动,保证了输入电压信号的稳定;通过在电源模块中设置抗干扰单元,去除了供电给HDMI芯片的电源的杂波干扰,保护了HDMI芯片。
附图说明
图1是本申请实施例提供的一种HDMI接口电路第一实施方式模块连接第一示意图;
图2是本申请实施例提供的一种HDMI接口电路第一实施方式电路示意图;
图3是本申请实施例提供的一种HDMI接口电路第二实施方式模块连接示意图;
图4是本申请实施例提供的一种HDMI接口电路第二实施方式电路连接示意图;
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
需要说明的是,当元件被称为“固定于”或“设置于”另一个元件,它可以直接在另一个元件上或者可能同时存在居中元件。当一个元件被称为“连接于”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。
还需要说明的是,本实施例中的左、右、上、下等方位用语,仅是互为相对概念或是以产品的正常使用状态为参考的,而不应该认为是具有限制性的。
现有技术中,现有的HDMI接口电路在进行信号传输时容易受到干扰。
针对上述问题,提出一种HDMI接口电路。
第一实施方式
如图1,图1是本申请实施例提供的一种HDMI接口电路第一实施方式模块连接第一示意图;一种HDMI接口电路,包括信号输入电路100及信号输出电路400,其中,HDMI接口电路还包括电源模块300、HDMI控制模块200;电源模块300与HDMI控制模块200连接;电源模块300用于向HDMI控制模块200供电;且,电源模块300包括信号保持单元310;信号保持单元310用于保持电源模块300的电压信号稳定。通过在电源模块300中设置信号保持单元310,确保了HDMI芯片的驱动能力,消除了信号抖动,保证了输入电压信号的稳定。
进一步地,如图2,图2是本申请实施例提供的一种HDMI接口电路第一实施方式电路示意图;HDMI控制模块200包括HDMI芯片;信号保持单元310包括第一上拉单元、第一稳压单元;第一上拉单元的第一端与第一电源连接,第二端与第一稳压单元的第一端连接;第一稳压单元的第二端与HDMI芯片的重置信号功能引脚连接。
在本实施方式中,HDMI控制模块200还包括满足HDMI基本功能的电路组成,在这里不做赘述。
在本实施方式中,第一上拉单元、第一稳压单元分别实施为电阻R1、R2。第一电源为3V3DC。
进一步地,如图2,信号保持单元310还包括第二上拉单元、第二稳压单元;第二上拉单元的第一端与第一电源连接,第二端与第二稳压单元的第一端连接;第二稳压单元的第二端与HDMI芯片的I2C总线的时钟功能引脚连接。
在本实施方式中,第二上拉单元、第二稳压单元分别实施为电阻R3、R4。第一电源为3V3DC。
进一步地,如图2,信号保持单元310还包括第三上拉单元、第四上拉单元;第三上拉单元、第四上拉单元的第一端分别与第一电源连接,第二端分别与HDMI芯片的用于与CPU连接的引脚、中断功能引脚连接。
在本实施方式中,第三上拉单元、第四上拉单元分别实施为电阻R5、R6。第一电源为3V3DC。
进一步地,如图2,信号保持单元310还包括第五上拉单元及第一下拉单元;第五上拉单元的第一端与第一电源连接,第二端与HDMI芯片的I2C总线功能引脚连接;第一下拉单元的第一端接地,第二端与HDMI芯片的I2C总线功能引脚连接。
在本实施方式中,第五上拉单元、第一下拉单元分别实施为电阻R7、R8。第一电源为3V3DC。
在本实施方式,HDMI控制芯片的CI2CA引脚,一般情况下,使用4.7kΩ的外接下拉电阻接地,或者上拉电阻与IO_SEL电平相连,从而保证信号平稳。CSCL引脚连接重置信号,当重置信号至低电平时,所有的输入输出管脚不工作。CSDA引脚为本地I2C总线的时钟信号。总线进入兼容模式寄存器,TPI寄存器、CPI寄存器。使用4.7kΩ的外接上拉电阻来保持信号的稳定。CEC_D引脚用于与CPU相连。INT引脚用于中断输出。通过此管脚可以输出一个芯片的中断信号,该中断信号可以为高电平或者低电平。
HDMI芯片还可以包括:
CEC_A引脚,用于HDMI兼容CEC用的I/O接口,可通过该接口接入CEC设备。兼容CEC电子信号的I/O。通过该管脚可以与HDMI连接器的中的所有CEC信号相连。该管脚使用3.3V电源供电。
HPD引脚,此管脚用于检测热插拔设备是否接入。一般情况下,还可以将一个外接的10k电阻接地后接入该管脚,用于减弱外部噪声的输入对芯片的影响。如果没有外接热插拔设备的需求,可以不使用这一电阻。
DSDA和DSCL引脚:这两个管脚用于与DDC总线通讯。根据需要选择是否与外部接收设备相连。(DDC是显示器与电脑主机进行通信的一个总线标准,其全称是:DISPLAY DATACHNNEL。它的基本功能是将显示器的电子档案资料信息,诸如可接收行场频范围、生产厂商、生产日期、产品序列号、产品型号、标准显示模式及其参数、所支持的DDC标准类别、EDID的版本信息等等。高版本的DDC标准总线还可以允许电脑主机直接调节显示器的基本参数,诸如亮度、对比度、行场幅度的大小、行场中心位置、色温参数等等。)
第二实施方式
与第一实施方式不同的是,本实施方式中,电源模块中设置抗干扰单元320,来滤除杂波和噪声,保护HDMI芯片。
如图3,图3是本申请实施例提供的一种HDMI接口电路第二实施方式模块连接示意图;一种HDMI接口电路,包括信号输入电路100及信号输出电路400,其中,HDMI接口电路还包括电源模块300、HDMI控制模块200;电源模块300与HDMI控制模块200连接;电源模块300用于向HDMI控制模块200供电;且,电源模块300包括抗干扰单元320;抗干扰单元320用于去除电源模块300提供电源的杂波干扰。
在本实施方式中,HDMI控制模块200还包括满足HDMI基本功能的电路组成,在这里不做赘述。
进一步地,HDMI控制模块200包括HDMI芯片;抗干扰单元320包括第一滤波电路;第一滤波电路的第一端与第一电源连接,第二端与HDMI芯片的第一电源输入引脚连接。
进一步地,抗干扰单元320还包括第二滤波电路;第二滤波电路的第一端与第二电源连接,第二端与HDMI芯片的第二电源输入引脚连接。
具体地,如图4,图4是本申请实施例提供的一种HDMI接口电路第二实施方式电路连接示意图;第一滤波电路包括第一电容C1、第二电容C2、第三电容C3;第一电容C1、第二电容C2、第三电容C3的第一端共接后接地,第一电容C1、第二电容C2、第三电容C3的第二端共接后形成第一共接点,第一共接点分别与第一电源及第一电源输入引脚(IOCVCC1~IOCVCC3)连接。
具体地,第二滤波电路包括:第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8;第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8的第一端共接后接地,第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8的第二端共接后形成第二共接点,第二共接点分别与第二电源及第二电源输入引脚(CVCC1~CVCC5)连接。通过在电源模块300中设置抗干扰单元320,去除了供电给HDMI芯片的电源的杂波干扰,保护了HDMI芯片。
实施本实用新型所述的一种HDMI接口电路,通过在电源模块300中设置信号保持单元310,确保了HDMI芯片的驱动能力,消除了信号抖动,保证了输入电压信号的稳定;通过在电源模块300中设置抗干扰单元320,去除了供电给HDMI芯片的电源的杂波干扰,保护了HDMI芯片。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换或改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种HDMI接口电路,其特征在于,包括:
包括信号输入电路及信号输出电路,其中,所述HDMI接口电路还包括:
电源模块;
HDMI控制模块;
所述电源模块与所述HDMI控制模块连接;
所述电源模块用于向所述HDMI控制模块供电;
且,所述电源模块包括:
信号保持单元;
所述信号保持单元用于保持所述电源模块的电压信号稳定。
2.如权利要求1所述的HDMI接口电路,其特征在于,所述HDMI控制模块包括HDMI芯片;
所述信号保持单元包括:
第一上拉单元;
第一稳压单元;
第一上拉单元的第一端与第一电源连接,第二端与所述第一稳压单元的第一端连接;
所述第一稳压单元的第二端与所述HDMI芯片的重置信号功能引脚连接。
3.如权利要求2所述的HDMI接口电路,其特征在于,所述信号保持单元还包括;
第二上拉单元;
第二稳压单元;
第二上拉单元的第一端与第一电源连接,第二端与所述第二稳压单元的第一端连接;
所述第二稳压单元的第二端与所述HDMI芯片的I2C总线的时钟功能引脚连接。
4.如权利要求3所述的HDMI接口电路,其特征在于,所述信号保持单元还包括;
第三上拉单元;
第四上拉单元;
所述第三上拉单元、第四上拉单元的第一端分别与所述第一电源连接,第二端分别与所述HDMI芯片的用于与CPU连接的引脚、中断功能引脚连接。
5.如权利要求4所述的HDMI接口电路,其特征在于,所述信号保持单元还包括;
第五上拉单元;
第一下拉单元;
所述第五上拉单元的第一端与所述第一电源连接,第二端与所述HDMI芯片的I2C总线功能引脚连接;
第一下拉单元的第一端接地,第二端与所述HDMI芯片的I2C总线功能引脚连接。
6.一种HDMI接口电路,包括信号输入电路及信号输出电路,其特征在于,所述HDMI接口电路还包括:
电源模块;
HDMI控制模块;
所述电源模块与所述HDMI控制模块连接;
所述电源模块用于向所述HDMI控制模块供电;
且,所述电源模块包括:
抗干扰单元;
所述抗干扰单元用于去除所述电源模块提供电源的杂波干扰。
7.如权利要求6所述的HDMI接口电路,其特征在于,所述HDMI控制模块包括HDMI芯片;所述抗干扰单元包括:
第一滤波电路;
所述第一滤波电路的第一端与第一电源连接,第二端与所述HDMI芯片的第一电源输入引脚连接。
8.如权利要求7所述的HDMI接口电路,其特征在于,所述抗干扰单元还包括:
第二滤波电路;
所述第二滤波电路的第一端与第二电源连接,第二端与所述HDMI芯片的第二电源输入引脚连接。
9.如权利要求8所述的HDMI接口电路,其特征在于,所述第一滤波电路包括:
第一电容、第二电容、第三电容;
所述第一电容、第二电容、第三电容的第一端共接后接地,第二端共接后形成第一共接点,所述第一共接点分别与第一电源及所述第一电源输入引脚连接。
10.如权利要求9所述的HDMI接口电路,其特征在于,所述第二滤波电路包括:
第四电容、第五电容、第六电容、第七电容、第八电容;
所述第四电容、第五电容、第六电容、第七电容、第八电容的第一端共接后接地,第二端共接后形成第二共接点,所述第二共接点分别与第二电源及所述第二电源输入引脚连接。
CN202321115713.3U 2023-05-10 2023-05-10 一种hdmi接口电路 Active CN220022889U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202321115713.3U CN220022889U (zh) 2023-05-10 2023-05-10 一种hdmi接口电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202321115713.3U CN220022889U (zh) 2023-05-10 2023-05-10 一种hdmi接口电路

Publications (1)

Publication Number Publication Date
CN220022889U true CN220022889U (zh) 2023-11-14

Family

ID=88670343

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202321115713.3U Active CN220022889U (zh) 2023-05-10 2023-05-10 一种hdmi接口电路

Country Status (1)

Country Link
CN (1) CN220022889U (zh)

Similar Documents

Publication Publication Date Title
US8234416B2 (en) Apparatus interoperable with backward compatible optical USB device
US9197023B2 (en) Apparatus for enabling simultaneous content streaming and power charging of handheld devices
JP2000056871A (ja) Usbシステム用のemsエンハンスメント回路
TW201717609A (zh) 透過標準纜線傳送影音資訊的影音通訊裝置以及控制方法
US20090300252A1 (en) Monitor with peripheral equipment interface and computer
US11232061B2 (en) CompactFlash express (CFX) adapters
CN101615320B (zh) 一种商用收款机
WO2017203360A2 (en) System for implementing mxm on a pci card
KR100417186B1 (ko) 업그레이드 장치 설치 시 그래픽 버스 상의 부하 균형유지 방법 및 장치
US9287669B2 (en) SATA express connector
CN103546741A (zh) 一种热插拔检测方法及装置
CN220022889U (zh) 一种hdmi接口电路
US20130111537A1 (en) Internet Access Card For Deployment Within A Television
CN116634087A (zh) 一种hdmi接口电路
US8456456B2 (en) Dongle
CN104636096A (zh) 一种图形卡和电子设备
KR102208313B1 (ko) 디스플레이 시스템 및 변환 장치
CN112467709B (zh) 一种连接器斜插保护电路
CN109471827B (zh) 一种高密度pcie连接器
CN211180806U (zh) 基于hdmi接口的调试串口电路、hdmi接口模块及hdmi设备
CN208707782U (zh) 一种将hdmi信号转换为rgb信号的转换电路
JP2012044311A (ja) 通信回路
KR200402664Y1 (ko) 노이즈 제거 기능을 구비한 dvi 커넥터
CN215986969U (zh) 一种光学显示硬件控制平台的mcu模块
CN213241139U (zh) 图像处理设备

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant