CN219799569U - 一种图形信号发生器 - Google Patents
一种图形信号发生器 Download PDFInfo
- Publication number
- CN219799569U CN219799569U CN202320238936.2U CN202320238936U CN219799569U CN 219799569 U CN219799569 U CN 219799569U CN 202320238936 U CN202320238936 U CN 202320238936U CN 219799569 U CN219799569 U CN 219799569U
- Authority
- CN
- China
- Prior art keywords
- signal
- card
- sub
- cards
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012360 testing method Methods 0.000 claims description 36
- 238000004891 communication Methods 0.000 claims description 18
- 238000001514 detection method Methods 0.000 claims description 8
- 230000005540 biological transmission Effects 0.000 claims description 6
- 230000003139 buffering effect Effects 0.000 claims description 5
- 238000011161 development Methods 0.000 abstract description 18
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 8
- 230000008569 process Effects 0.000 description 8
- 238000005070 sampling Methods 0.000 description 5
- 230000009286 beneficial effect Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
本实用新型公开了一种图形信号发生器,包括处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡,处理器通过数据总线与信号主卡内的预设信号子卡配置寄存器连接,处理器上挂载有用于存储信号子卡的程序数据的存储器,多个信号子卡均通过配置接口与信号主卡相连,由信号主卡和信号子卡级联构成二级架构。由处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡构成应用于测试屏幕图像显示的图形信号发生器,相较于现有技术,本方案中的信号子卡直接挂载在信号主卡上,由硬件可编程信号主卡和多个硬件可编程的信号子卡级联构成的二级架构的图形信号发生器,减少了开发周期,节省了开发成本,架构更加简单。
Description
技术领域
本实用新型涉及信号发生器技术领域,特别是涉及一种图形信号发生器。
背景技术
信号发生器是一种能提供各种频率、波形和输出电平电信号的设备。在测量各种电信系统或电信设备的振幅特性、频率特性、传输特性及其它电参数时,以及测量元器件的特性与参数时,用作测试的信号源或激励源。其中,信号发生器又称信号源或振荡器,在生产实践和科技领域中有着广泛的应用,也能够应用于测试屏幕图像显示领域。
现阶段,应用于测试屏幕图像显示的信号发生器是由信号主卡挂载背板子卡,背板子卡挂载一个或多个信号子卡,由信号主卡、背板子卡和背板子卡上挂载信号子卡级联构成的三级架构,构建过程中需要由信号主卡挂载背板子卡,在通过背板子卡挂载信号子卡,才能构成用于测试屏幕图像显示的信号发生器,因此具有开发周期长,成本较高的问题。
实用新型内容
基于上述问题,本实用新型提供了一种图形信号发生器,以通过二级架构来减少开发周期、节省开发成本。
本实用新型实施例公开了如下技术方案:
一种图形信号发生器,其特征在于,所述图形信号发生器包括:处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡,其中,
所述处理器通过数据总线与所述信号主卡内的与多个所述信号子卡对应的预设信号子卡配置寄存器通信连接;
所述处理器上挂载有用于存储所述信号子卡的程序数据的存储器;
多个所述信号子卡均通过配置接口与所述信号主卡相连,由所述信号主卡和所述信号子卡级联构成二级架构。
可选地,所述图形信号发生器还包括:所述预设信号子卡配置寄存器包括与所述多个信号子卡一一对应的第一预设寄存器和与多个相同所述信号子卡对应的第二预设寄存器。
可选地,所述多个信号子卡与所述信号主卡采用可拆卸插接方式通信连接。
可选地,所述处理器通过数据总线与所述信号主卡内的预设信号子卡标识寄存器通信连接;
每个所述信号子卡上设置有标识电路,所述标识电路通过所述信号主卡的引脚与所述预设信号子卡标识寄存器通信连接。
可选地,所述多个信号子卡包括:面向图像信息传输的数字接口V-By-One信号子卡、低电压差分信号LVDS信号子卡、传输图形信号的数字显示的内部数字接口EDP信号子卡、高清多媒体接口HDMI信号子卡。
可选地,所述图形信号发生器还包括:电源板,所述电源板上设置有电压电流检测电路;
所述电压电流检测电路的输出端通过I2C总线与所述处理器通信连接。
可选地,所述电源板和所述信号主卡通信连接。
可选地,所述信号主卡上还设置有用于连接外接视频源的视频源输入接口。
可选地,每个所述信号子卡通过所述SPI接口和高速收发器接口与所述信号主卡相连。
可选地,每个所述信号子卡上还挂载有用于缓存测试图片的存储器。
相较于现有技术,本实用新型具有以下有益效果:
本实用新型一种图形信号发生器包括处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡,处理器通过数据总线与信号主卡内的预设信号子卡配置寄存器连接,处理器上挂载有用于存储信号子卡的程序数据的存储器,多个信号子卡均通过配置接口与信号主卡相连,由信号主卡和信号子卡级联构成二级架构。
由处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡构成应用于测试屏幕图像显示的图形信号发生器,其中,相较于现有技术中需要通过背板子卡挂载信号子卡,本方案中多个硬件可编程的信号子卡直接挂载在硬件可编程的信号主卡上,由硬件可编程信号主卡和多个硬件可编程的信号子卡级联构成的二级架构的图形信号发生器,减少了开发周期,节省了开发成本,架构更加简单。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型提供的一种图形信号发生器的结构示意图;
图2为本实用新型提供的另一种图形信号发生器的结构示意图;
图3为本实用新型提供的另一种图形信号发生器的结构示意图;
图4为本实用新型提供的另一种图形信号发生器的结构示意图;
图5为本实用新型提供的另一种图形信号发生器的结构示意图;
图6为本实用新型提供的另一种图形信号发生器的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本实用新型方案,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
正如前文描述,现阶段,应用于测试屏幕图像显示的信号发生器是由信号主卡挂载背板子卡,背板子卡挂载一个或多个信号子卡,由信号主卡、背板子卡和背板子卡上挂载信号子卡级联构成的三级架构,构建过程中需要由信号主卡挂载背板子卡,在通过背板子卡挂载信号子卡,才能构成用于测试屏幕图像显示的信号发生器,因此具有开发周期长,成本较高的问题。
基于此,为了解决上述问题,本实用新型的图形信号发生器包括处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡,处理器通过数据总线与信号主卡内的预设信号子卡配置寄存器连接,处理器上挂载有用于存储信号子卡的程序数据的存储器,多个信号子卡均通过配置接口与信号主卡相连,由信号主卡和信号子卡级联构成二级架构。
由处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡构成应用于测试屏幕图像显示的图形信号发生器,其中,相较于现有技术中需要通过背板子卡挂载信号子卡,本方案中多个硬件可编程的信号子卡直接挂载在硬件可编程的信号主卡上,由硬件可编程信号主卡和多个硬件可编程的信号子卡级联构成的二级架构的图形信号发生器,减少了开发周期,节省了开发成本,架构更加简单。
下面结合附图,通过实施例来详细说明本申请实施例中图形信号发生器的具体实现方式。
参见图1所示的一种图形信号发生器的结构示意图,该图形信号发生器包括处理器101、硬件可编程的信号主卡102和多个硬件可编程的信号子卡103,其中,硬件可编程的器件可以是基于现场可编程逻辑门阵列(英文:Field-Programmable Gate Array,FPGA),也可以是复杂可编程逻辑器件(英文:Complex Programmable Logic Device,CPLD)。
处理器101通过数据总线与信号主卡102内的预设信号子卡配置寄存器连接,处理器101上挂载有用于存储信号子卡103的程序数据的存储器104。多个信号子卡103均通过配置接口105与信号主卡102相连,由信号主卡102和信号子卡103级联构成二级架构。
处理器101可以接收上位机、控制盒等其他外接设备发送的测试文件包并进行解压,并根据解压后的信号通过数据总线Axi-lite向信号主卡102内的预设信号子卡配置寄存器发送配置多个信号子卡103的用于待测屏幕显示的配置信息。
处理器101还可以在上电时将存储器104中存储的信号子卡103的程序数据通过数据总线Axi-lite向信号主卡102内的预设信号子卡配置寄存器发送相应的信号子卡103的程序数据。
可选地,预设信号子卡配置寄存器包括与多个信号子卡103一一对应的第一预设寄存器和与多个相同的信号子卡103对应的第二预设寄存器。
由于多个信号子卡103实现的功能不同,则需要加载程序数据(即,bin文件)也是不同的,信号主卡102内预留了多个信号子卡103对应的独立配置的第一预设寄存器,使得处理器101通过数据总线Axi-lite向信号主卡102内的对应的第一预设寄存器配置对应的信号子卡103的配置信息,配置信息包括程序数据以及其他辅助数据(控制信号等),而且,处理器101还实时检测预设信号子卡配置寄存器中的done信号,若检测到done信号则完成一个加载程序数据的过程,该方式属于现有技术中常用的寄存器配置交互方式。由于信号主卡102内的第一预设寄存器分别与多个信号子卡103一一对应,因此,信号主卡102可以将预设信号子卡配置寄存器内的程序数据经过对应的配置接口发送给相应的信号子卡103,使得开发流程更加快速简洁,减少开发成本。
若信号子卡103实现的功能相同,则需要加载bin文件也是相同的,信号主卡102内预设了多个相同信号子卡103并行配置的第二预设寄存器,使得处理器101通过数据总线Axi-lite向信号主卡102内的第二预设寄存器配置多个相同的信号子卡103的配置信息,配置信息包括程序数据以及其他辅助数据(控制信号、时钟信号),而且,处理器101还实时检测预设信号子卡配置寄存器中的done信号。由于信号主卡102内的第二预设寄存器与多个相同的信号子卡103对应,因此信号主卡102根据第二预设寄存器的配置信息可以向多个相同的信号子卡103发送相同的程序数据,实现了同时配置多个信号子卡103的效果,节省开发时间,使得开发流程更加快速简洁。
在一种实施方式中,处理器101中的sd卡中存储卡存储有多个适用于不用信号子卡103的bin文件,这些bin文件也可以存储在内嵌式存储器(英文:Embedded Multi MediaCard,emmc)、存储介质nash flash中,信号主卡102的程序数据的bin文件存储在信号主卡102的sd卡上,当处理器上电系统运行时,处理器101自动启动。
其中,处理器101通过数据总线Axi-lite与信号主卡102内的预设信号子卡标识寄存器连接,每个信号子卡103上设置有标识电路,标识电路通过信号主卡102的引脚与预设信号子卡标识寄存器通讯连接。
本实用新型中,每个信号子卡103上分别设置有对应的标识电路,标识电路通过信号主卡102的引脚与对应的预设信号子卡标识寄存器通讯连接,同时处理器101通过数据总线Axi-lite与信号主卡102内的预设信号子卡标识寄存器相连,这样根据在用户选择其所需要并插入对应的信号子卡103时,基于该信号子卡103上的标识电路,就可以将标识电路的标识信息通过信号主卡102上的引脚写入至预设信号子卡标识寄存器,处理器101能够读取预设信号子卡标识寄存器中标识信息,并根据标识信息确定当前信号子卡103的类型,并基于该类型对预设信号子卡配置寄存器发送配置信息,因此,可以实现处理器自动基于插入的信号子卡配置加载相应的程序数据。标识电路可以采用现有的标识电路,比如采用三条电路引脚的高低电平(0为低电平,1为高电平),能够表示2的三次方个类型的信号子板。
配置接口105可以是配置接口config,信号主卡102将预设信号子卡配置寄存器中的程序数据通过相应的配置接口config发送给相应的信号子卡。本实用新型中,为了实现信号主卡102向信号子卡103传输程序数据设置有配置接口105,便于实现向信号子卡103发送对应的程序数据。
其中,多个信号子卡103与信号主卡102采用可拆卸插接方式通信连接,便于信号主卡102与不同的信号子卡103进行连接,用于实现不同的功能。
其中,多个信号子卡103具体可以包括:面向图像信息传输的数字接口V-By-One信号子卡、低电压差分信号(英文:Low-Voltage Differential Signaling,LVDS)信号子卡、传输图形信号的数字显示的内部数字接口(英文:Embedded DisplayPort,EDP)信号子卡、高清多媒体接口(英文:High Definition Multimedia Interface,HDMI)信号子卡。
V-By-One信号子卡具有2lane输入,子卡输出是16lane,分为2个端口,每个端口8lane;LVDS信号子卡具有4lane输入,子卡输出是8link,分为4个端口,每个端口2link;EDP信号子卡具有8lane输入,输出的8lane分为两个端口,每个端口4lane;HDMI信号子卡具有8lane输入,输出的8lane分为两个端口,每个端口4lane。
在一种可能的实施方式中,在完成对信号子卡102加载完成程序数据之后,可通过由信号主卡102和多个信号子卡103级联构成二级架构的图形信号发生器进行测试屏幕图像显示,处理器101通过数据总线将处理器101挂载的存储器104中的图像数据发送到信号主卡102,处理器101通过数据总线Axi-lite向信号主卡102和对多个信号子卡103上进行图像传输或者视频传输的配置信号以及用于测试屏幕图像显示时的配置信息,以便在测试屏幕上进行显示。
信号主卡102根据接收到的配置信号向多个信号子卡103传输图像数据或视频数据,并根据接收到的用于测试屏幕图像显示时的配置信息对K160进行配置。
其中,当信号子卡103为LVDS信号子卡或V-By-One信号子卡时,LVDS信号子卡和V-By-One信号子卡用于接收信号主卡102发送的图像数据或视频数据以及配置信息,经过子卡下挂载的存储器进行缓存后转换成对应的LVDS和V-By-One接口协议的信号。当信号子卡103为EDP信号子卡或HDMI信号子卡时,EDP信号子卡和HDMI信号子卡用于将信号主卡102发送的图像数据或视频数据的信号通过各自的对应的接口进行输出,在输出过程中需要对应转换成EDP和HDMI的硬件接口的信号。
本实用新型中的图形信号发生器包括处理器101、硬件可编程的信号主卡102和多个硬件可编程的信号子卡103,处理器101通过数据总线Axi-lite与信号主卡102内的预设信号子卡配置寄存器连接,处理器101上挂载有用于存储信号子卡103的程序数据的存储器,多个信号子卡103均通过配置接口与信号主卡102相连,由信号主卡102和信号子卡103级联构成二级架构。
由处理器101、硬件可编程的信号主卡102和多个硬件可编程的信号子卡103构成应用于测试屏幕图像显示的图形信号发生器,其中,相较于现有技术中需要通过背板子卡挂载信号子卡,本方案中多个硬件可编程的信号子卡103直接挂载在硬件可编程的信号主卡102上,由硬件可编程的信号主卡102和多个硬件可编程的信号子卡103级联构成的二级架构的图形信号发生器,减少了开发周期,节省了开发成本,架构更加简单。
参见图2所示的另一种图形信号发生器的结构示意图,在图1的基础上,该图形信号发生器还包括电源板106,电源板106上设置有电压电流检测电路。
电压电流检测电路的输出端通过I2C总线与处理器101通信连接,将采样检测到的电压电流信号发送给处理器101,处理器101根据电压电流信号可以通过上位机进行输出显示,并获取采样电压进行PID调节(英文:PID regulating)输出控制信号经过信号主卡102来控制电源板的输出电压,同时处理器101还可以通过数据总线Axi-lite向信号主卡102发送电源配置信息,信号主卡102根据电源配置信息生成电源控制信号并输出至电源板106,其中,电源板106和信号主卡102通信连接,信号主卡102可以根据电源配置信息控制电源板106的某一路电源的输出电压,以及,也可以通过信号主卡102获取采样电压进行PID调节(英文:PID regulating)输出控制信号来控制电源板的输出电压。
其中,电源配置信息可以包括电压信号、电压峰值、电流峰值、电源板的起始时间等信息,当然,本实用新型不具体限定电源配置信息的具体内容,并不影响本实用新型的实现。本实用新型中,通过电源板106为测试屏幕的图像显示提供电源基础,同时处理器101或信号主卡102能够通过PID调节输出电源控制信号实现对电源板106的控制,为测试屏幕的图像显示提供了基础的保障。
参见图3所示的另一种图形信号发生器的结构示意图,在图1的基础上,信号主卡102上还设置有用于连接外接视频源的视频源输入接口107。
信号主卡102通过视频源输入接口107接收外部的视频源的视频数据,处理器101通过数据总线Axi-lite向信号主卡102发送控制视频源输入的配置信号,信号主卡102根据控制视频源输入的配置信号完成对应的配置,然后接收视频源输入接口107发送的外接视频源的视频数据,并将接收到的视频数据传输给信号子卡103。
本实用新型中,为了实现测试屏幕的视频数据的显示,在信号主卡102上还增加了视频源输入接口107,以便根据视频源输入接口107接收到的视频数据进行屏幕显示的测试。
参见图4所示的另一种图形信号发生器的结构示意图,在图1的基础上,每个信号子卡103通过串行外设(英文:Serial Peripheral Interface,SPI)接口108和高速收发器接口109与信号主卡102相连。
在信号主卡102根据配置信息和程序数据对应配置多个信号子卡103之后,通过SPI接口108向多个信号子卡103发送用于测试屏幕显示的配置信息。
信号主卡102通过高速收发器109向多个信号子卡103发送图像数据和/或视频数据。
本实用新型中,为了实现信号主卡102向信号子卡103传输用于测试屏幕显示的配置信息,增加了SPI接口,便于实现对信号子卡103的配置,为了实现信号主卡102向信号子卡103传输图像数据或者视频数据,增加了高速收发器109,便于实现测试屏幕的图像显示。
参见图5所示的另一种图形信号发生器的结构示意图,在图1的基础上,每个信号子卡103上还挂载有用于缓存测试图片的存储器110。
本实用新型中,为了测试屏幕的图像显示,在每个信号子卡103上增加了用于缓存测试图片的存储器110,便于在测试过程中,先将信号主卡102发送的图像进行缓存,再直接从信号子卡103对应的存储器110上获取显示,有利于待测显示屏地显示。
综上所述,下面结合附图,通过又一实施例来详细说明本申请实施例中图形信号发生器的具体实现方式。
参见图6所示的另一种图形信号发生器的结构示意图,该图形信号发生器可以包括处理器101、硬件可编程的信号主卡102和多个硬件可编程的信号子卡103、处理器101上挂载的存储器104、配置接口105、电源板106、视频源输入接口107、SPI接口108、高速收发器109和信号子卡103上挂载的存储器110。
处理器101通过数据总线Axi-lite与信号主卡102内的预设信号子卡配置寄存器连接,处理器101上挂载有用于存储信号子卡103的程序数据的存储器104,多个信号子卡103均通过配置接口105与信号主卡102相连,电源板106和信号主卡102通信连接,电源板106通过I2C总线与处理器101通信连接,信号主卡102上还设置有用于连接外接视频源的视频源输入接口107,每个信号子卡103通过SPI接口108和高速收发器接口109与信号主卡102相连,每个信号子卡103上还挂载有用于缓存测试图片的存储器110。
处理器101可以接收上位机、控制盒等其他外接设备发送的测试文件包并进行解压,并根据解压后的信号通过数据总线Axi-lite向信号主卡102内的预设信号子卡配置寄存器发送配置多个信号子卡103的用于待测屏幕显示的配置信息;
处理器101还可以在上电时将存储器104中存储的信号子卡103的程序数据通过数据总线Axi-lite向信号主卡102内的预设信号子卡配置寄存器发送相应的信号子卡103的程序数据;
配置接口105可以是配置config接口,信号主卡102将预设信号子卡配置寄存器中的程序数据通过相应的配置config接口发送给相应的信号子卡;
电源板106上设置有电压电流检测电路,电压电流检测电路的输出端通过I2C总线与处理器101通信连接,将采样检测到的电压电流信号发送给处理器101,处理器101根据电压电流信号可以通过上位机进行输出显示,并获取采样电压进行PID调节(英文:PIDregulating)输出控制信号经过信号主卡103来控制电源板的输出电压,同时处理器101还可以通过数据总线Axi-lite向信号主卡102发送电源配置信息,信号主卡102根据电源配置信息生成电源控制信号并输出至电源板106,其中,电源板106和信号主卡102通信连接,信号主卡102可以根据电源配置信息控制电源板106的某一路电源的输出电压,以及,信号主卡102也可以根据采样电压进行PID调节(英文:PID regulating)输出控制信号来控制电源板的输出电压;
信号主卡102通过视频源输入接口107接收外部的视频源的视频数据,处理器101通过数据总线Axi-lite向信号主卡102发送控制视频源输入的配置信号,信号主卡102根据控制视频源输入的配置信号完成对应的配置,然后接收视频源输入接口107发送的外接视频源的视频数据,并将接收到的视频数据传输给信号子卡103。
在信号主卡102根据配置信息和程序数据对应配置多个信号子卡103之后,通过SPI接口108向多个信号子卡103发送用于测试屏幕显示的配置信息;
信号主卡102通过高速收发器10向多个信号子卡103发送图像数据和/或视频数据。
由处理器101、硬件可编程的信号主卡102和多个硬件可编程的信号子卡103构成应用于测试屏幕图像显示的图形信号发生器,其中,相较于现有技术中需要通过背板子卡挂载信号子卡,本方案中多个硬件可编程的信号子卡103直接挂载在硬件可编程的信号主卡102上,由硬件可编程信号主卡102和多个硬件可编程的信号子卡103级联构成的二级架构的图形信号发生器,减少了开发周期,节省了开发成本,架构更加简单。
通过配置接口105便于实现信号主卡102向信号子卡103发送对应的程序数据。通过电源板106为测试屏幕的图像显示提供电源基础,同时处理器101或信号主卡102能够通过PID调节输出电源控制信号实现对电源板106的控制,为测试屏幕的图像显示提供了基础的保障。信号主卡102通过视频源输入接口107接收外部的视频源的视频数据,以便根据视频源输入接口107发送的视频数据进行屏幕显示的测试。SPI接口能够实现信号主卡102向信号子卡103传输用于测试屏幕显示的配置信息,便于实现对信号子卡103的配置,高速收发器109能够实现信号主卡102向信号子卡103传输图像数据或者视频数据,便于实现测试屏幕的图像显示。每个信号子卡103上用于缓存测试图片的存储器110,便于在测试过程中,先将信号主卡102发送的图像进行缓存,再直接从信号子卡103对应的存储器110上获取显示,有利于待测显示屏地显示。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本实用新型。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本实用新型的精神或范围的情况下,在其它实施例中实现。因此,本实用新型将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种图形信号发生器,其特征在于,所述图形信号发生器包括:处理器、硬件可编程的信号主卡和多个硬件可编程的信号子卡,其中,
所述处理器通过数据总线与所述信号主卡内的与多个所述信号子卡对应的预设信号子卡配置寄存器通信连接;
所述处理器上挂载有用于存储所述信号子卡的程序数据的存储器;
多个所述信号子卡均通过配置接口与所述信号主卡相连,由所述信号主卡和所述信号子卡级联构成二级架构。
2.根据权利要求1所述的图形信号发生器,其特征在于,所述图形信号发生器还包括:所述预设信号子卡配置寄存器包括与所述多个信号子卡一一对应的第一预设寄存器和与多个相同所述信号子卡对应的第二预设寄存器。
3.根据权利要求1所述的图形信号发生器,其特征在于,所述多个信号子卡与所述信号主卡采用可拆卸插接方式通信连接。
4.根据权利要求1所述的图形信号发生器,其特征在于,所述处理器通过数据总线与所述信号主卡内的预设信号子卡标识寄存器通信连接;
每个所述信号子卡上设置有标识电路,所述标识电路通过所述信号主卡的引脚与所述预设信号子卡标识寄存器通信连接。
5.根据权利要求1所述的图形信号发生器,其特征在于,所述多个信号子卡包括:面向图像信息传输的数字接口V-By-One信号子卡、低电压差分信号LVDS信号子卡、传输图形信号的数字显示的内部数字接口EDP信号子卡、高清多媒体接口HDMI信号子卡。
6.根据权利要求1所述的图形信号发生器,其特征在于,所述图形信号发生器还包括:电源板,所述电源板上设置有电压电流检测电路;
所述电压电流检测电路的输出端通过I2C总线与所述处理器通信连接。
7.根据权利要求6所述的图形信号发生器,其特征在于,所述电源板和所述信号主卡通信连接。
8.根据权利要求1所述的图形信号发生器,其特征在于,所述信号主卡上还设置有用于连接外接视频源的视频源输入接口。
9.根据权利要求1所述的图形信号发生器,其特征在于,每个所述信号子卡通过SPI接口和高速收发器接口与所述信号主卡相连。
10.根据权利要求1所述的图形信号发生器,其特征在于,每个所述信号子卡上还挂载有用于缓存测试图片的存储器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320238936.2U CN219799569U (zh) | 2023-02-08 | 2023-02-08 | 一种图形信号发生器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320238936.2U CN219799569U (zh) | 2023-02-08 | 2023-02-08 | 一种图形信号发生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219799569U true CN219799569U (zh) | 2023-10-03 |
Family
ID=88175636
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202320238936.2U Active CN219799569U (zh) | 2023-02-08 | 2023-02-08 | 一种图形信号发生器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219799569U (zh) |
-
2023
- 2023-02-08 CN CN202320238936.2U patent/CN219799569U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103105684A (zh) | 液晶显示模块测试方法、装置、系统及测试设备 | |
JP3262033B2 (ja) | 半導体記憶装置 | |
CN107396022B (zh) | 数据传输装置及液晶显示装置 | |
CN110727637B (zh) | Fpga芯片及电子设备 | |
CN103472748A (zh) | 时序控制电路的验证系统和验证方法 | |
CN101373589A (zh) | 在显示装置中使用的显示控制方法和显示装置 | |
US20130151796A1 (en) | System and method for calibration of serial links using a serial-to-parallel loopback | |
CN105376512A (zh) | 一种基于可编程逻辑器件的信号转换装置 | |
CN111526403A (zh) | 一种显示装置、方法及电子设备 | |
CN103546741A (zh) | 一种热插拔检测方法及装置 | |
CN116860536A (zh) | Gpu芯片的快速ft测试系统、测试设备及测试方法 | |
CN219799569U (zh) | 一种图形信号发生器 | |
CN108306640A (zh) | 一种宽带射频信号生成系统 | |
CN114637711B (zh) | 芯片的控制方法、控制数据传输方法、装置和计算机设备 | |
CN108259875B (zh) | 一种数字图像伽马校正硬件实现方法及系统 | |
CN216084272U (zh) | 一种TCON模组以及Tconless屏设备 | |
CN113365118B (zh) | 基于大屏智能设备的智能终端外设操作方法、装置及系统 | |
CN203910232U (zh) | 一种场发射平板显示器的灰度显示控制装置 | |
CN110780189B (zh) | 一种基于fpga的sdio接口测试设备与方法 | |
CN210274290U (zh) | 一种多显示器显示装置 | |
CN202721742U (zh) | 高清混合矩阵无缝切换dvi数字接口系统 | |
CN216084271U (zh) | 基于8080总线接口的显示控制电路及显示系统 | |
CN113611238B (zh) | 基于8080总线接口的显示控制电路及显示系统 | |
CN112331155A (zh) | 一种信号驱动板 | |
CN213904893U (zh) | 点灯测试装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |