CN219627990U - 一种优化线缆绕线的pcb板 - Google Patents
一种优化线缆绕线的pcb板 Download PDFInfo
- Publication number
- CN219627990U CN219627990U CN202321220260.0U CN202321220260U CN219627990U CN 219627990 U CN219627990 U CN 219627990U CN 202321220260 U CN202321220260 U CN 202321220260U CN 219627990 U CN219627990 U CN 219627990U
- Authority
- CN
- China
- Prior art keywords
- cable
- pcb
- connector
- board
- height
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004804 winding Methods 0.000 title abstract description 12
- 238000007650 screen-printing Methods 0.000 claims description 13
- 238000010618 wire wrap Methods 0.000 claims description 2
- LAXBNTIAOJWAOP-UHFFFAOYSA-N 2-chlorobiphenyl Chemical compound ClC1=CC=CC=C1C1=CC=CC=C1 LAXBNTIAOJWAOP-UHFFFAOYSA-N 0.000 description 4
- 101710149812 Pyruvate carboxylase 1 Proteins 0.000 description 4
- 238000005452 bending Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 230000003116 impacting effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Landscapes
- Insertion, Bundling And Securing Of Wires For Electric Apparatuses (AREA)
Abstract
本实用新型涉及PCB板领域,具体公开一种优化线缆绕线的PCB板,PCB板上设置有板上连接器,线缆连接器与板上连接器插接,PCB板上还设置有散热片,PCB板上位于板上连接器一侧区域配置第一限高区域,该第一限高区域位于线缆连接器出线方向,散热片上设置凹槽,线缆从凹槽内走线。本实用新型在板上连接器附近设置限高区域,放置高的器件影响从线缆连接器出线,在散热片上设置凹槽,固定线缆走线且避免线缆被散热片顶高触碰机箱,优化线缆绕线,提高产品可靠性。
Description
技术领域
本实用新型涉及PCB板领域,具体涉及一种优化线缆绕线的PCB板。
背景技术
在PCB的高速链路设计中,当PCB板上的走线不能够满足信号完整性的需求时,就会使用cable(线缆)的方式实现不同板卡之间的信号互连。在板卡上设置板上连接器,cable两端连接线缆连接器,线缆连接器插接在板上连接器上,从而实现不同板卡之间的信号互连。
而存储服务器的产品架构中,主控板的布局很紧凑,高的器件也比较多,在此情况下,主控板上有4根PCIE走线的cable(红色)和2根电源cable(蓝色)去到抬升板上。这样的走线方式存在以下问题:1,cable从线缆连接器引线时,有可能会被高的器件阻挡,影响其出线。2,由于主控板上PCH功率比较大,需要设计高散热片,加之主控板上的器件排布比较密,cable只能跨过PCH的散热去到抬升板,而散热片会将cable顶高触碰机箱影响产品的可靠性,同时也会增加cable走线的长度进而影响信号的SI性能。
实用新型内容
为解决上述问题,本实用新型提供一种优化线缆绕线的PCB板,在板上连接器附近设置限高区域,放置高的器件影响从线缆连接器出线,在散热片上设置凹槽,固定线缆走线且避免线缆被散热片顶高触碰机箱,优化线缆绕线,提高产品可靠性。
本实用新型的技术方案为:一种优化线缆绕线的PCB板,PCB板上设置有板上连接器,线缆连接器与板上连接器插接,PCB板上还设置有散热片,PCB板上位于板上连接器一侧区域配置第一限高区域,该第一限高区域位于线缆连接器出线方向,散热片上设置凹槽,线缆从凹槽内走线。
在一个可选的实施方式中,第一限高区域的宽度=线缆连接器突出板上连接器的宽度+线缆折弯半径;
第一限高区域的长度=所有板上连接器所在区域的纵向尺寸+2×线缆折弯半径。
在一个可选的实施方式中,第一限高区域内器件的限制高度=绕线连接器插接到板上连接器上之后底端距离PCB板的高度-预设高度阈值。
在一个可选的实施方式中,预设高度阈值为2毫米。
在一个可选的实施方式中,散热片上凹槽的深度和高度不低于线缆的直径。
在一个可选的实施方式中,PCB板上在线缆的走线路径上设置有束线扣,对线缆进行束线。
在一个可选的实施方式中,PCB板上设置丝印层,丝印层上设置丝印框,丝印框的大小与束线扣的底座等大,束线扣安装在丝印框上。
在一个可选的实施方式中,PCB板上围绕丝印框周边设置第二限高区域。
在一个可选的实施方式中,第二限高区域的宽度为2毫米,第二限高区域的限制高度为0。
在一个可选的实施方式中,插拔连接器设置在PCB板的板边,插拔连接器为可架高连接器。
本实用新型提供的一种优化线缆绕线的PCB板,相对于现有技术,具有以下有益效果:在板上连接器附近设置限高区域,放置高的器件影响从线缆连接器出线,在散热片上设置凹槽,固定线缆走线且避免线缆被散热片顶高触碰机箱,优化线缆绕线,提高产品可靠性。
附图说明
为了更清楚的说明本实用新型实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本实用新型实施例提供的一种优化线缆绕线的PCB板结构示意图。
图2是本实用新型实施例中线缆连接器与板上连接器插接结构示意图。
图中,1-PCB板,2-板上连接器,3-第一限高区域,4-丝印框,5-第二限高区域,6-散热片,7-凹槽,8-插拔连接器,9-线缆连接器,10-线缆,11-束线扣。
具体实施方式
为了使本技术领域的人员更好地理解本实用新型方案,下面结合附图和具体实施方式对本实用新型作进一步的详细说明。显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
除非另有定义,本文所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中在本实用新型的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本实用新型。
下面对本实用新型中出现的关键术语进行解释。
PCB:Printed Circuit Board,印刷电路板。
1mm=39.31mil,mil为长度单位。
Top:PCB 板卡的正面。
cable:线缆,多用于跨板连接器之间的互连。
DRC:design rule check,当设计者违反规则时,系统就会在设计界面给出警示。
Packagekeepout:零件限制区域。
在本实用新型的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
如图1和2所示,本实用新型实施例提供的一种优化线缆绕线的PCB板,PCB板1上设置板上连接器2、线缆连接器9和散热片6,线缆连接器9与板上连接器2插接,线缆连接器9引出线缆10用于与其他板卡信号互联。本实施例在板上连接器2附近设置第一限高区域3,给线缆10留出折弯空间,避免高的器件影响线缆10出线,同时在散热片6上设置一个凹槽7,线缆10从凹槽7内走线,解决线缆10走线被架高顶到机箱的问题,同时也可以固定线缆10的走向。
具体地,本实施例在PCB板1上,位于板上连接器2一侧区域配置第一限高区域3,给线缆10留出折弯的空间。该第一限高区域3位于线缆连接器9出线方向。
一个可选的实施方式中,记第一限高区域3的宽度和长度分别为A1和B1,A1=线缆连接器9突出板上连接器2的宽度a1+线缆10折弯半径,B1=所有板上连接器2所在区域的纵向尺寸+2×线缆10折弯半径。需要说明的是,线缆连接器9比板上连接器2宽,插接到板上连接器2之后,会突出板卡连接器一定距离。
第一限高区域3内器件的限制高度=绕线连接器插接到板上连接器2上之后底端距离PCB板1的高度H1-预设高度阈值。例如预设高度阈值可为2mm。
具体实施时,可在PCB上设置等大的packagekeepout/top层面,如有器件高度大于H的器件摆放在此区域,就会有DRC警告,提醒设计者将此区域超高的器件挪至它处。
本实施例在散热片6上设置凹槽7以避免线缆10走线被架高顶到机箱,为实现线缆10从凹槽7内走线,凹槽7的深度和高度不低于线缆10的直径。对应的,可将减少的散热器的体积补偿到散热片6的高度或面积上。
在实际应用中,由于线缆10走线较多,线缆10之间也会存在干涉,这样在产品的运输使用过程中,如若发生外力干扰,线缆10走线将会对PCB板1上其他的器件造成撞击,导致零件碰撞受损等问题,因此在一个可选的实施方式中,为避免线缆10之间发生干涉,在PCB板1上在线缆10的走线路径上设置有束线扣11(为方便展示,图2中只画出一个束线扣11),对线缆10进行束线,用来压线缆10,以防止线缆10凸起撞击到别的器件。
相应的,在PCB板1上设置丝印层,丝印层上设置丝印框4,丝印框4的大小与束线扣11的底座等大,束线扣11安装在丝印框4上。束线扣11可采用塑胶件,粘贴在PCB板1上,束线扣11可以很好得将PCIE cable和电源cable分开,防止cable之间相互干涉。
同时在PCB板1上围绕丝印框4周边设置第二限高区域5,第二限高区域5的宽度为2毫米,第二限高区域5的限制高度为0。即在丝印框4的基础上单边外扩2mm,设计为0限高区域,不安装器件,避免影响板卡性能。
在高密度板上走线缆10时,线缆10的绕线空间很紧凑,会影响接插件的插拔,为解决该问题,将插拔连接器8设置在PCB板1的板边,避开线缆10的走线区域。插拔连接器8可采用可架高连接器,架高的器件下方可以摆一些电阻电容,芯片等高度比较矮的器件,以此可以解决PCB布局空间紧张的问题。
以上公开的仅为本实用新型的优选实施方式,但本实用新型并非局限于此,任何本领域的技术人员能思之的没有创造性的变化,以及在不脱离本实用新型原理前提下所作的若干改进和润饰,都应落在本实用新型的保护范围内。
Claims (9)
1.一种优化线缆绕线的PCB板,PCB板上设置有板上连接器,线缆连接器与板上连接器插接,PCB板上还设置有散热片,其特征在于,PCB板上位于板上连接器一侧区域配置第一限高区域,该第一限高区域位于线缆连接器出线方向,散热片上设置凹槽,线缆从凹槽内走线。
2.根据权利要求1所述的优化线缆绕线的PCB板,其特征在于,第一限高区域的宽度=线缆连接器突出板上连接器的宽度+线缆折弯半径;
第一限高区域的长度=所有板上连接器所在区域的纵向尺寸+2×线缆折弯半径。
3.根据权利要求2所述的优化线缆绕线的PCB板,其特征在于,第一限高区域内器件的限制高度=绕线连接器插接到板上连接器上之后底端距离PCB板的高度-预设高度阈值。
4.根据权利要求3所述的优化线缆绕线的PCB板,其特征在于,预设高度阈值为2毫米。
5.根据权利要求4所述的优化线缆绕线的PCB板,其特征在于,PCB板上在线缆的走线路径上设置有束线扣,对线缆进行束线。
6.根据权利要求5所述的优化线缆绕线的PCB板,其特征在于,PCB板上设置丝印层,丝印层上设置丝印框,丝印框的大小与束线扣的底座等大,束线扣安装在丝印框上。
7.根据权利要求6所述的优化线缆绕线的PCB板,其特征在于,PCB板上围绕丝印框周边设置第二限高区域。
8.根据权利要求7所述的优化线缆绕线的PCB板,其特征在于,第二限高区域的宽度为2毫米,第二限高区域的限制高度为0。
9.根据权利要求8所述的优化线缆绕线的PCB板,其特征在于,插拔连接器设置在PCB板的板边,插拔连接器为可架高连接器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321220260.0U CN219627990U (zh) | 2023-05-19 | 2023-05-19 | 一种优化线缆绕线的pcb板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321220260.0U CN219627990U (zh) | 2023-05-19 | 2023-05-19 | 一种优化线缆绕线的pcb板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219627990U true CN219627990U (zh) | 2023-09-01 |
Family
ID=87793910
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321220260.0U Active CN219627990U (zh) | 2023-05-19 | 2023-05-19 | 一种优化线缆绕线的pcb板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219627990U (zh) |
-
2023
- 2023-05-19 CN CN202321220260.0U patent/CN219627990U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11108176B2 (en) | Routing assembly and system using same | |
US11842138B2 (en) | Integrated routing assembly and system using same | |
KR0140970B1 (ko) | 액정패널모듈과 액정 드라이버 ic용 테이프 캐리어 패키지 장치 | |
CN1147792C (zh) | 在高速dimm上利用延伸的传输线改善信号传输 | |
US20060230199A1 (en) | USB hub structure | |
US20140073173A1 (en) | Electrical connector | |
KR20120089745A (ko) | 플러그 어댑터 | |
US5667401A (en) | Cable connector, circuit board and system having circuit boards connected together by the cable connector | |
CN206961822U (zh) | 芯片的封装结构及印刷电路板 | |
US5466172A (en) | Inter-module semi-rigid cable connector and configuration of modules employing same | |
EP4213067A1 (en) | Electronic device | |
CN106558809A (zh) | 堆叠连接器 | |
CN219627990U (zh) | 一种优化线缆绕线的pcb板 | |
CN106654728A (zh) | 一种连接器及通信设备 | |
US7445468B2 (en) | Low profile structure | |
CN115499391A (zh) | 交换机、机柜和数据中心 | |
CN212393045U (zh) | 柔性电路板 | |
CN100578861C (zh) | 窄板结构 | |
CN217035054U (zh) | Led显示模组的pcb板及led显示模组 | |
CN211152332U (zh) | 兼容器件封装电路板及电子产品 | |
CN213126645U (zh) | 电路板装置及电子设备 | |
CN112351584A (zh) | 一种服务器主板及其高速信号设备直连结构 | |
CN210668743U (zh) | 一种显卡主板背对连接线 | |
US6899560B2 (en) | Jump wire structure | |
CN218769115U (zh) | 电容器、电路板组件及电气设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |