CN219392556U - 一种核心板结构及电子设备 - Google Patents
一种核心板结构及电子设备 Download PDFInfo
- Publication number
- CN219392556U CN219392556U CN202320348998.9U CN202320348998U CN219392556U CN 219392556 U CN219392556 U CN 219392556U CN 202320348998 U CN202320348998 U CN 202320348998U CN 219392556 U CN219392556 U CN 219392556U
- Authority
- CN
- China
- Prior art keywords
- plug
- core plate
- core
- plate structure
- pins
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Mounting Of Printed Circuit Boards And The Like (AREA)
Abstract
本申请提供一种核心板结构及电子设备。所述核心板结构包括:核心板和底板,所述核心板具有彼此相背的第一侧和第二侧,所述第一侧设置有中央处理器,所述第二侧设置有第一插接部和第二插接部,所述底板设置有第三插接部、第四插接部及输入/输出接口,所述第三插接部和所述第四插接部位于所述底板的一侧,不同的底板上的第三插接部和第四插接部均能够与所述核心板上的第一插接部和第二插接部插接,且所述不同的底板的参数不完全相同;其中,所述第三插接部和所述第一插接部彼此插接的位置及所述第四插接部和所述第二插接部彼此插接的位置分别设置有多个引脚,所述第三插接部和所述第四插接部的引脚中至少包括PCIE4.0引脚。
Description
技术领域
本申请涉及电子设备技术领域,尤其涉及一种核心板结构及电子设备。
背景技术
核心板结构(即系统芯片)包括:底板和核心板,底板为基板,核心板(如:CPU,centra l process i ng un it)设置在底板上,且核心板和底板相互连接以能够使核心板和底板之间进行信号的传输,而核心板结构能够向核心板结构所在的电子设备(如:电脑)发出信号。
但是,底板与核心板之间设置的低速信号(如:图5中所示出的PCI E3.0×4)占用大量的核心板资源,导致核心板的高速信号无法引出。
实用新型内容
有鉴于此,本申请提供一种核心板结构及电子设备,技术方案如下:
为了实现上述目的,第一方面,本申请实施例提供一种核心板结构,所述核心板结构包括:核心板和底板,所述核心板具有彼此相背的第一侧和第二侧,所述第一侧设置有中央处理器,所述第二侧设置有第一插接部和第二插接部,所述底板设置有第三插接部、第四插接部及输入/输出接口,所述第三插接部和所述第四插接部位于所述底板的一侧,不同的底板上的第三插接部和第四插接部均能够与所述核心板上的第一插接部和第二插接部插接,且所述不同的底板的参数不完全相同;其中,所述第三插接部和所述第一插接部彼此插接的位置及所述第四插接部和所述第二插接部彼此插接的位置分别设置有多个引脚,所述第三插接部和所述第四插接部的引脚中至少包括PCI E4.0引脚。
在一些实施例中,所述核心板上还设置有双倍速率同步动态随机存储器,所述双倍速率同步动态随机存储器与所述中央处理器电连接。
在一些实施例中,所述核心板的板体形状为矩形,所述核心板的宽小于95毫米;和/或,所述核心板的正投影区域在所述底板上。
在一些实施例中,所述核心板的长为140毫米,宽为80毫米。
在一些实施例中,所述第三插接部和所述第四插接部均为插槽。
在一些实施例中,所述第一插接部、所述第二插接部、所述第三插接部及所述第四插接部分别设置有120个引脚,且所述第三插接部的120个引脚和所述第一插接部的120个引脚一一对应,所述第四插接部的120个引脚和所述第二插接部的120个引脚一一对应。
在一些实施例中,所述输入/输出接口包括:显卡插槽、M.2NVMe固态硬盘接口、4G/5G通信接口、WI F I/BT接口、SATA接口及高速串行计算机扩展总线标准接口中的至少一个。
第二方面,本申请提供一种电子设备,所述电子设备包括:上述中任一项所述的核心板结构。
本申请提供一种核心板结构及电子设备,通过将现有技术中的低速信号(PCIE3.0×4)替换为高速信号(PC I E4.0×4),由此能够将核心板强大的高速信号(PCI E4.0×4)引出,从而使得通过底板能够与电子设备(如:电脑)的高速显卡和/或固态硬盘(So li d State Di sk,简称SSD)连接,以使电子设备(如:电脑)能够实现更高速的信号传输。
上述说明仅是本申请技术方案的概述,为了能够更清楚了解本申请的技术手段,并可依照说明书的内容予以实施,以下以本申请的较佳实施例并配合附图详细说明如后。
附图说明
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例的核心板结构的示意图;
图2为本申请实施例的核心板结构的核心板的示意图一;
图3为本申请实施例的核心板结构的核心板的示意图二;
图4为本申请实施例的核心板结构的信号设置示意图;
图5为现有技术的核心板结构的信号设置示意图。
附图标记说明:
1、核心板结构;11、核心板;111、中央处理器;112、第一插接部;113、第二插接部;12、底板;121、第三插接部;122、第四插接部;
11'、核心板;111'、中央处理器;112'、第一插接部;113'、第二插接部;12'、底板;121'、第三插接部;122'、第四插接部。
具体实施方式
为使本申请实施方式的目的、技术方案和优点更加清楚,下面将结合本申请实施方式中的附图,对本申请实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式是本申请一部分实施方式,而不是全部的实施方式。基于本申请中的实施方式,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施方式,都属于本申请保护的范围。因此,以下对在附图中提供的本申请的实施方式的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施方式。
在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
第一方面
本申请实施例提供一种核心板结构1,参见图1至图4所示,核心板结构1包括:核心板11和底板12,核心板11具有彼此相背的第一侧和第二侧,第一侧设置有中央处理器111,第二侧设置有第一插接部112和第二插接部113,底板12设置有第三插接部121、第四插接部122及输入/输出接口,第三插接部121和第四插接部122位于底板12的一侧,不同的底板12上的第三插接部121和第四插接部122均能够与核心板11上的第一插接部112和第二插接部113插接,且不同的底板12的参数不完全相同;其中,第三插接部121和第一插接部112彼此插接的位置及第四插接部122和第二插接部113彼此插接的位置分别设置有多个引脚,第三插接部121和第四插接部122的引脚中至少包括PC I E4.0引脚。
具体来讲,上述中的核心板11的第一侧设置有中央处理器111,即第一侧设置有CPU(centra l process i ng un i t)。上述中的核心板11的第二侧设置有第一插接部112和第二插接部113,第一插接部112能够与其他插接结构插接以实现彼此之间信号的传输,比如:第一插接部112与底板12上的第三插接部121插接以能够实现第一插接部112和底板12之间信号的传输;同样的,第二插接部113能够与其他插接结构插接以能够实现彼此之间信号的传输,比如:第二插接部113与底板12上的第四插接部122插接以能够实现第二插接部113和底板12之间信号的传输。
上述中的底板12上的输入/输出接口是核心板结构1上用于与电子设备(如:电脑,以下以电脑为例说明)的具体结构连接的连接结构,其设置形成可以根据电脑上的连接结构来设置。上述中的不同的底板12的第三插接部121和第四插接部122均能够与核心板11上的第一插接部112和第二插接部113插接,也就是说,不同的底板12能够与同一个或者同样结构的核心板11连接,比如:参见图4所示,底板12的第三插接部121能够与核心板11的第一插接部112插接且底板12的第四插接部122能够与核心板11的第二插接部113插接,使底板12能够和核心板11之间能够进行信号的传输,且底板12和核心板11形成的核心板结构1至少能够向核心板结构1所在的电脑发出信号,再参见图5所示,底板12'的第三插接部121'能够与核心板11'的第一插接部112'插接且底板12'的第四插接部122'能够与核心板11'的第二插接部113'插接,使底板12'能够和核心板11'之间能够进行信号的传输,且底板12'和核心板11'形成的核心板结构至少能够向核心板结构所在的电脑发出信号,而图4中的核心板11和图5中的核心板11'结构一致。上述中的不同的底板12的参数不完全相同,参数可以是信号级别,也可以是其他参数,比如:参见图4和图5所示,两个底板12上的信号级别不同,图4中的信号级别高于图5中的信号级别,以使图4中的核心板11上更多的高速信号能够被引出。
上述中的第三插接部121和第一插接部112彼此插接的位置及第四插接部122和第二插接部113彼此插接的位置分别设置有多个引脚,也就是说,第三插接部121和第一插接部112彼此插接后通过两者对应的引脚的连接以实现第三插接部121和第一插接部112之间信号的传输,而第四插接部122和第二插接部113彼此插接后通过两者对应的引脚的连接以实现第四插接部122和第二插接部113之间信号的传输。上述中的第三插接部121和第四插接部122的引脚中至少包括PCI E4.0引脚,PCI E4.0引脚将以每秒16吉比特的速度(GT/s)进行比特率,而图5中的现有技术中的PCI E3.0引脚以每秒8吉比特的速度(GT/s)进行比特率,也就是说,本申请的PCI E4.0引脚所提供的带宽相较于现有技术的PCI E3.0增加一倍,而PC I E4.0引脚的设置使得本申请的核心板结构1能够支持电脑上的高速显卡、也能够支持高速的M.2NVMe SSD(PC I E4.0和PCI E3.0)。
本实施例中,将现有技术中的低速信号(PC I E3.0×4)替换为高速信号(PCIE4.0×4),由此能够将核心板11强大的高速信号(PCI E4.0×4)引出,从而使得通过底板12能够与电子设备(如:电脑)的高速显卡和/或固态硬盘(So l i d State D i sk,简称SSD)连接,以使电子设备(如:电脑)能够实现更高速的信号传输。另外,低速信号(PC I E3.0×4)的使用频率极低,替换后对用户的使用影响很小,而且替换后能够释放底板12和核心板11之间更多的信号资源,如:释放了多个PCI E3.0通道和1个USB信号,保证了核心板11上更多的高速信号的引出,由此可以满足更多的扩展要求。
在一些实施例中,参见图4所示,核心板11上还设置有双倍速率同步动态随机存储器,双倍速率同步动态随机存储器与中央处理器111电连接。由此,能够提升核心板11的存储速率。
在一些实施例中,参见图1至图3所示,核心板11的板体形状为矩形,核心板11的宽小于95毫米;和/或,核心板11的正投影区域在底板12上。
具体来讲,上述中的核心板11的宽小于95毫米,这里,由于双倍速率同步动态随机存储器是核心板11上最大的结构,而双倍速率同步动态随机存储器的长小于80毫米,如此,当将双倍速率同步动态随机存储器的长度方向对应于核心板11的宽度方向并与核心板11的一侧表面连接,并将双倍速率同步动态随机存储器的长度所对应的核心板11的边缘余量做小一些,并将其他核心板11上的结构设置在双倍速率同步动态随机存储器宽度方向的两侧,由此能够使核心板11的宽小于95毫米。这里,由于核心板11宽度的限定,而核心板11上的元器件数量基本固定,如此使得核心板11的长度尺寸略大,也就形成核心板11更窄的高集成设计,更利于集成在便携式设备中使用,比如:一体机、零售店面智能网关及一体式会议设备等。
上述中的核心板11的正投影区域在底板12上,也就是说,插接在底板12上的核心板11的边缘在底板12的边缘内,由此使得核心板结构1的结构更集中,所占体积更小。
在一些实施例中,参见图1至图3所示,核心板11的长为140毫米,宽为80毫米。这里,将双倍速率同步动态随机存储器的长度所对应的核心板11的边缘余量做的更小一些即可实现,由此能够实现核心板11更窄的高集成设计,更利于集成在便携式设备中使用,比如:一体机、零售店面智能网关及一体式会议设备等。
在一些实施例中,第三插接部121和第四插接部122均为插槽。如此,第一插接部112和第二插接部113为插接凸部,由此能够实现第三插接部121和第一插接部112之间的插接及第四插接部122和第二插接部113之间的插接。插接的方式不仅方便,而且快速,从而使得核心板11和底板12之间的组装速度快。
在一些实施例中,参见图4所示,第一插接部112、第二插接部113、第三插接部121及第四插接部122分别设置有120个引脚,且第三插接部121的120个引脚和第一插接部112的120个引脚一一对应,第四插接部122的120个引脚和第二插接部113的120个引脚一一对应。第三插接部121和第四插接部122的引脚中包括图4中所示出的所有信号设置,由此能够使核心板11上的高速信号被尽可能的引出。
在一些实施例中,参见图4所示,输入/输出接口包括:显卡插槽、M.2NVMe固态硬盘接口、4G/5G通信接口、WI F I/BT接口、SATA接口及高速串行计算机扩展总线标准接口中的至少一个。
具体来讲,上述中的显卡插槽和M.2NVMe固态硬盘接口通过PCI E4.0×4信号的引脚来实现的,4G/5G通信接口通过PC I E3.0×1(P7)+USB2.0信号的引脚来实现的,WI F I/BT接口通过PC I E3.0×1(P6)信号的引脚来实现的,SATA接口通过PCI E3.0×2(P11/12)信号的引脚来实现的,高速串行计算机扩展总线标准接口通过USB3.0+2.0信号的引脚来实现的。
实施例:
一种核心板结构1,参见图1至图4所示,核心板结构1包括:
核心板11,核心板11的板体形状为矩形,核心板11的长为140毫米,宽为80毫米。核心板11具有彼此相背的第一侧和第二侧,第一侧设置有中央处理器111,第二侧设置有第一插接部112和第二插接部113,第一插接部112和第二插接部113为插接凸部。核心板11上还设置有双倍速率同步动态随机存储器,双倍速率同步动态随机存储器与中央处理器111电连接。
底板12,底板12设置有第三插接部121、第四插接部122及输入/输出接口。第三插接部121和第四插接部122均为插槽,第三插接部121和第四插接部122位于底板12的一侧,不同的底板12上的第三插接部121和第四插接部122均能够与核心板11上的第一插接部112和第二插接部113插接,且彼此连接后核心板11的正投影区域在底板12上。输入/输出接口包括:显卡插槽、M.2NVMe固态硬盘接口、4G/5G通信接口、WI F I/BT接口、SATA接口及高速串行计算机扩展总线标准接口。
其中,第一插接部112、第二插接部113、第三插接部121及第四插接部122分别设置有120个引脚,且第三插接部121的120个引脚和第一插接部112的120个引脚一一对应,第四插接部122的120个引脚和第二插接部113的120个引脚一一对应,第三插接部121和第四插接部122的引脚中包括图4中所示出的所有信号设置,比如:PCI E4.0引脚。
本实施例中,通过PCI E4.0×4引脚的设置可扩展出标准的PCI EX16的显卡插槽,其可支持高速M.2NVMe SSD(PCI E4.0和PCI E3.0),且本实施例能够同时支持4G/5G和wi fi/BT的无线通信、2.5/3.5寸盘的标准SATA接口、PCI E扩展卡。以使的本申请适用更广阔的应用场景,可通过移动CPU实现台式机的应用。
第二方面
本申请提供一种电子设备,电子设备包括:上述中任一项的核心板结构1。这里的电子设备可以是笔记本电脑,也可以是一体机,还可以是其他电子设备。
本实施例中,通过将上述中的核心板结构1设置在电子设备中,使电子设备(如:电脑)能够实现更高速的信号传输,由此能够提升用户的使用感。
需要说明的是,本申请实施例提供的电子设备中的核心板结构与上述中所述的核心板结构实施例的描述是类似的,具有同上述中核心板结构实施例相似的有益效果。对于本申请电子设备实施例中未披露的技术细节,请参照本申请中核心板结构实施例的描述而理解,此处不再赘述。
在本申请的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
另外,在本申请的描述中,需要理解的是,术语“纵”、“横”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“轴向”、“径向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
此外,在本申请中,除非另有明确的规定和限定,术语“连接”、“相连”等应做广义理解,例如可以是机械连接,也可以是电连接;可以是直接连接,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定、对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。
Claims (8)
1.一种核心板结构,其特征在于,包括:
核心板,所述核心板具有彼此相背的第一侧和第二侧,所述第一侧设置有中央处理器,所述第二侧设置有第一插接部和第二插接部;和,
底板,所述底板设置有第三插接部、第四插接部及输入/输出接口,所述第三插接部和所述第四插接部位于所述底板的一侧,不同的底板上的第三插接部和第四插接部均能够与所述核心板上的第一插接部和第二插接部插接,且所述不同的底板的参数不完全相同;
其中,所述第三插接部和所述第一插接部彼此插接的位置及所述第四插接部和所述第二插接部彼此插接的位置分别设置有多个引脚,所述第三插接部和所述第四插接部的引脚中至少包括PCIE4.0引脚。
2.根据权利要求1所述的核心板结构,其特征在于,
所述核心板上还设置有双倍速率同步动态随机存储器,所述双倍速率同步动态随机存储器与所述中央处理器电连接。
3.根据权利要求2所述的核心板结构,其特征在于,
所述核心板的板体形状为矩形,所述核心板的宽小于95毫米;和/或,
所述核心板的正投影区域在所述底板上。
4.根据权利要求3所述的核心板结构,其特征在于,
所述核心板的长为140毫米,宽为80毫米。
5.根据权利要求1至4中任一项所述的核心板结构,其特征在于,
所述第三插接部和所述第四插接部均为插槽。
6.根据权利要求5所述的核心板结构,其特征在于,
所述第一插接部、所述第二插接部、所述第三插接部及所述第四插接部分别设置有120个引脚,且所述第三插接部的120个引脚和所述第一插接部的120个引脚一一对应,所述第四插接部的120个引脚和所述第二插接部的120个引脚一一对应。
7.根据权利要求1所述的核心板结构,其特征在于,
所述输入/输出接口包括:显卡插槽、M.2NVMe固态硬盘接口、4G/5G通信接口、WIFI/BT接口、SATA接口及高速串行计算机扩展总线标准接口中的至少一个。
8.一种电子设备,其特征在于,包括:
权利要求1至7中任一项所述的核心板结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320348998.9U CN219392556U (zh) | 2023-02-23 | 2023-02-23 | 一种核心板结构及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320348998.9U CN219392556U (zh) | 2023-02-23 | 2023-02-23 | 一种核心板结构及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219392556U true CN219392556U (zh) | 2023-07-21 |
Family
ID=87194821
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202320348998.9U Active CN219392556U (zh) | 2023-02-23 | 2023-02-23 | 一种核心板结构及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219392556U (zh) |
-
2023
- 2023-02-23 CN CN202320348998.9U patent/CN219392556U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7744426B2 (en) | Electrical connector with improved contact arrangement | |
KR101287247B1 (ko) | 정렬 범프 및 노치를 사용한 커넥터 정렬 | |
US7682200B2 (en) | Electrical connector with improved contacts and transition module | |
US9990328B2 (en) | Increased data flow in universal serial bus (USB) cables | |
US20140315431A1 (en) | Combination USB Connector and MicroSD Flash Card Connector | |
TWI342644B (en) | Connector with usb and esata interface | |
EP4020717A1 (en) | Ultra slim module form factor and connector architecture for inline connection | |
CN108874711B (zh) | 一种优化散热的硬盘背板系统 | |
JP2013222708A (ja) | ガイド部付きコネクタ | |
CN204333327U (zh) | 电子卡连接器及其卡托 | |
US6461170B1 (en) | Stacked electronic integrated card assembly with multi-function shared interface | |
CN219392556U (zh) | 一种核心板结构及电子设备 | |
US20220346243A1 (en) | Electronic equipment that provides multi-function slots | |
US20080022028A1 (en) | Interface card and a computer motherboard which are used in a horizontal adaptation | |
CN104485532A (zh) | 电子卡连接器及其卡托 | |
CN213518082U (zh) | 硬盘转接装置、硬盘组件和电子设备 | |
US6198632B1 (en) | Slim media jack | |
JP3198372U (ja) | 電気コネクタ | |
EP1892632A1 (en) | Interface card and a computer motherboard which are used in a horizontal adaptation | |
CN220020278U (zh) | 一种多网口可扩充主板 | |
CN115114210B (zh) | Altra max中央处理器PCIe资源扩展装置 | |
CN220357547U (zh) | 具强化散热效果的边缘计算设备 | |
CN214896408U (zh) | 一种主板及计算机设备 | |
CN110825193A (zh) | 连接扩展卡的方法、转接卡模块及其应用的服务器 | |
CN220509365U (zh) | 网络卡及服务器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |