CN217467658U - Pcie转接板 - Google Patents

Pcie转接板 Download PDF

Info

Publication number
CN217467658U
CN217467658U CN202221142329.8U CN202221142329U CN217467658U CN 217467658 U CN217467658 U CN 217467658U CN 202221142329 U CN202221142329 U CN 202221142329U CN 217467658 U CN217467658 U CN 217467658U
Authority
CN
China
Prior art keywords
connector
pcie
communicated
golden finger
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221142329.8U
Other languages
English (en)
Inventor
舒小兰
付师福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yanxiang Smart Iot Technology Co ltd
Original Assignee
Yanxiang Smart Iot Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yanxiang Smart Iot Technology Co ltd filed Critical Yanxiang Smart Iot Technology Co ltd
Priority to CN202221142329.8U priority Critical patent/CN217467658U/zh
Application granted granted Critical
Publication of CN217467658U publication Critical patent/CN217467658U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

本实用新型提供一种PCIE转接板,包括:金手指、PCIE切换电路、第一连接器和第二连接器;所述金手指与所述PCIE切换电路通信连接,所述PCIE切换电路与所述第一连接器和第二连接器选择性通信连接;第一连接器和第二连接器分别用于与不同的规格的AI加速卡通信连接;所述PCIE切换电路用于检测第一连接器是否连通有AI加速卡,在第一连接器未连通有AI加速卡时控制金手指与第二连接器连通,在第一连接器连通有AI加速卡时控制金手指与第一连接器连通。本实用新型能够降低主板的调试难度。

Description

PCIE转接板
技术领域
本实用新型涉及电子设备配件技术领域,尤其涉及一种PCIE转接板。
背景技术
随着网络基础设施和智能系统高度集成技术的发展,工控机的技术和产品逐渐步入AI时代。当前,新时期下工控机的智能化还在发展中,为了推动工控机智能化,越来越多的工控机厂商开始在工控机中适配AI(人工智能)加速卡。其中,AI加速卡通过PCIE(peripheral component interconnect express,高速串行计算机扩展总线标准)通道与主板进行信号传输。
但现有的AI加速卡的兼容性差,由于AI加速卡所使用的连接器和工作电压的不同,工控机中的主板若要调试其它AI加速卡必须再次重新设计原理图及PCB(印刷电路板),增加其它连接器,如此不仅极大的增加了主板的设计成本,而且增大了主板的调试难度,同时还造成了PCIE资源的浪费。
实用新型内容
为解决上述问题,本实用新型提供的PCIE转接板,通过设置PCIE切换电路、第一连接器和第二连接器与金手指连接,能够降低主板的设计成本和主板的调试难度,同时还能够避免PCIE资源的浪费。
本实用新型提供一种PCIE转接板,包括:金手指、PCIE切换电路、第一连接器和第二连接器;
所述金手指与所述PCIE切换电路通信连接,所述PCIE切换电路与所述第一连接器和第二连接器选择性通信连接;
第一连接器和第二连接器分别用于与不同的规格的AI加速卡通信连接;
所述PCIE切换电路用于检测第一连接器是否连通有AI加速卡,在第一连接器未连通有AI加速卡时控制金手指与第二连接器连通,在第一连接器连通有AI加速卡时控制金手指与第一连接器连通。
可选地,所述PCIE切换电路包括:控制电路和选控芯片;
所述选控芯片包括:芯片本体、A通路和B通路;
所述芯片本体通过控制电路与所述第一连接器电连接,所述芯片本体通过所述A通路与所述第一连接器选择性通信连接,所述芯片本体通过所述B通路与所述第二连接器选择性通信连接;
所述芯片本体用于通过控制电路检测第一连接器是否连通有AI加速卡,在第一连接器未连通有AI加速卡时,控制A通道关闭,并控制B通道打开,以使金手指通过B通道与第二连接器连通。
可选地,所述金手指与所述芯片本体通信连接;
所述芯片本体还用于在第一连接器连通有AI加速卡时,控制A通道打开,并控制B通道关闭,以使金手指通过A通道与第一连接器连通。
可选地,所述控制电路包括:上拉电阻、第一检测管脚和第二检测管脚;
所述第一检测管脚的一端与芯片本体电连接,所述第一检测管脚的另一端与第一连接器电连接,所述第二检测管脚的一端与第一连接器电连接,所述第二检测管脚的另一端接地;
所述上拉电阻的一端与所述第一检测管脚的一端电连接;
所述第一连接器用于在第一连接器连接AI加速卡时,将第一检测管脚和第二检测管脚连通,以使第一检测管脚向芯片本体输出低电平;
所述上拉电阻用于在第一检测管脚和第二检测管脚未连通时,使第一检测管脚向芯片本体输出高电平;
所述芯片本体用于在第一检测管脚检测到高电平时,控制A通道关闭,并控制B通道打开,以使金手指通过B通道与第二连接器连通;
所述芯片本体用于在第一检测管脚检测到低电平时,控制A通道打开,并控制B通道关闭,以使金手指通过A通道与第一连接器连通。
可选地,所述PCIE转接板还包括:电压转换电路;
所述电压转换电路的一端与金手指电连接,所述电压转换电路的另一端与第一连接器和/或第二连接器电连接;
所述电压转换电路用于将金手指引入的电压转成第一连接器和/或第二连接器的工作电压。
可选地,所述金手指引入的电压包括:12V和3.3V;
所述第一连接器的工作电压为3.8V,所述第二连接器的工作电压为3.3V。
金手指中引入的3.3V的供压端与第二连接器电连接;
金手指中引入的12V的供压端通过电压转换电路与第一连接器电连接;
电压转换电路用于将12V的电压转换成3.8V的电压输出至第一连接器。
可选地,所述PCIE转接板还包括:时钟转换电路;
所述时钟转换电路的一端与所述金手指电连接,所述时钟转换电路的另一端分别与第一连接器和第二连接器电连接;
所述时钟转换电路用于将金手指提供的一对差分时钟信号扩展为至少两对差分时钟信号,以使第一连接器和第二连接器分别配置一对差分时钟信号。
可选地,所述金手指包括:PCIEX4金手指。
可选地,所述第一连接器包括:144PIN的自定义连接器。
可选地,所述第二连接器包括:M.2连接器。
本实用新型实施例提供的PCIE转接板,通过设置PCIE切换电路、第一连接器和第二连接器与金手指连接,能够使与主板连接的金手指与多个不同规格的AI加速卡进行数据的传输。具体的,PCIE切换电路可根据第一连接器与AI加速卡的连接情况,控制金手指与第一连接器和第二连接器的连通关系,使得当第一连接器未连通有AI加速卡时控制金手指与第二连接器连通的AI加速卡进行通信,当第一连接器连通有AI加速卡时控制金手指与第一连接器连通的AI加速卡进行通信,从而无需对主板进行重新设计或增加其他连接器,进而降低的主板的设计成本和主板的调试难度,同时实现了插卡后PCIE资源的自动切换,避免了工控机上主板的PCIE资源的浪费,且无需手动切换,增强了产品的灵活性和实用性。
附图说明
图1为本申请一实施例的PCIE转接板的示意性结构图;
图2为本申请一实施例的PCIE转接板局部的示意性结构图。
附图标记
1、金手指;2、PCIE切换电路;21、控制电路;R1、上拉电阻;22、选控芯片;3、电压转换电路;4、时钟转换电路;51、第一连接器;52、第二连接器。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
需要说明的是,在本实用新型中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。
本实施例提供一种PCIE转接板,该PCIE转接板包括:金手指1、PCIE切换电路2、电压转换电路3、时钟转换电路4、第一连接器51和第二连接器52;
所述金手指1与所述PCIE切换电路2通信连接;所述PCIE切换电路2与所述第一连接器51和第二连接器52选择性通信连接;所述电压转换电路3的一端与金手指1电连接,所述电压转换电路3的另一端与第一连接器51和/或第二连接器52电连接;所述时钟转换电路4的一端与所述金手指1电连接,所述时钟转换电路4的另一端分别与第一连接器51和第二连接器52电连接。
所述金手指1用于通过主板上预留的PCIE槽与主板电连接;第一连接器51和第二连接器52分别用于与不同的规格的AI加速卡通信连接;所述电压转换电路3用于将金手指1引入的电压转成第一连接器51和/或第二连接器52的工作电压;所述时钟转换电路4用于将金手指1提供的一对PCIE差分时钟信号,扩展为两对PCIE差分时钟信号,以使第一连接器51和第二连接器52分别配置一对PCIE差分时钟信号;所述PCIE切换电路2用于检测第一连接器51是否连通有AI加速卡,在第一连接器51未连通有AI加速卡时控制金手指1与第二连接器52连通,在第一连接器51连通有AI加速卡时控制金手指1与第一连接器51连通。
其中,金手指1可以为任一与主板上预留的PCIE槽适配的连接件;所述第一连接器51和第二连接器52为可以分别与不同AI加速卡连接的连接器。在本实施例中,所述金手指1为PCIEX4金手指1;所述第一连接器51为144PIN的自定义连接器;所述第二连接器52为M.2连接器,如M.2KEY E+M连接器;所述时钟转换电路4为时钟buffer芯片,如9DBL411,但不限于此。
需要说明的,所述PCIE切换电路2包括:控制电路21和选控芯片22。其中,所述选控芯片22包括:芯片本体、A通路和B通路。
所述金手指1与所述芯片本体电连接;所述芯片本体通过控制电路21与所述第一连接器51电连接,所述芯片本体通过所述A通路与所述第一连接器51选择性通信连接,所述芯片本体通过所述B通路与所述第二连接器52选择性通信连接。
所述芯片本体用于通过控制电路21检测第一连接器51是否连通有AI加速卡,在第一连接器51未连通有AI加速卡时,控制A通道关闭,并控制B通道打开,以使金手指1通过B通道与第二连接器52连通。所述芯片本体还用于在第一连接器51连通有AI加速卡时,控制A通道打开,并控制B通道关闭,以使金手指1通过A通道与第一连接器51连通。
在本实施例中,所述芯片本体为ASM1480,但不限于此。芯片本体通过控制A通路和B通路开启与关闭,从而实现PCIE切换电路2与所述第一连接器51和第二连接器52间的选择性通信连接。
所述控制电路21包括:上拉电阻R1、第一检测管脚和第二检测管脚。
所述第一检测管脚的一端与芯片本体电连接,所述第一检测管脚的另一端与第一连接器51电连接;所述第二检测管脚的一端与第一连接器51电连接,所述第二检测管脚的另一端接地;所述上拉电阻R1的一端与所述第一检测管脚的一端电连接所述上拉电阻R1的另一端与PCIE转接板中的供电端电连接。
所述第一连接器51还用于在第一连接器51连接AI加速卡时,将第一检测管脚和第二检测管脚短接,以使第一检测管脚向芯片本体输出低电平,即芯片本体的片选端SEL为低电平;所述上拉电阻R1用于在第一检测管脚和第二检测管脚未连通时,使第一检测管脚向芯片本体输出高电平,即芯片本体的片选端SEL为高电平;所述芯片本体用于在第一检测管脚检测到高电平时,控制A通道关闭,并控制B通道打开,以使金手指1通过B通道与第二连接器52连通;所述芯片本体用于在第一检测管脚检测到低电平时,控制A通道打开,并控制B通道关闭,以使金手指1通过A通道与第一连接器51连通。
在本实施例中,所述第一检测管脚为第一连接器51内部的P_DETECT_OUT;所述第二检测管脚为第一连接器51内部的P_DETECT_IN。所述控制电路21结构简单,降低了PCIE转接板制作成本。通过设置控制电路21使得该PCIE转接板可通过在位检测自动切换PCIE信号至对应的AI加速卡。
需要说明的是,所述金手指1通过外接的主板上的PCIEX4槽引入的电压包括:12V和3.3V,所述第一连接器51的工作电压为3.8V,所述第二连接器52的工作电压为3.3V,但不限于此。其中,金手指1中引入的3.3V的供压端直接与第二连接器52电连接;金手指1中引入的12V的供压端通过电压转换电路3与第一连接器51电连接。电压转换电路3用于将12V的电压转换成3.8V的电压输出至第一连接器51。对于电压转换电路3可以为降压芯片,如NB691,本实施例不做具体限定。通过设置电压转换电路3能够使连接有该PCIE转接板的主板与不同工作电压的AI加速卡进行交互,进一步提高了主板的兼容性。
该PCIE转接板通过设置PCIE切换电路2、第一连接器51和第二连接器52与金手指1连接,能够使与主板连接的金手指1与多个不同规格的AI加速卡进行数据的传输,如此给工控机厂商提供了更多调试选择,增强了产品自身的竞争能力,同时还实现插卡后自动切换PCIE资源,避免工控机主板的PCIE资源的浪费,且无需手动切换,进一步增强了产品的灵活性和实用性。
对于大部分工控机而言,工控机主板上都会预留PCIEX4槽,即使AI加速卡使用非标的自定义连接器,通过安装有本实用新型中的PCIE转接板的工控机也可以在不改动原主板的条件下调试AI功能,如此不仅降低了主板的设计成本而且提高了主板的调试效率。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利要求的保护范围为准。

Claims (10)

1.一种PCIE转接板,其特征在于,包括:金手指、PCIE切换电路、第一连接器和第二连接器;
所述金手指与所述PCIE切换电路通信连接,所述PCIE切换电路与所述第一连接器和第二连接器选择性通信连接;
第一连接器和第二连接器分别用于与不同的规格的AI加速卡通信连接;
所述PCIE切换电路用于检测第一连接器是否连通有AI加速卡,在第一连接器未连通有AI加速卡时控制金手指与第二连接器连通,在第一连接器连通有AI加速卡时控制金手指与第一连接器连通。
2.根据权利要求1所述的PCIE转接板,其特征在于,所述PCIE切换电路包括:控制电路和选控芯片;
所述选控芯片包括:芯片本体、A通路和B通路;
所述芯片本体通过控制电路与所述第一连接器电连接,所述芯片本体通过所述A通路与所述第一连接器选择性通信连接,所述芯片本体通过所述B通路与所述第二连接器选择性通信连接;
所述芯片本体用于通过控制电路检测第一连接器是否连通有AI加速卡,在第一连接器未连通有AI加速卡时,控制A通道关闭,并控制B通道打开,以使金手指通过B通道与第二连接器连通。
3.根据权利要求2所述的PCIE转接板,其特征在于,所述金手指与所述芯片本体通信连接;
所述芯片本体还用于在第一连接器连通有AI加速卡时,控制A通道打开,并控制B通道关闭,以使金手指通过A通道与第一连接器连通。
4.根据权利要求2所述的PCIE转接板,其特征在于,所述控制电路包括:上拉电阻、第一检测管脚和第二检测管脚;
所述第一检测管脚的一端与芯片本体电连接,所述第一检测管脚的另一端与第一连接器电连接,所述第二检测管脚的一端与第一连接器电连接,所述第二检测管脚的另一端接地;
所述上拉电阻的一端与所述第一检测管脚的一端电连接;
所述第一连接器用于在第一连接器连接AI加速卡时,将第一检测管脚和第二检测管脚连通,以使第一检测管脚向芯片本体输出低电平;
所述上拉电阻用于在第一检测管脚和第二检测管脚未连通时,使第一检测管脚向芯片本体输出高电平;
所述芯片本体用于在第一检测管脚检测到高电平时,控制A通道关闭,并控制B通道打开,以使金手指通过B通道与第二连接器连通;
所述芯片本体用于在第一检测管脚检测到低电平时,控制A通道打开,并控制B通道关闭,以使金手指通过A通道与第一连接器连通。
5.根据权利要求1所述的PCIE转接板,其特征在于,所述PCIE转接板还包括:电压转换电路;
所述电压转换电路的一端与金手指电连接,所述电压转换电路的另一端与第一连接器和/或第二连接器电连接;
所述电压转换电路用于将金手指引入的电压转成第一连接器和/或第二连接器的工作电压。
6.根据权利要求5所述的PCIE转接板,其特征在于,所述金手指引入的电压包括:12V和3.3V;
所述第一连接器的工作电压为3.8V,所述第二连接器的工作电压为3.3V;
金手指中引入的3.3V的供压端与第二连接器电连接;
金手指中引入的12V的供压端通过电压转换电路与第一连接器电连接;
电压转换电路用于将12V的电压转换成3.8V的电压输出至第一连接器。
7.根据权利要求1所述的PCIE转接板,其特征在于,所述PCIE转接板还包括:时钟转换电路;
所述时钟转换电路的一端与所述金手指电连接,所述时钟转换电路的另一端分别与第一连接器和第二连接器电连接;
所述时钟转换电路用于将金手指提供的一对差分时钟信号扩展为至少两对差分时钟信号,以使第一连接器和第二连接器分别配置一对差分时钟信号。
8.根据权利要求2所述的PCIE转接板,其特征在于,所述金手指包括:PCIEX4金手指。
9.根据权利要求1所述的PCIE转接板,其特征在于,所述第一连接器包括:144PIN的自定义连接器。
10.根据权利要求1所述的PCIE转接板,其特征在于,所述第二连接器包括:M.2连接器。
CN202221142329.8U 2022-05-13 2022-05-13 Pcie转接板 Active CN217467658U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221142329.8U CN217467658U (zh) 2022-05-13 2022-05-13 Pcie转接板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221142329.8U CN217467658U (zh) 2022-05-13 2022-05-13 Pcie转接板

Publications (1)

Publication Number Publication Date
CN217467658U true CN217467658U (zh) 2022-09-20

Family

ID=83274609

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221142329.8U Active CN217467658U (zh) 2022-05-13 2022-05-13 Pcie转接板

Country Status (1)

Country Link
CN (1) CN217467658U (zh)

Similar Documents

Publication Publication Date Title
CN102540060A (zh) 一种数字集成电路芯片测试系统
CN105071484B (zh) 一种具有数据交换功能的终端的充电方法和装置
CN216817397U (zh) 一种背板和转换卡
CN108599530A (zh) 一种供电模式转换器以及供电模式转换方法
CN102445981B (zh) 数据传输系统以及数据传输方法
CN108459981B (zh) 多功能信号转换电路和转换器
CN217467658U (zh) Pcie转接板
CN205016791U (zh) USB Type-C连接器模块
CN103311766A (zh) 移动设备转接装置及工作模式切换方法
CN206742881U (zh) 具功率指示功能的缆线结构
CN114661646A (zh) 串口转接控制电路
CN214176363U (zh) 系统级仿真加速器验证环境用pcie设备板卡扩展连接装置
CN212256300U (zh) 一种方便的多串口卡
CN103853572A (zh) 一种开机的方法及电子设备
CN111400220A (zh) 线缆及其使用方法
CN215954301U (zh) 基于btb链接的usb扩展装置及usb扩展系统
CN201345082Y (zh) 易更换芯片模块的计算机装置
CN111782455A (zh) 一种用于测试屏幕端产品的便携式设备
CN213521318U (zh) 多输入单输出聚能充电线材
CN218332569U (zh) 一种多载体数据资源转换装置
CN215339946U (zh) 接口电路及电子设备
CN219041767U (zh) 一种无线非接触连接器系统电路
CN218676032U (zh) 一种基于usb3.0的双设备切换电路
CN218383839U (zh) 一种并口扩展装置
CN116155389B (zh) 一种光模块调试系统和方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant