CN217282892U - 断电时长检测电路及电子设备 - Google Patents
断电时长检测电路及电子设备 Download PDFInfo
- Publication number
- CN217282892U CN217282892U CN202123388120.8U CN202123388120U CN217282892U CN 217282892 U CN217282892 U CN 217282892U CN 202123388120 U CN202123388120 U CN 202123388120U CN 217282892 U CN217282892 U CN 217282892U
- Authority
- CN
- China
- Prior art keywords
- circuit
- charge
- discharge
- power
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/40—Control techniques providing energy savings, e.g. smart controller or presence detection
Landscapes
- Direct Current Feeding And Distribution (AREA)
Abstract
本申请实施例提供一种断电时长检测电路及电子设备。该电路包括:IOT模块、至少一个防倒流电路、至少一个充放电电路;IOT模块包括电源端口、至少一个输出端口、接地端口、微处理单元;电源端口与防倒流电路的第一端电性连接,防倒流电路的第二端、充放电电路的第一端以及输出端口电性连接,充放电电路的第二端与接地端口电性连接。本申请实施例提供的断电时长检测电路,能够根据输出端口输出的电平来准确确定断电时长所处的时间范围。
Description
技术领域
本申请涉及电路技术领域,更具体地,涉及一种断电时长检测电路及电子设备。
背景技术
随着物联网技术的迅速发展,智能设备通过物联网技术连接在一起为用户提供服务,提高用户居家的舒适度。
在使用智能设备的过程中,用户存在对智能设备进行重置的需求。相关技术中,通过对智能设备的连续多次上电及断电,对智能设备进行重置。以智能灯为例,用户对智能灯进行5次连续通断电操作,智能灯被重置,即,恢复出厂设置,断开已有网络连接的同时,删除相关数据。
然而,用户执行断电操作也可能是出于不想使用智能设备这一原因,或者,因儿童玩耍导致的误操作,该情况下,智能设备也统计有效断电次数,进而导致智能设备被误重置。
实用新型内容
本申请实施例提供一种断电时长检测电路及电子设备。
第一方面,本申请实施例提供一种断电时长检测电路,该电路包括:IOT模块、至少一个防倒流电路、至少一个充放电电路。IOT模块包括电源端口、至少一个输出端口、接地端口、微处理单元。电源端口与防倒流电路的第一端电性连接,防倒流电路的第二端、充放电电路的第一端以及输出端口电性连接,充放电电路的第二端与接地端口电性连接;防倒流电路被配置为避免电流由充放电电路回流至电源端口。充放电电路被配置为在IOT模块上电的情况下充电,在IOT模块断电的情况下放电。输出端口被配置为基于充放电电路输出的电压在高电平与低电平之间切换。微处理单元被配置为读取输出端口输出的电平,以确定IOT模块的断电时长所处的时间范围。
在一些实施例中,至少一个防倒流电路包括第一防倒流电路;至少一个输出端口包括第一输出端口;至少一个充放电电路包括第一充放电电路;第一充放电电路由IOT模块的工作电压放电至第一电平跳变电压所需的时间为第一预设时长;第一输出端口被配置为基于第一充放电电路输出的电压在高电平与低电平之间切换;微处理单元被配置为读取第一输出端口输出的电平,以确定IOT模块的断电时长所处的时间范围。
在一些实施例中,至少一个防倒流电路还包括第二防倒流电路;至少一个输出端口还包括第二输出端口;至少一个充放电电路还包括第二充放电电路;第二充放电电路由IOT模块的工作电压放电至第二电平跳变电压所需的时间为第二预设时长,第一预设时长不同于第二预设时长;第二输出端口被配置为基于第二充放电电路输出的电压在高电平与低电平之间切换;微处理单元被配置为读取第一输出端口输出的电平和/或第二输出端口输出的电平,以确定IOT模块的断电时长所处的时间范围。
在一些实施例中,第一防倒流电路包括第一二极管;第一二极管的阳极与电源端口电性连接,第一二极管的阴极与第一充放电电路的第一端电性连接;第二防倒流电路包括第二二极管;第二二极管的阳极与电源端口电性连接,第二二极管的阴极与第二充放电电路的第一端电性连接。
在一些实施例中,第一充放电电路包括第一电容、第一电阻和第二电阻;第一电阻的第一端与第一防倒流电路的第二端电性连接;第一电阻的第二端、第一电容的第一端、第二电阻的第一端、第一输出端口电性连接;第一电容的第二端、第二电阻的第二端、接地端电性连接;第二充放电电路包括第二电容、第三电阻和第四电阻;第三电阻的第一端与第二防倒流电路的第二端电性连接;第三电阻的第二端、第二电容的第一端、第四电阻的第一端、第二输出端口电性连接;第二电容的第二端、第四电阻的第二端、接地端电性连接。
第二方面,本申请实施例提供一种电子设备,该电子设备包括如第一方面所述的断电时长检测电路。
本申请实施例提供的断电时长检测电路,由于充放电电路在电源上电时进行充电,在电源断电时进行放电,充放电电路输出的电压使得输出端口在高电平至低电平之间进行切换,在预先设置充放电电路由IOT模块的工作电压放电至低电平跳变电压所需的时长的情况下,可以根据输出端口输出的电平来准确确定断电时长所处的时间范围。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一个断电时长检测电路的结构图。
图2是本申请一个实施例提供的另一个断电时长检测电路的结构图。
图3是本申请一个实施例提供的另一个断电时长检测电路的结构图。
图4是本申请一个实施例提供的电子设备的结构框图。
具体实施方式
下面详细描述本申请的实施方式,实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性地,仅用于解释本申请,而不能理解为对本申请的限制。
为了使本技术领域的人员更好地理解本申请的方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参阅图1,其示出本申请一个实施例提供的断电时长检测电路100的结构框图。该电路100包括:IOT模块10、至少一个防倒流电路11、至少一个充放电电路 12。
IOT模块10包括电源端口101、至少一个输出端口102、接地端口103、微处理单元104。
电源端口101与防倒流电路11的第一端电性连接。防倒流电路11的第二端、充放电电路12的第一端以及输出端口102电性连接。充放电电路12的第二端与接地端口103电性连接。
电源端口101用于为IOT模块10提供电力支持,其在IOT模块10上电时输出工作电压,示例性地,工作电压为3.0V。另外,在IOT模块10断电的情况下,电源端口101输出断电电压。示例性地,断电电压为0V。
防倒流电路11被配置为避免电流由充放电电路12回流至电源端口101。在IOT 模块10上电之后又断电的情况下,由于充放电电路12充电至IOT模块10的工作电压,其大于电源端口101此时输出的断电电压,也大于接地接地端口103的电压,因此电流会沿着两个方向进行流动,分别为充放电电路12指向电源端口103这一方向以及充放电电路12指向接地端口103这一方向,为避免上述情况的发生,在电源端口101和充放电电路12之间设置防倒流电路11,这样,IOT模块10断电后,电流只能沿着充放电电路12指向接地端口103这一方向流动。
防倒流电路11的数量根据充放电电路12的数量实际设定。在一些实施例中,防倒流电路11与充放电电路12的数量相同,在另一些实施例中,防倒流电路11的数量小于充放电电路12的数量,也即一个防回流电路12为至少两个充放电电路12 提供防回流支持。防倒流电路11共用一个防倒流电路11的至少两个充放电电路12 存在公共端,该公共端连接至防倒流电路11。
在本申请实施例中,仅以防倒流电路11的数量与充放电电路12的数量相同为例进行说明。通过上述方式,可以避免至少两个充放电电路12在充放电速度不一致的时候,其中一个充放电电路12的电压会通过公共端流入另一充放电电路12,此时,另一充放电电路12输出的电压受到干扰,因此无法准确确定断电时间所处的时间范围的情况发生,提高确定断电时间所处的时间范围的准确率。
防倒流电路11包括以下至少一项:二极管和MOS管。由于二极管以及MOS 管中的寄生二极管均具有单向导通特性,以二极管为例,单向导通特性是指将二极管的阳极和阴极施加正向电压时,二极管导通,将二极管的阳极和阴极施加反向电压时,二极管截止。因此可以将二极管以及包含寄生二极管的MOS管设为防倒流电路11。
充放电电路12被配置为在IOT模块10上电的时候进行充电,在IOT模块10 断电的时候进行放电。可选地,充放电电路12被配置为在IOT模块10上电时充电至IOT模块10的工作电压,IOT模块10的工作电压大于或等于电平跳变电压。电平跳变电压是指触发输出端口102在高电平与低电平之间进行跳变的电压,当充放电电路12输出的电压大于电平跳变电压时,输出端口102输出高电平,当充放电电路12输出的电压小于电平跳变电压时,输出端口102输出低电平,示例性地,电平跳变电压为0.2V。可选地,在充放电电路12的放电参数(比如充放电电路12中的电容的电容值、充放电电路12中的电阻的电阻值)确定的情况下,充放电电路12 在停止放电后输出的电压根据放电时长以及放电电流确定。
在一些实施例中,充放电电路12由IOT模块10的工作电压放电至电平跳变电压所需的时间是预先设定的,以下称为预设值。这样的话,微处理单元104能够根据输出端口102输出的电平来判断放电时长是小于预设值或者大于预设值。示例性地,充放电电路12由IOT模块10的工作电压放电至电平跳变电压所需的时间为3 秒。
充放电电路12的数量根据断电时长所处的时间范围的数量实际设定。可选地,断电时长所处的时间范围的数量减去一,也即是充放电电路12的数量。例如,断电时长所处的时间范围的数量为3时,充放电电路12的数量为2。再例如,断电时长所处的时间范围为2时,充放电电路12的数量为1。需要说明的是,在充放电电路 12存在多个的情况下,不同的充放电电路12由IOT模块10的工作电压放电至电平跳变电压所需的时间不相同。
充放电电路12包括充放电元件,比如电容元件,由于电容元件的电阻通常是预先设定的,为了能够控制充放电电路12的充放电速度、时间等参数,需要在电容元件外接电阻。在一个示例中,充放电电路12包括串联连接的第一电阻元件与指定回路。第一电阻元件的第一端与防倒流电路11的第二端电性连接,第一电阻元件的第二端与指定回路的第一端、输出端口103电性连接,指定回路的第二端与接地端口 103电性连接。指定回路是第一电容元件和第二电阻元件并联连接的回路。以下示出了电容的充电公式:
Vt=V0+(Vu-V0)*[1-exp(-t/RC)]。
其中,V0为电容的初始电压值,Vu为电容充满时的终止电压值,Vt为任意时刻t,电容上的电压值,R为第一电阻元件的电阻值,C为指定回路中的第一电容元件的电容值,exp()表示以e为底的指数。第一电容元件的电容值越大,充电速度越慢,第一电阻元件的电阻值越大,充电速度越慢。因此,可以根据充电电路充电至IOT模块10的工作电压的时间要求合理设计第一电容元件的电容值和第一电阻元件的电阻值。
以下示出了电容的放电公式。
Vt=E*exp(-t/RC))。
其中,E为电容的初始电压值,Vt为任意时刻t电容上的电压值,R为指定回路中的第二电阻元件的电阻值,C为第一电容元件的电容值。根据电容元件的放电公式可以得到,第一电容元件的电容值越大,放电速度越慢,第二电阻元件的电阻值越大,放电速度越慢。因此,可以根据充电电路由IOT模块10的工作电压放电至电平跳变电压的时间要求合理设计第一电容元件的电容值和第二电阻元件的电阻值。
输出端口102被配置为基于充放电电路12输出的电压在高电平与低电平之间跳变。可选地,输出端口102在充放电电路12输出的电压大于电平跳变电压的情况下,由低电平切换至高电平,在充放电电路12输出的电压小于电平跳变电压的情况下,由高电平切换至低电平。电平跳变电压小于或等于IOT模块10的工作电压,且大于IOT模块10的断电电压。
输出端口102与充放电电路的数量保持一致。
接地端口103被配置为为IOT模块10以及充放电电路12提供接地支持。
微处理单元104被配置为基于输出端口102输出的电平确定IOT模块10的断电时长所处的时间范围。在上文实施例中提到,充放电电路12由IOT模块10的工作电压放电至电平跳变电压所需的时长可用于划分断电时长所处的时间范围。例如,充放电电路12由IOT块10的工作电压放电至电平跳变电压的时长为3秒,则IOT 模块10的断电时长所处的时间范围小于3秒和大于3秒这两个时间范围。再例如,两个充放电电路12由IOT模块10的工作电压放电至电平跳变电压的时长分别为3 秒到10秒,则断电时长所处的时间范围包括3个,小于3秒、大于3秒且小于10 秒,大于10秒这三个时间范围。
可选地,微处理单元104基于断电时长检测电路的工作原理获取输出端口102 输出的电平与断电时长所处的时间范围之间的映射关系,在读取输出端口102输出的电平后,查找上述映射关系,以确定断电时长所处的时间范围。其中,微处理单元104基于断电时长检测电路的工作原理获取输出端口102输出的电平与断电时长所处的时间范围之间的映射关系的过程,将结合图2和图3实施例进行阐述。
本申请实施例提供的断电时长检测电路,由于充放电电路在电源上电时进行充电,在电源断电时进行放电,充放电电路输出的电压使得输出端口在高电平至低电平之间进行切换,在预先设置充放电电路由IOT模块的工作电压放电至低电平跳变电压所需的时长的情况下,可以根据输出端口输出的电平来准确确定断电时长所处的时间范围。
请参阅图2,其示出了本申请另一个实施例提供的断电时长检测电路100的框图。该断电时长检测电路100能够检测的断电时长所处的时间范围为两个。与图1 中所示的断电时长检测电路100相同,该断电时长检测电路100也包括IOT模块 10,IOT模块10也包括电源端口101、接地端口103以及微处理单元104。与图1 中所示的断电时长检测电路100不同的是,输出端口、防倒流电路、充放电电路的数量均为1。
至少一个防倒流电路包括第一防倒流电路21。至少一个输出端口包括第一输出端口2021。至少一个充放电电路包括第一充放电电路22。
电源端口101与第一防倒流电路21的第一端电性连接,第一防倒流电路21的第二端、第一输出端口以及第一充放电电路22的第一端电性连接,第一充放电电路 22的第二端与接地端口103电性连接。
第一防倒流电路21被配置为避免电流由第一充放电电路22回流至电源端口 101。在一些实施例中,第一防倒流电路21包括第一二极管211,第一二极管211 的阳极和电源端口101电性连接,第一二极管211的阴极和第一充放电电路22的第二端电性连接。当IOT模块上电时,第一充放电电路22进行充电,此时第一二极管211导通,以使得电流由电源端口101流向第一充放电电路22,当IOT模块断电时,第一充放电电路22进行放电,第一二极管211截止,此时电流由第一充放电电路22流向接地端口103,而不会由第一充放电电路22流向电源端口101。
第一充放电电路22被配置为在IOT模块上电的时候充电,在IOT模块断电放电。其中,第一充放电电路22由IOT模块的工作电压放电至第一电平跳变电压所需的时长为第一预设时长。第一预设时长可以预先设定。示例性地,第一预设时长为3秒。
在一些实施例中,第一充放电电路22包括串联连接的第一电阻222和第一指定回路。第一电阻222的第一端与第一防倒流电路21的第二端电性连接。第一电阻 222的第二端、第一指定回路的第一端、第一输出端口电性连接。第一指定回路的第二端与接地端口103电性连接。其中,第一指定回路包括并联连接的第一电容221 和第二电阻222。
在一些实施例中,第一电阻222的电阻值根据第一充放电电路22充电至IOT 模块10的工作电压的时长确定。可选地,根据电容的充电公式可以得到,第一电阻 222的电阻值与第一充放电电路22充电至IOT模块10的工作电压的时长呈正相关关系。第一电阻222的电阻值越小,则第一充放电电路22充电速度越快,第一充放电电路22充电至IOT模块10的工作电压的时长越小;第一电阻222的电阻值越大,则第一充放电电路22充电速度越慢,第一充放电电路22充电至IOT模块10 的工作电压的时长越大。
在一些实施例中,第一电容221的电容值、第二电阻223的电阻值根据第一预设时长确定。根据电容的放电公式可以得到,第一电容221的电容值与第一预设时长呈正相关关系。第一电容221的电容值越小,则第一充放电电路22放电速度越快,第一预设时长越小;第一电容221的电容值越大,则第一充放电电路22放电速度越慢,第一预设时长越大。根据电容的放电公式可以得到,第二电阻223的电阻值与第一预设时长呈正相关关系。第二电阻223的电阻值越小,则第一充放电电路 22放电速度越慢,第一预设时长越小;第二电阻223的电阻值越大,则第一充放电电路22放电速度越快,第一预设时长越大。
第一输出端口2021被配置为基于第一充放电电路22输出的电压在高电平与低电平之间进行切换。在一些实施例中,第一输出端口2021被配置为:在第一充放电电路22的输出电压大于第一电平跳变电压的情况下输出高电平,在第一充放电电路22的输出电压小于第一电平跳变电压的情况下输出低电平。第一电平跳变电压小于或等于IOT模块10的工作电压,且大于IOT模块10的断电电压。
微处理单元104被配置为读取第一输出端口2021输出的电平,以确定IOT模块10的断电时长所处的时间范围。在本申请实施例中,第一充放电电路22由IOT 模块10的工作电压放电至第一电平跳变电压所需的时长为第一预设时长,IOT模块 10上电后对第一充放电电路22充电,IOT模块10断电后,第一充放电电路22放电,若放电时间小于第一预设时长,则第一充放电电路22输出的电压大于第一电平跳变电压,此时第一输出端口2021仍输出高电平,若放电时间大于第一预设时长,则第一充放电电路22输出的电压小于或等于第一电平跳变电压,此时第一输出端口2021输出低电平。基于上述原理,微处理单元可以预先设置第一输出端口2021 的电平与断电时长所处的时间范围之间的映射关系,在读取第一输出端口2021输出的电平后,查找上述映射关系,以确定断电时长所处的时间范围。其中,该映射关系参见表-1。
表-1
本申请实施例提供的断电时长检测电路,由于第一充放电电路在电源上电时进行充电,在电源断电时进行放电,第一充放电电路输出的电压使得第一输出端口在高电平至低电平之间进行切换,在预先设置第一充放电电路由IOT模块的工作电压放电至第一低电平跳变电压所需的时长的情况下,可以根据输出端口输出的电平来准确确定断电时长所处的时间范围。
请参阅图3,其示出了本申请另一个实施例提供的断电时长检测电路100的框图。该断电时长检测电路100所检测到的断电时长所处的时间范围为两个。与图1 中所示的断电时长检测电路100相同,该断电时长检测电路100也包括IOT模块 10,IOT模块10也包括电源端口101、接地端口103以及微处理单元104。与图1 中所示的断电时长检测电路100不同的是,输出端口、防倒流电路、充放电电路的数量均为2。
至少一个防倒流电路包括第一防倒流电路31和第二防倒流电路32,至少一个输出端口包括第一输出端口3021和第二输出端口3022,至少一个充放电电路包括第一充放电电路33和第二充放电电路34。
电源端口101与第一防倒流电路31的第一端电性连接,第一防倒流电路31的第二端、输出端口以及第一充放电电路33的第一端电性连接,第一充放电电路33 的第二端与接地端口103电性连接。电源端口101与第二防倒流电路32的第一端电性连接,第二防倒流电路32的第二端、第二输出端口以及第二充放电电路34的第一端电性连接,第二充放电电路34的第二端与接地端口103电性连接。
第一防倒流电路31被配置为避免电流由第一充放电电路33回流至电源端口 101。在一些实施例中,第一防倒流电路31包括第一二极管311,第一二极管311 的阳极和电源端口101电性连接,第一二极管311的阴极和第一充放电电路33的第二端电性连接。
第二防倒流电路32被配置为避免电流由第二充放电电路34回流至电源端口101。在一些实施例中,第二回流电路包括第二二极管321,第二二极管321的阳极和电源端口101电性连接,第二二极管321的阴极和第二充放电电路34的第二端电性连接。当IOT模块10上电时,第二充放电电路34进行充电,此时第二二极管 321导通,电流由电源端口101流向第二充放电电路34,当IOT模块10断电时,第二充放电电路34进行放电,第二二极管321截止,此时电流由第二充放电电路 34流向接地端口103,而不会由第二充放电电路34流向电源端口101。
第一充放电电路33被配置为在IOT模块10上电,在IOT模块10断电的时候放电。其中,第一充放电电路33由IOT模块10的工作电压放电至第一低电平跳变电压所需的时长为第一预设时长。在一些实施例中,第一充放电电路33包括串联连接的第一电阻332和第一指定回路。第一电容331、第一电阻332和第二电阻333。第一电阻332的第一端与第一防倒流电路31的第二端电性连接;第一电阻332的第二端、第一指定回路的第一端、第一输出端口3021电性连接;第一指定回路的第二端与接地端口103电性连接。其中,第一指定回路包括并联连接的第一电容331 和第二电阻333。
第二充放电电路34被配置为在IOT模块10上电的时候充电,在IOT模块10 断电的时候放电。其中,第二充放电电路34由IOT模块10的工作电压放电至第二电平跳变电压所需的时长为第二预设时长。第一预设时长和第二预设时长不相同。可选地,第一预设时长小于第二预设时长。示例性地,第二预设时长为10秒。
在一些实施例中,第二充放电电路34包括串联连接的第三电阻342和第二指定回路。第三电阻342的第一端与第二防倒流电路32的第二端电性连接;第三电阻 342的第二端、第二指定回路的第一端、第二输出端口3022电性连接;第二指定回路的第二端与接地端口103电性连接。其中,第二指定回路包括并联连接的第二电容341和第二电阻343。
在一些实施例中,第三电阻342的电阻值根据第二充放电电路34充电至IOT 模块10的工作电压的时长确定。可选地,根据电容的充电公式可以得到,第三电阻 342的电阻值与第二充放电电路34充电至IOT模块10的工作电压的时长呈正相关关系。第三电阻342的电阻值越小,则第二充放电电路34充电速度越快,第二充放电电路34充电至IOT模块10的工作电压的时长越小;第三电阻342的电阻值越大,则第二充放电电路34充电速度越慢,第二充放电电路34充电至IOT模块10 的工作电压的时长越大。
在一些实施例中,第二电容341的电容值、第四电阻343的电阻值根据第二预设时长确定。根据电容的放电公式可以得到,第二电容341的电容值与第二预设时长呈正相关关系。第二电容341的电容值越小,则第二充放电电路34放电速度越快,第二预设时长越小;第二电容341的电容值越大,则第二充放电电路34放电速度越慢,第二预设时长越大。根据电容的放电公式可以得到,第四电阻343的电阻值与第二预设时长呈正相关关系。第四电阻343的电阻值越小,则第二充放电电路 34放电速度越慢,第二预设时长越小;第四电阻343的电阻值越大,则第二充放电电路34放电速度越快,第二预设时长越大。
第一输出端口3021被配置为基于第一充放电电路33输出的电压在高电平与低电平之间进行切换。在一些实施例中,第一输出端口3021被配置为:在第一充放电电路33的输出电压大于第一电平跳变电压的情况下输出高电平,在第一充放电电路33的输出电压小于第一电平跳变电压的情况下输出低电平。第一电平跳变电压小于或等于IOT模块10的工作电压,且大于IOT模块10的断电电压。
第二输出端口3022被配置为基于第二充放电电路34输出的电压在高电平与低电平之间进行切换。在一些实施例中,第二输出端口3022被配置为:在第二充放电电路34的输出电压大于第二电平跳变电压的情况下输出高电平,在第二充放电电路34的输出电压小于第二电平跳变电压的情况下输出低电平。第二电平跳变电压小于或等于IOT模块10的工作电压,且大于IOT模块10的断电电压。
第一电平跳变电压和第二电平跳变电压可以相同,也可以不相同。本申请实施例中,仅以第一电平跳变电压和第二电平跳变电压相同为例进行说明。
微处理单元104被配置为读取第一输出端口和/或第二输出端口输出的电平,以确定IOT模块10的断电时长所处的时间范围。
在本申请实施例中,第一充放电电路33由IOT模块10放电至第一电平跳变电压所需的时长为第一预设时长,IOT模块10上电后,第一充放电电路33充电,IOT 模块10断电后,第一充放电电路33放电。第二充放电电路34由IOT模块10的工作电压放电至第二电平跳变电压所需的时长为第二预设时长,IOT模块10上电后,第二充放电电路34充电,IOT模块10断电后,第二充放电电路34放电。若放电时间小于第一预设时长,则第一充放电电路33输出的电压大于第一电平跳变电压,此时第一输出端口3021仍为高电平,第二充放电电路34输出的电压大于第二电平跳变电压,此时第二输出端口3022仍为高电平。若放电时间大于第一预设时长小于第二预设时长,则第一充放电电路33输出的电压小于或等于第一电平跳变电压,此时第一输出端口3021为低电平,第二充放电电路34输出的电压大于第二电平跳变电压,此时第二输出端口3022仍为高电平。若放电时间大于第二预设时长,则第一充放电电路33输出的电压小于或等于第一电平跳变电压,此时第一输出端口3021为低电平,第二充放电电路34输出的电压小于或等于第二低电平跳变电压,此时第二输出端口3022为低电平。
基于上述原理,微处理单元104可以预先设置第一输出端口3021以及第二输出端口3022的电平与断电时长所处的时间范围之间的映射关系,在读取第一输出端口3021以及第二输出端口3022输出的电平后,查找上述映射关系,以确定断电时长所处的时间范围。其中,该映射关系参见表-2。
表-2
本申请实施例提供的断电时长检测电路,由于第一充放电电路以及第二充放电电路在电源上电时进行充电,在电源断电时进行放电,第一充放电电路输出的电压使得第一输出端口在高电平至低电平之间进行切换,第二充放电电路输出的电压使得第二输出端口在高电平至低电平之间进行切换,在预先设置第一充放电电路由 IOT模块的工作电压放电至第一电平跳变电压所需的时长,以及第二充放电电路由 IOT模块的工作电压放电至第二电平跳变电压所需的时长情况下,可以根据输出端口输出的电平来准确确定断电时长所处的时间范围。
如图4所示,本申请示例还提供一种电子设备400,该电子设备400可以是智能设备,包括智能空调、智能电冰箱、智能灯、智能窗帘、智能饮水机等等,该电子设备400包括如图1至3任一的断电时长检测电路100,电路100包括:IOT模块10、至少一个防倒流电路11、至少一个充放电电路12。IOT模块10包括电源端口101、至少一个输出端口102、接地端口103、微处理单元104,电源端口101与防倒流电路11的第一端电性连接,防倒流电路11的第二端、充放电电路12的第一端以及输出端口102电性连接,充放电电路12的第二端与接地端口13电性连接。
在一些实施例中,该电子设备400还包括存储器420,其中,存储器420存储有计算机程序指令,计算机程序指令被处理器调用时实执行断电时长检测方法。
上述断电时长检测电路100中的微处理单元也即是电子设备400中的处理器。处理器可以包括一个或者多个处理核。处理器利用各种接口和线路连接整个电池管理系统内的各种部分,通过运行或执行存储在存储器420内的指令、程序、代码集或指令集,以及调用存储在存储器420内的数据,执行电池管理系统的各种功能和处理数据。可选地,处理器可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列 (Programmable Logic Array,PLA)中的至少一种硬件形式来实现。处理器可集成中央处理器(Central Pro cessing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU) 和调制解调器等中的一种或几种的组合。其中,CPU主要处理操作系统、用户界面和应用程序等;GPU用于负责显示内容的渲染和绘制;调制解调器用于处理无线通信。可以理解的是,上述调制解调器也可以不集成到处理器中,单独通过一块通信芯片进行实现。
存储器420可以包括随机存储器420(Random Access Memory,RAM),也可以包括只读存储器620(Read-Only Memory)。存储器420可用于存储指令、程序、代码、代码集或指令集。存储器420可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于实现至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现下述各种方法示例的指令等。存储数据区还可以存储车辆在使用中所创建的数据(比如电话本、音视频数据、聊天记录数据) 等。
以上,仅是本申请的较佳示例而已,并非对本申请作任何形式上的限制,虽然本申请已以较佳示例揭示如上,然而并非用以限定本申请,任何本领域技术人员,在不脱离本申请技术方案范围内,当可利用上述揭示的技术内容做出些许更动或修饰为等同变化的等效示例,但凡是未脱离本申请技术方案内容,依据本申请的技术实质对以上示例所作的任何简介修改、等同变化与修饰,均仍属于本申请技术方案的范围内。
Claims (6)
1.一种断电时长检测电路,其特征在于,所述电路包括:IOT模块、至少一个防倒流电路、至少一个充放电电路;
所述IOT模块包括电源端口、至少一个输出端口、接地端口、微处理单元;
所述电源端口与所述防倒流电路的第一端电性连接,所述防倒流电路的第二端、所述充放电电路的第一端以及所述输出端口电性连接,所述充放电电路的第二端与所述接地端口电性连接;
所述防倒流电路被配置为避免电流由所述充放电电路回流至所述电源端口;
所述充放电电路被配置为在所述IOT模块上电的情况下充电,在所述IOT模块断电的情况下放电;
所述输出端口被配置为基于所述充放电电路输出的电压在高电平与低电平之间切换;
所述微处理单元被配置为读取所述输出端口输出的电平,以确定所述IOT模块的断电时长所处的时间范围。
2.根据权利要求1所述的电路,其特征在于,至少一个所述防倒流电路包括第一防倒流电路;至少一个所述输出端口包括第一输出端口;至少一个所述充放电电路包括第一充放电电路;
所述第一充放电电路由所述IOT模块的工作电压放电至第一电平跳变电压所需的时间为第一预设时长;
所述第一输出端口被配置为基于所述第一充放电电路输出的电压在高电平与低电平之间切换;
所述微处理单元被配置为读取所述第一输出端口输出的电平,以确定所述IOT模块的断电时长所处的时间范围。
3.根据权利要求2所述的电路,其特征在于,至少一个所述防倒流电路还包括第二防倒流电路;至少一个所述输出端口还包括第二输出端口;至少一个所述充放电电路还包括第二充放电电路;
所述第二充放电电路由所述IOT模块的工作电压放电至第二电平跳变电压所需的时间为第二预设时长,所述第一预设时长不同于所述第二预设时长;
所述第二输出端口被配置为基于所述第二充放电电路输出的电压在高电平与低电平之间切换;
所述微处理单元被配置为读取所述第一输出端口输出的电平和/或所述第二输出端口输出的电平,以确定所述IOT模块的断电时长所处的时间范围。
4.根据权利要求3所述的电路,其特征在于,所述第一防倒流电路包括第一二极管;所述第一二极管的阳极与所述电源端口电性连接,所述第一二极管的阴极与所述第一充放电电路的第一端电性连接;
所述第二防倒流电路包括第二二极管;所述第二二极管的阳极与所述电源端口电性连接,所述第二二极管的阴极与所述第二充放电电路的第一端电性连接。
5.根据根据权利要求3所述的电路,其特征在于,所述第一充放电电路包括第一电容、第一电阻和第二电阻;
所述第一电阻的第一端与所述第一防倒流电路的第二端电性连接;所述第一电阻的第二端、所述第一电容的第一端、所述第二电阻的第一端、所述第一输出端口电性连接;所述第一电容的第二端、所述第二电阻的第二端、所述接地端电性连接;
所述第二充放电电路包括第二电容、第三电阻和第四电阻;
所述第三电阻的第一端与所述第二防倒流电路的第二端电性连接;所述第三电阻的第二端、所述第二电容的第一端、所述第四电阻的第一端、所述第二输出端口电性连接;所述第二电容的第二端、所述第四电阻的第二端、所述接地端电性连接。
6.一种电子设备,其特征在于,所述电子设备包括如权利要求1至5任一项所述的断电时长检测电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202123388120.8U CN217282892U (zh) | 2021-12-29 | 2021-12-29 | 断电时长检测电路及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202123388120.8U CN217282892U (zh) | 2021-12-29 | 2021-12-29 | 断电时长检测电路及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217282892U true CN217282892U (zh) | 2022-08-23 |
Family
ID=82890740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202123388120.8U Active CN217282892U (zh) | 2021-12-29 | 2021-12-29 | 断电时长检测电路及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217282892U (zh) |
-
2021
- 2021-12-29 CN CN202123388120.8U patent/CN217282892U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11336105B2 (en) | Multi-battery charging and discharging device and mobile terminal | |
US20170034331A1 (en) | Method and Device for Switching State of Terminal | |
US8239148B2 (en) | State switching device for switching states of electronic device by detecting battery voltage of the electronic device and method thereof | |
CN111352534B (zh) | 触摸按键的触摸阈值校正方法、线控器、电器及计算机可读存储介质 | |
CN108132401A (zh) | 充电异常的检测方法、装置、存储介质及移动终端 | |
CN112867120B (zh) | 低功耗控制系统、方法、计算机设备和可读存储介质 | |
CN109167420B (zh) | 一种充电控制电路、充电电路及充电控制方法 | |
CN114325481B (zh) | 断电时长检测方法、装置、电子设备及存储介质 | |
CN217282892U (zh) | 断电时长检测电路及电子设备 | |
CN206270863U (zh) | Cmos数据清除装置及计算机 | |
CN115579989B (zh) | 充电控制电路及控制方法 | |
CN216052683U (zh) | 一种mcu长按复位防灾电路 | |
CN211742096U (zh) | 上电延时电路、主板电池电压检测电路、服务器主板及cpld | |
CN207074996U (zh) | 接口电路和电子设备 | |
CN204948048U (zh) | 一种按钮防误触发电路 | |
CN210157163U (zh) | 开机电路 | |
CN110417389B (zh) | 上电复位电路 | |
CN114137881A (zh) | 一种芯片唤醒装置、方法及其介质 | |
CN108736082B (zh) | 提高终端电池续航能力的方法、装置、设备及存储介质 | |
CN110196625B (zh) | 一种usb复位电路 | |
CN105677041B (zh) | 屏幕的显示控制方法及装置 | |
CN221650899U (zh) | 复位电路及可穿戴设备 | |
JP3770824B2 (ja) | パワーオンリセット回路 | |
CN213547473U (zh) | 基于硬件的一键快速开关机电路 | |
CN219552891U (zh) | 一种时序延时控制电路及终端设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |