CN217157329U - 一种基于zynq的无线电设备数据传输存储装置 - Google Patents
一种基于zynq的无线电设备数据传输存储装置 Download PDFInfo
- Publication number
- CN217157329U CN217157329U CN202220912980.2U CN202220912980U CN217157329U CN 217157329 U CN217157329 U CN 217157329U CN 202220912980 U CN202220912980 U CN 202220912980U CN 217157329 U CN217157329 U CN 217157329U
- Authority
- CN
- China
- Prior art keywords
- circuit
- zynq
- module
- emmc
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Transceivers (AREA)
Abstract
本实用新型公开了一种基于ZYNQ的无线电设备数据传输存储装置,属于嵌入式图像处理技术领域,包括:ZYNQ芯片、DDR3模块、时钟模块、复位模块、SPIFLASH模块、控制模块、Switch电路、EMMC电路一、EMMC电路二,所述DDR3模块、时钟模块、复位模块、SPIFLASH模块分别与所述ZYNQ芯片通信连接,所述控制模块和所述Switch电路分别与所述ZYNQ芯片通信连接,所述控制模块还与所述Switch电路通信连接,所述EMMC电路一和所述EMMC电路二均与所述Switch电路通信连接,使得传输接口更加灵活,增大了存储容量,由原来的32GB增加到了64GB,对于逻辑端与嵌入式ARM(处理器)端的高速数据传输存储具有工程实践意义。
Description
技术领域
本实用新型涉及嵌入式图像处理技术领域,特别涉及一种基于ZYNQ的无线电设备数据传输存储装置。
背景技术
Xilinx ZYNQ-7000全可编程SoC单芯片内集成了处理系统(Processing System,PS)和可编程逻辑(Programmable Logic,PL)两部分,其中PS部分包含高性能双核ARM处理器,PL部分包含FPGA逻辑单元和DSP资源。片内PS和PL交互采用AXI(Advanced eXtensibleInterface)总线互联,使SoC以更小的面积、更低的功耗,获得更加优异的性能。
目前,传统方案为FPGA+ARM分离式器件,存在数据传输速度慢、硬件布局空间大、调试生产效率低等问题,并且传统ZYNQ PS端挂载EMMC容量最大限制在32GB。
实用新型内容
本实用新型的目的在于克服现有技术中所存在的传统方案数据传输速度慢、硬件布局空间大、调试生产效率低,并且传统ZYNQ芯片的PS端挂载EMMC容量最大限制在32GB的不足,提供一种基于ZYNQ的无线电设备数据传输存储装置。
为了实现上述实用新型目的,本实用新型提供了以下技术方案:
一种基于ZYNQ的无线电设备数据传输存储装置,包括:ZYNQ芯片、DDR3模块、时钟模块、复位模块、SPI FLASH模块,所述DDR3模块、时钟模块、复位模块、SPI FLASH模块分别与所述ZYNQ芯片通信连接,所述装置还包括:控制模块、Switch电路、EMMC电路一、EMMC电路二,所述控制模块和所述Switch电路分别与所述ZYNQ芯片通信连接,所述控制模块还与所述Switch电路通信连接,所述EMMC电路一和所述EMMC电路二均与所述Switch电路通信连接;
所述控制单元用于控制所述Switch电路的切换来选择所述EMMC电路一和/或所述EMMC电路二。
采用上述技术方案,使得传输接口更加灵活,增大了存储容量,由原来的32GB增加到了64GB,对于逻辑端与嵌入式ARM(处理器)端的高速数据传输存储具有工程实践意义。
作为本实用新型的优选方案,所述Switch电路包括若干个第一跨接电阻、若干个第二跨接电阻、若干个第三跨接电阻、Switch芯片、所述Switch芯片的输入端经过所述第一跨接电阻与所述ZYNQ芯片的SDIO接口连接,所述Switch芯片的一个输出端经过所述第二跨接电阻与所述EMMC电路一的数据接口连接,所述Switch芯片的另一个输出端经过所述第三跨接电阻与所述EMMC电路二的数据接口连接。
作为本实用新型的优选方案,所述Switch芯片的型号为TXS02612RTWR。
作为本实用新型的优选方案,所述EMMC电路一和所述EMMC电路二中的EMMC芯片的型号为FEMDRW032G-88A19。
作为本实用新型的优选方案,所述控制模块为MMBT3904-7-F驱动电路。
作为本实用新型的优选方案,所述MMBT3904-7-F驱动电路包括:第一电阻、第二电阻、第三电阻、一个三极管,所述第一电阻与所述三极管的基极电连接、所述第二电阻和所述第三电阻与所述三极管的集电极电连接、所述三极管的发射极接地。
作为本实用新型的优选方案,所述ZYNQ芯片的型号为:XC7Z045/100-2FFG9001。
采用上述技术方案,减少了硬件的连接及调试,加快了数据的传输速率,使得电路更加简洁,提高了设计的可靠性。
与现有技术相比,本实用新型的有益效果在于:在电路中加入了控制模块、Switch模块和两个EMMC电路,使得传输接口更加灵活,增大了存储容量,由原来的32GB增加到了64GB,对于逻辑端与嵌入式ARM(处理器)端的高速数据传输存储具有工程实践意义,同时减少了硬件的连接及调试,加快了数据的传输速率,使得电路更加简洁,提高了设计的可靠性。
附图说明
图1为本实用新型实施例1所述的一种基于ZYNQ的无线电设备数据传输存储装置的结构框图;
图2为本实用新型实施例1所述的一种基于ZYNQ的无线电设备数据传输存储装置的Switch电路的结构框图;
图3为本实用新型实施例1所述的一种基于ZYNQ的无线电设备数据传输存储装置的控制模块的原理图;
图4为本实用新型实施例2所述的一种基于ZYNQ的无线电设备数据传输存储装置的数据传输流程图。
具体实施方式
下面结合试验例及具体实施方式对本实用新型作进一步的详细描述。但不应将此理解为本实用新型上述主题的范围仅限于以下的实施例,凡基于本实用新型内容所实现的技术均属于本实用新型的范围。
实施例1
一种基于ZYNQ的无线电设备数据传输存储装置,如图1所示,包括:ZYNQ芯片、DDR3模块、时钟模块、复位模块、SPI FLASH模块,所述DDR3模块、时钟模块、复位模块、SPI FLASH模块分别与所述ZYNQ芯片通信连接,所述DDR3模块主要完成ZYNQ芯片PL端与PS端DMA数据通信缓存,以及作为PS程序运行媒介所述装置还包括:控制模块、Switch电路、EMMC电路一、EMMC电路二,所述控制模块和所述Switch电路分别与所述ZYNQ芯片通信连接,所述控制模块还与所述Switch电路通信连接,所述EMMC电路一和所述EMMC电路二均与所述Switch电路通信连接;
所述控制单元用于控制所述Switch电路的切换来选择所述EMMC电路一和/或所述EMMC电路二。
如图2所示,所述Switch电路包括若干个第一跨接电阻、若干个第二跨接电阻、若干个第三跨接电阻、Switch芯片、所述Switch芯片的输入端经过所述第一跨接电阻与所述ZYNQ芯片的SDIO接口连接,所述Switch芯片的一个输出端经过所述第二跨接电阻与所述EMMC电路一的数据接口连接,所述Switch芯片的另一个输出端经过所述第三跨接电阻与所述EMMC电路二的数据接口连接。
所述Switch芯片的型号为TXS02612RTWR。
所述EMMC电路一和所述EMMC电路二中的EMMC芯片的型号为FEMDRW032G-88A19。
如图3所示,所述控制模块为MMBT3904-7-F驱动电路。
所述MMBT3904-7-F驱动电路包括:第一电阻、第二电阻、第三电阻、一个三极管,所述第一电阻与所述三极管的基极电连接、所述第二电阻和所述第三电阻与所述三极管的集电极电连接、所述三极管的发射极接地。
所述ZYNQ芯片的型号为:XC7Z045/100-2FFG9001。
实施例2
本实施例为实施例1的数据传输过程,如图4所示,ZYNQ芯片的PS端通过AXI接口控制DMA(直接存储器访问)对DDR3(双倍速率同步动态随机存储器)模块的数据的读写和校验,完成DMA数据传输,通信过程如下:
S1:PS端ARM(处理器)将数据发送给DDR;
S2:PS端通过AXI接口控制DMA,使DMA通过数据通道读取DDR3模块中的数据,DMA将读取的数据传输给FIFO(数据结构中的先入先出队列),完成PS端到PL端的高速DMA数据传输;
S3:FIFO将数据传输给DMA,PS端控制DMA,使DMA通过数据通道将数据写入DDR3模块中。PS读取DDR3模块的数据并写入EMMC电路一,EMMC电路一写满以后切换Switch电路开关,写入EMMC电路二,完成PL端到PS端高速DMA数据的传输存储。
采用上述技术方案,在电路中加入了控制模块、Switch模块和两个EMMC电路,使得传输接口更加灵活,增大了存储容量,由原来的32GB增加到了64GB,对于逻辑端与嵌入式ARM(处理器)端的高速数据传输存储具有工程实践意义,同时减少了硬件的连接及调试,加快了数据的传输速率,使得电路更加简洁,提高了设计的可靠性。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (7)
1.一种基于ZYNQ的无线电设备数据传输存储装置,包括:ZYNQ芯片、DDR3模块、时钟模块、复位模块、SPIFLASH模块,所述DDR3模块、时钟模块、复位模块、SPI FLASH模块分别与所述ZYNQ芯片通信连接,其特征在于,所述装置还包括:控制模块、Switch电路、EMMC电路一、EMMC电路二,所述控制模块和所述Switch电路分别与所述ZYNQ芯片通信连接,所述控制模块还与所述Switch电路通信连接,所述EMMC电路一和所述EMMC电路二均与所述Switch电路通信连接;
所述控制单元用于控制所述Switch电路的切换来选择所述EMMC电路一和/或所述EMMC电路二。
2.根据权利要求1所述的一种基于ZYNQ的无线电设备数据传输存储装置,其特征在于,所述Switch电路包括若干个第一跨接电阻、若干个第二跨接电阻、若干个第三跨接电阻、Switch芯片、所述Switch芯片的输入端经过所述第一跨接电阻与所述ZYNQ芯片的SDIO接口连接,所述Switch芯片的一个输出端经过所述第二跨接电阻与所述EMMC电路一的数据接口连接,所述Switch芯片的另一个输出端经过所述第三跨接电阻与所述EMMC电路二的数据接口连接。
3.根据权利要求2所述一种基于ZYNQ的无线电设备数据传输存储装置,其特征在于,所述Switch芯片的型号为TXS02612RTWR。
4.根据权利要求1所述的一种基于ZYNQ的无线电设备数据传输存储装置,其特征在于,所述EMMC电路一和所述EMMC电路二中的EMMC芯片的型号为FEMDRW032G-88A19。
5.根据权利要求1所述的一种基于ZYNQ的无线电设备数据传输存储装置,其特征在于,所述控制模块为MMBT3904-7-F驱动电路。
6.根据权利要求5所述的一种基于ZYNQ的无线电设备数据传输存储装置,其特征在于,所述MMBT3904-7-F驱动电路包括:第一电阻、第二电阻、第三电阻、一个三极管,所述第一电阻与所述三极管的基极电连接、所述第二电阻和所述第三电阻与所述三极管的集电极电连接、所述三极管的发射极接地。
7.根据权利要求1所述的一种基于ZYNQ的无线电设备数据传输存储装置,其特征在于,所述ZYNQ芯片的型号为XC7Z045/100-2FFG9001。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202220912980.2U CN217157329U (zh) | 2022-04-15 | 2022-04-15 | 一种基于zynq的无线电设备数据传输存储装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202220912980.2U CN217157329U (zh) | 2022-04-15 | 2022-04-15 | 一种基于zynq的无线电设备数据传输存储装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217157329U true CN217157329U (zh) | 2022-08-09 |
Family
ID=82661714
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202220912980.2U Active CN217157329U (zh) | 2022-04-15 | 2022-04-15 | 一种基于zynq的无线电设备数据传输存储装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217157329U (zh) |
-
2022
- 2022-04-15 CN CN202220912980.2U patent/CN217157329U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7680968B2 (en) | Switch/network adapter port incorporating shared memory resources selectively accessible by a direct execution logic element and one or more dense logic devices in a fully buffered dual in-line memory module format (FB-DIMM) | |
US7424552B2 (en) | Switch/network adapter port incorporating shared memory resources selectively accessible by a direct execution logic element and one or more dense logic devices | |
CN108228492B (zh) | 一种多通道ddr交织控制方法及装置 | |
CN106681949B (zh) | 基于一致性加速接口的直接内存操作实现方法 | |
CN109902042B (zh) | 一种实现dsp与zynq之间高速数据传输的方法及系统 | |
EP1709543A2 (en) | A multiple address two channel bus structure | |
CN114443170B (zh) | Fpga动态并行加卸载系统 | |
CN109411007B (zh) | 一种基于fpga的通用闪存测试系统 | |
CN111158633A (zh) | 一种基于fpga的ddr3多通道读写控制器及控制方法 | |
CN114153775B (zh) | 一种基于AXI总线的FlexRay控制器 | |
CN110837486A (zh) | 一种基于FPGA的FlexRay-CPCIe通信模块 | |
CN110635985A (zh) | 一种FlexRay-CPCIe通信模块 | |
CN102253910A (zh) | 一种i2c传输方法及其装置 | |
CN117971740B (zh) | 一种内存拓展板卡和内存拓展方法 | |
CN217157329U (zh) | 一种基于zynq的无线电设备数据传输存储装置 | |
CN104657297A (zh) | 计算设备扩展系统及扩展方法 | |
US9298378B2 (en) | Logic device | |
CN110765065A (zh) | 片上系统 | |
CN115114225A (zh) | 芯片控制电路、系统和芯片 | |
CN215376139U (zh) | 基于arm和fpga的高效数据采集系统 | |
CN113704151B (zh) | 基于TileLink总线的芯片互联架构及互联方法 | |
CN201859658U (zh) | 嵌入式sdram存储模块 | |
CN213814663U (zh) | 一种带SATA转储功能的3U PXIe阵列存储板 | |
CN210924562U (zh) | 一种背板通讯装置 | |
CN212433755U (zh) | 一种模块化小体积、多类型数据接口处理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |