CN215494593U - 一种用于pis信息显示系统的lcd控制器 - Google Patents

一种用于pis信息显示系统的lcd控制器 Download PDF

Info

Publication number
CN215494593U
CN215494593U CN202120881095.8U CN202120881095U CN215494593U CN 215494593 U CN215494593 U CN 215494593U CN 202120881095 U CN202120881095 U CN 202120881095U CN 215494593 U CN215494593 U CN 215494593U
Authority
CN
China
Prior art keywords
display system
emmc
pis
port
system cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202120881095.8U
Other languages
English (en)
Inventor
王�华
袁可
王梦颖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Xunwei Vision Technology Co ltd
Original Assignee
Nanjing Xunwei Vision Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Xunwei Vision Technology Co ltd filed Critical Nanjing Xunwei Vision Technology Co ltd
Priority to CN202120881095.8U priority Critical patent/CN215494593U/zh
Application granted granted Critical
Publication of CN215494593U publication Critical patent/CN215494593U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本实用新型涉及一种用于PIS信息显示系统的LCD控制器,显示系统CPU分别与电源供电电路、ByPass以太网电路、EMMC存储电路、DDR3内存电路、拨码地址识别电路、LVDS驱动电路和语音电路控制连接,PIS显示系统CPU的型号为RK3288;EMMC存储电路包括EMMC存储芯片U1,EMMC存储芯片U1的DATA0端口‑DATA7端口分别与PIS显示系统CPU的EMMC_D0‑EMMC_D7信号端相连;EMMC存储芯片U1的CMD端口与PIS显示系统CPU的EMMC_CMD信号端相连,EMMC存储芯片U1的CLK端口通过电阻R与PIS显示系统CPU的EMMC_CLK信号端相连,EMMC存储芯片U1的RST_n端口与PIS显示系统CPU的EMMC_RST信号端相连。本实用新型能够满足PIS信息显示系统更新换代的需求且完全适应PIS的应用环境。

Description

一种用于PIS信息显示系统的LCD控制器
技术领域
本实用新型涉及一种用于PIS信息显示系统的LCD控制器,属于城市交通智能诱导技术领域。
背景技术
乘客信息系统:Passenger Information System,简称PIS,是依托多媒体网络技术,以计算机系统为核心,以车站和车载显示终端为媒介向乘客提供以运营信息为主的多媒体综合信息显示的系统。PIS屏即是PIS信息显示系统的显示终端屏幕,通常为LCD、LED屏幕。
当前LCD控制器与PIS屏的应用环境不完全契合且更新换代频繁,因此,设计出一款针对PIS应用环境的LCD控制器尤为重要。
实用新型内容
本实用新型的目的在于,克服现有技术中存在的问题,提供一种用于PIS信息显示系统的LCD控制器,能够满足PIS信息显示系统更新换代的需求并且完全适应PIS的应用环境,可靠性高。
本实用新型的一种用于PIS信息显示系统的LCD控制器,包括PIS显示系统CPU,所述显示系统CPU分别与电源供电电路、ByPass以太网电路、EMMC存储电路、DDR3内存电路、拨码地址识别电路、LVDS驱动电路和语音电路控制连接,所述PIS显示系统CPU的型号为RK3288;
所述EMMC存储电路包括EMMC存储芯片U1,所述EMMC存储芯片U1的型号为KLMAG2GEAC-B031,所述EMMC存储芯片U1的DATA0端口-DATA7端口分别与PIS显示系统CPU的EMMC_D0-EMMC_D7信号端相连;
所述EMMC存储芯片U1的CMD端口与所述PIS显示系统CPU的EMMC_CMD信号端相连,所述EMMC存储芯片U1的CLK端口通过电阻R与所述PIS显示系统CPU的EMMC_CLK信号端相连,所述EMMC存储芯片U1的RST_n端口与所述PIS显示系统CPU的EMMC_RST信号端相连。
进一步的,所述EMMC存储芯片U1的VCCQ1-VCCQ5端口并联接信号VCCIO_FLASH,所述EMMC存储芯片U1的VCC1-VCC4端口并联接电压信号VCC_3V0。
进一步的,还包括用于更新升级的USB接口电路,所述PIS显示系统CPU的USB_OTG_DM端口通过电阻R2与USB接口的引脚2相连,所述PIS显示系统CPU的USB_OTG_DP端口通过电阻R3与USB接口的引脚3相连,所述PIS显示系统CPU的USB_RBIAS端口通过电阻R4接地,所述PIS显示系统CPU的USB_AVDD_1V0端口通过电阻R5接电压信号VCC_1V0,所述PIS显示系统CPU的USB_AVDD_1V8端口通过电阻R6接电压信号VCC_1V8,所述PIS显示系统CPU的USB_AVDD_3V3端口接电压信号VCC3V0_PMU。
本实用新型的有益效果是:1、该控制器区别于其他通用LCD控制器,在电路上对于PIS屏应用环境进行特别设计,USB接口用于系统更新升级,ByPass以太网电路用于数据传输,同时ByPass结构增加了系统的鲁棒性。拨码地址识别电路赋予每个LCD控制器单独的数字地址。EMMC存储电路用于多媒体信息存储。控制器拥有语音电路,可以驱动扬声器播放多媒体语音信息、报警信息等。LVDS电路支持1080P分辨率LCD驱动能力。
附图说明
图1为本实用新型的结构框图;
图2为本实用新型中EMMC存储芯片U1的电路原理图;
图3为本实用新型中USB接口电路的原理图。
具体实施方式
现在结合附图对本实用新型作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本实用新型的基本结构,因此其仅显示与本实用新型有关的构成。
如图1至图3所示,本实用新型的用于PIS信息显示系统的LCD控制器,包括PIS显示系统CPU,显示系统CPU分别与电源供电电路、ByPass以太网电路、EMMC存储电路、DDR3内存电路、拨码地址识别电路、LVDS驱动电路和语音电路控制连接,PIS显示系统CPU的型号为RK3288。
EMMC存储电路包括EMMC存储芯片U1,EMMC存储芯片U1的型号为KLMAG2GEAC-B031,EMMC存储芯片U1的DATA0端口-DATA7端口分别与PIS显示系统CPU的EMMC_D0-EMMC_D7信号端相连;
EMMC存储芯片U1的CMD端口与PIS显示系统CPU的EMMC_CMD信号端相连,EMMC存储芯片U1的CLK端口通过电阻R与PIS显示系统CPU的EMMC_CLK信号端相连,EMMC存储芯片U1的RST_n端口与PIS显示系统CPU的EMMC_RST信号端相连。
EMMC存储芯片U1的VCCQ1-VCCQ5端口并联接信号VCCIO_FLASH,EMMC存储芯片U1的VCC1-VCC4端口并联接电压信号VCC_3V0。
还包括用于更新升级的USB接口电路,PIS显示系统CPU的USB_OTG_DM端口通过电阻R2与USB接口的引脚2相连,PIS显示系统CPU的USB_OTG_DP端口通过电阻R3与USB接口的引脚3相连,PIS显示系统CPU的USB_RBIAS端口通过电阻R4接地,PIS显示系统CPU的USB_AVDD_1V0端口通过电阻R5接电压信号VCC_1V0,PIS显示系统CPU的USB_AVDD_1V8端口通过电阻R6接电压信号VCC_1V8,PIS显示系统CPU的USB_AVDD_3V3端口接电压信号VCC3V0_PMU。
以上述依据本实用新型的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项实用新型技术思想的范围内,进行多样的变更以及修改。本项实用新型的技术性范围并不局限于说明书上的内容,必须要根据权利要求范围来确定其技术性范围。

Claims (3)

1.一种用于PIS信息显示系统的LCD控制器,包括PIS显示系统CPU,其特征在于:所述显示系统CPU分别与电源供电电路、ByPass以太网电路、EMMC存储电路、DDR3内存电路、拨码地址识别电路、LVDS驱动电路和语音电路控制连接,所述PIS显示系统CPU的型号为RK3288;
所述EMMC存储电路包括EMMC存储芯片U1,所述EMMC存储芯片U1的型号为KLMAG2GEAC-B031,所述EMMC存储芯片U1的DATA0端口-DATA7端口分别与PIS显示系统CPU的EMMC_D0-EMMC_D7信号端相连;
所述EMMC存储芯片U1的CMD端口与所述PIS显示系统CPU的EMMC_CMD信号端相连,所述EMMC存储芯片U1的CLK端口通过电阻R与所述PIS显示系统CPU的EMMC_CLK信号端相连,所述EMMC存储芯片U1的RST_n端口与所述PIS显示系统CPU的EMMC_RST信号端相连。
2.根据权利要求1所述的用于PIS信息显示系统的LCD控制器,其特征在于:所述EMMC存储芯片U1的VCCQ1-VCCQ5端口并联接信号VCCIO_FLASH,所述EMMC存储芯片U1的VCC1-VCC4端口并联接电压信号VCC_3V0。
3.根据权利要求1所述的用于PIS信息显示系统的LCD控制器,其特征在于:还包括用于更新升级的USB接口电路,所述PIS显示系统CPU的USB_OTG_DM端口通过电阻R2与USB接口的引脚2相连,所述PIS显示系统CPU的USB_OTG_DP端口通过电阻R3与USB接口的引脚3相连,所述PIS显示系统CPU的USB_RBIAS端口通过电阻R4接地,所述PIS显示系统CPU的USB_AVDD_1V0端口通过电阻R5接电压信号VCC_1V0,所述PIS显示系统CPU的USB_AVDD_1V8端口通过电阻R6接电压信号VCC_1V8,所述PIS显示系统CPU的USB_AVDD_3V3端口接电压信号VCC3V0_PMU。
CN202120881095.8U 2021-04-26 2021-04-26 一种用于pis信息显示系统的lcd控制器 Active CN215494593U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202120881095.8U CN215494593U (zh) 2021-04-26 2021-04-26 一种用于pis信息显示系统的lcd控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202120881095.8U CN215494593U (zh) 2021-04-26 2021-04-26 一种用于pis信息显示系统的lcd控制器

Publications (1)

Publication Number Publication Date
CN215494593U true CN215494593U (zh) 2022-01-11

Family

ID=79776120

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202120881095.8U Active CN215494593U (zh) 2021-04-26 2021-04-26 一种用于pis信息显示系统的lcd控制器

Country Status (1)

Country Link
CN (1) CN215494593U (zh)

Similar Documents

Publication Publication Date Title
US20070226381A1 (en) Computer system capable of detecting identification of peripheral device connected thereto and method of detecting identification of peripheral device using the same
CN104239169A (zh) 信号测试卡及方法
CN109359073B (zh) 一种基于spi总线的设备间通信方法及装置
CN103389845A (zh) 一种电容式触摸屏烧录测试系统
CN104020851A (zh) 一种车辆信息代码录入装置及方法
CN215494593U (zh) 一种用于pis信息显示系统的lcd控制器
CN107506321A (zh) 一种基于龙芯2H芯片的COMe_nano核心板
CN201383075Y (zh) 基于PowerPC处理器的PC104-plus控制器
CN108834268B (zh) 一种景观灯系统及其端口复用的方法
CN203561975U (zh) 一种电容式触摸屏烧录测试系统
CN108255760A (zh) 一种多路i2c系统、及数据读写方法
CN204516320U (zh) 一种带记忆功能的led显示屏模组
CN102567270A (zh) 一种usb转i2c适配器
CN103164313A (zh) 调试系统及方法
CN2859659Y (zh) 实现i2c设备可插拔的i2c接口及主设备
CN208444286U (zh) 一种NVMe背板测试装置
CN104123257A (zh) 通用串行总线装置、通信方法及计算机可读存储介质
CN107341116B (zh) 基于arm的pc/104通信方法及其写入、读取时序
CN201583987U (zh) 兼容MS标准的自适应microSD存储卡
CN207148820U (zh) 一种基于龙芯2H芯片应用的COMe_nano核心板
CN110018716A (zh) 一种适用于模块式扩展坞架构的主控板及其扩展坞
CN105242591B (zh) 一种输入输出接口合并系统
CN215117513U (zh) 一种硬件接口转换模组
CN215450863U (zh) 一种31.2”电子纸驱动结构
CN219609990U (zh) 一种led显示系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant