CN215117493U - 数据采集及数据发送电路及其装置 - Google Patents

数据采集及数据发送电路及其装置 Download PDF

Info

Publication number
CN215117493U
CN215117493U CN202121627951.3U CN202121627951U CN215117493U CN 215117493 U CN215117493 U CN 215117493U CN 202121627951 U CN202121627951 U CN 202121627951U CN 215117493 U CN215117493 U CN 215117493U
Authority
CN
China
Prior art keywords
fpga chip
analog
pin
digital
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202121627951.3U
Other languages
English (en)
Inventor
张徐亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Biaozhang Electronic Technology Co ltd
Original Assignee
Suzhou Biaozhang Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Biaozhang Electronic Technology Co ltd filed Critical Suzhou Biaozhang Electronic Technology Co ltd
Priority to CN202121627951.3U priority Critical patent/CN215117493U/zh
Application granted granted Critical
Publication of CN215117493U publication Critical patent/CN215117493U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本实用新型提供了一种数据采集及数据发送电路及其装置,其中,数据采集及数据发送电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述模数转换器的信号输出口与FPGA芯片相邻的引脚电性连接;所述数模转换器焊接在所述电路板本体上。电路板本体采用盲埋孔的加工工艺,使得在FPGA芯片的背面的电路板的另一侧可以焊接其他芯片,通过将模数转换器的引脚的焊接点邻近FPGA芯片的引脚,来减少模数转换器与FPGA芯片对应管脚的距离,从而使数据采集的信号传输延时大大减小,同时由于信号传输距离变短,外部干扰也随之减小,使得信号的质量也得到了提高。

Description

数据采集及数据发送电路及其装置
技术领域
本实用新型涉及模拟信号传输领域,具体涉及一种数据采集及数据发送电路及其装置。
背景技术
在信息对抗、雷达、量子控制、超快光学等等领域,快速采集数据并通过数模转换器输出波形进行反馈是非常关键的能力,反馈延时决定了系统的稳定性与可控性。
现有技术中,由于FPGA与模数转换器以及数模转换器采用通孔的方式焊接在电路板上,从模拟信号进入模数转换器到FPGA接收到数据的时间,以及从FPGA将数据发出到数模转换器输出波形所用时间,这两个时间占用反馈时间的比例较多,导致数据采集过慢,不能满足用户的使用需求。
实用新型内容
本实用新型的目的是提供一种数据采集及数据发送电路及其装置,以实现减少数据采集及数据发送的时间。
为了解决上述技术问题,本实用新型提供了一种数据采集及数据发送电路,所述电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;
所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔
所述FPGA芯片设置于电路板本体一侧,所述模数转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且
所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述模数转换器的信号输出口与FPGA芯片相邻的引脚电性连接;
所述数模转换器焊接在所述电路板本体上。
进一步的,所述电路板本体为多层板。
进一步的,所述FPGA芯片中与模数转换器信号输出口的引脚相邻的引脚定义为信号接收端。
进一步的,所述数模转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且
所述数模转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述数模转换器的信号输入口与FPGA芯片相邻的引脚电性连接。
进一步的,所述FPGA芯片中与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端。
本实用新型还提供了一种数据采集及数据发送装置,所述装置包括如上述的数据采集及数据发送电路。
本实用新型还提供了一种数据采集及数据发送电路,所述电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;
所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔
所述FPGA芯片设置于电路板本体一侧,所述数模转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且
所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述数模转换器的信号输出口与FPGA芯片相邻的引脚电性连接;
所述数模转换器焊接在所述电路板本体上。
进一步的,所述电路板本体为多层板。
进一步的,所述FPGA芯片中与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端。
本实用新型还提供了一种数据采集及数据发送装置,所述装置包括如上述的数据采集及数据发送电路。
本实用新型的有益效果是,本实用新型提供了一种数据采集及数据发送电路及其装置,其中,数据采集及数据发送电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔;所述FPGA芯片设置于电路板本体一侧,所述模数转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述模数转换器的信号输出口与FPGA芯片相邻的引脚电性连接;所述数模转换器焊接在所述电路板本体上。电路板本体采用盲埋孔的加工工艺,使得在FPGA芯片的背面的电路板的另一侧可以焊接其他芯片,通过将模数转换器的引脚的焊接点邻近FPGA芯片的引脚,来减少模数转换器与FPGA芯片对应管脚的距离,从而使数据采集的信号传输延时大大减小,同时由于信号传输距离变短,外部干扰也随之减小,使得信号的质量也得到了提高。
附图说明
下面结合附图和实施例对本实用新型进一步说明。
图1是本实用新型所提供的数据采集及数据发送电路结构示意图。
图2是本实用新型实施例1所提供的数据采集及数据发送电路的侧视图。
图3是本实用新型实施例2所提供的数据采集及数据发送电路的侧视图。
具体实施方式
现在结合附图对本实用新型作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本实用新型的基本结构,因此其仅显示与本实用新型有关的构成。
实施例1
请参阅图1及图2,本实施例1提供了一种数据采集及数据发送电路,所述电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔所述FPGA芯片设置于电路板本体一侧,所述模数转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述模数转换器的信号输出口与FPGA芯片相邻的引脚电性连接;所述数模转换器焊接在所述电路板本体上。电路板本体采用盲埋孔的加工工艺,使得在FPGA芯片的背面的电路板的另一侧可以焊接其他芯片,通过将模数转换器的引脚的焊接点邻近FPGA芯片的引脚,来减少模数转换器与FPGA芯片对应管脚的距离,从而使数据采集的信号传输延时大大减小,同时由于信号传输距离变短,外部干扰也随之减小,使得信号的质量也得到了提高。
在本实施例中,所述电路板本体为多层板。多层板就是多层走线层,每两层之间是介质层,介质层可以做的很薄。多层电路板至少有三层导电层,其中两层在外表面,而剩下的一层被合成在绝缘板内。它们之间的电气连接通常是通过电路板横断面上的镀通孔实现的。
在本实施例中,所述FPGA芯片中与模数转换器信号输出口的引脚相邻的引脚定义为信号接收端。FPGA芯片的引脚功能在软开阶段自行进行定义,本实施例中,将与模数转换器信号输出口的引脚相邻的引脚定义为信号接收端,从而减少了模数转换器到FPGA芯片的管脚的距离,从而使得信号传输路径变短,减少了模数转换器到FPGA的延时。
在本实施例中,所述数模转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且所述数模转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述数模转换器的信号输入口与FPGA芯片相邻的引脚电性连接。
在本实施例中,所述FPGA芯片中与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端。FPGA芯片的引脚功能在软开阶段自行进行定义,本实施例中,将与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端,从而减少了数模转换器到FPGA芯片的管脚的距离,从而使得信号传输路径变短,减少了说明转换器到FPGA的延时。
本实施例提供了一种数据采集及数据发送装置,所述装置包括实施例1所提供的数据采集及数据发送电路。电路板本体采用盲埋孔的加工工艺,使得在FPGA芯片的背面的电路板的另一侧可以焊接其他芯片,通过将模数转换器的引脚的焊接点邻近FPGA芯片的引脚,来减少模数转换器与FPGA芯片对应管脚的距离,从而使数据采集的信号传输延时大大减小,同时由于信号传输距离变短,外部干扰也随之减小,使得信号的质量也得到了提高。
实施例2
请参阅图3,本实施例提供了一种数据采集及数据发送电路,所述电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔所述FPGA芯片设置于电路板本体一侧,所述数模转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述数模转换器的信号输出口与FPGA芯片相邻的引脚电性连接;所述数模转换器焊接在所述电路板本体上。电路板本体采用盲埋孔的加工工艺,使得在FPGA芯片的背面的电路板的另一侧可以焊接其他芯片,通过将数模转换器的引脚的焊接点邻近FPGA芯片的引脚,来减少数模转换器与FPGA芯片对应管脚的距离,从而使数据采集的信号传输延时大大减小,同时由于信号传输距离变短,外部干扰也随之减小,使得信号的质量也得到了提高。
在本实施例中,所述电路板本体为多层板。多层板就是多层走线层,每两层之间是介质层,介质层可以做的很薄。多层电路板至少有三层导电层,其中两层在外表面,而剩下的一层被合成在绝缘板内。它们之间的电气连接通常是通过电路板横断面上的镀通孔实现的。
在本实施例中,所述FPGA芯片中与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端。FPGA芯片的引脚功能在软开阶段自行进行定义,本实施例中,将与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端,从而减少了数模转换器到FPGA芯片的管脚的距离,从而使得信号传输路径变短,减少了说明转换器到FPGA的延时。
本实施例还听过了一种数据采集及数据发送装置,所述装置包括实施例2所提供的数据采集及数据发送电路。
综上所述,本实用新型提供了一种数据采集及数据发送电路及其装置,其中,数据采集及数据发送电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔;所述FPGA芯片设置于电路板本体一侧,所述模数转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述模数转换器的信号输出口与FPGA芯片相邻的引脚电性连接;所述数模转换器焊接在所述电路板本体上。电路板本体采用盲埋孔的加工工艺,使得在FPGA芯片的背面的电路板的另一侧可以焊接其他芯片,通过将模数转换器的引脚的焊接点邻近FPGA芯片的引脚,来减少模数转换器与FPGA芯片对应管脚的距离,从而使数据采集的信号传输延时大大减小,同时由于信号传输距离变短,外部干扰也随之减小,使得信号的质量也得到了提高。
以上述依据本实用新型的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项实用新型技术思想的范围内,进行多样的变更以及修改。本项实用新型的技术性范围并不局限于说明书上的内容,必须要根据权利要求范围来确定其技术性范围。

Claims (10)

1.一种数据采集及数据发送电路,其特征在于,所述电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;
所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔;
所述FPGA芯片设置于电路板本体一侧,所述模数转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且
所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述模数转换器的信号输出口与FPGA芯片相邻的引脚电性连接;
所述数模转换器焊接在所述电路板本体上。
2.如权利要求1所述的数据采集及数据发送电路,其特征在于,所述电路板本体为多层板。
3.如权利要求1所述的数据采集及数据发送电路,其特征在于,所述FPGA芯片中与模数转换器信号输出口的引脚相邻的引脚定义为信号接收端。
4.如权利要求1所述的数据采集及数据发送电路,其特征在于,所述数模转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且
所述数模转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述数模转换器的信号输入口与FPGA芯片相邻的引脚电性连接。
5.如权利要求3所述的数据采集及数据发送电路,其特征在于,所述FPGA芯片中与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端。
6.一种数据采集及数据发送装置,其特征在于,所述装置包括如权利要求1-5任一项所述的数据采集及数据发送电路。
7.一种数据采集及数据发送电路,其特征在于,所述电路包括电路板本体、FPGA芯片、模数转换器以及数模转换器;
所述电路板本体上设置有适于FPGA芯片焊接的盲埋孔;
所述FPGA芯片设置于电路板本体一侧,所述数模转换器设置于所述FPGA芯片背面连接的电路板本体的另一侧;且
所述模数转换器的引脚的焊接点与FPGA芯片的引脚相邻,且所述数模转换器的信号输出口与FPGA芯片相邻的引脚电性连接;
所述数模转换器焊接在所述电路板本体上。
8.如权利要求7所述的数据采集及数据发送电路,其特征在于,所述电路板本体为多层板。
9.如权利要求7所述的数据采集及数据发送电路,其特征在于,所述FPGA芯片中与数模转换器信号输入口的引脚相邻的引脚定义为信号发送端。
10.一种数据采集及数据发送装置,其特征在于,所述装置包括权利要求7-9任一项所述的数据采集及数据发送电路。
CN202121627951.3U 2021-07-18 2021-07-18 数据采集及数据发送电路及其装置 Active CN215117493U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202121627951.3U CN215117493U (zh) 2021-07-18 2021-07-18 数据采集及数据发送电路及其装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202121627951.3U CN215117493U (zh) 2021-07-18 2021-07-18 数据采集及数据发送电路及其装置

Publications (1)

Publication Number Publication Date
CN215117493U true CN215117493U (zh) 2021-12-10

Family

ID=79321532

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202121627951.3U Active CN215117493U (zh) 2021-07-18 2021-07-18 数据采集及数据发送电路及其装置

Country Status (1)

Country Link
CN (1) CN215117493U (zh)

Similar Documents

Publication Publication Date Title
CN106537683B (zh) 多层基板上信号的耦合
US9806474B2 (en) Printed circuit board having high-speed or high-frequency signal connector
US20070184687A1 (en) Circuit board provided with digging depth detection structure and transmission device with the same mounted
CN110782035B (zh) 多耦合腔超导量子比特的版图结构及量子芯片
CN110419160A (zh) 电路模块、网络模块以及车载电子设备
US20040188138A1 (en) Method and apparatus for intra-layer transitions and connector launch in multilayer circuit boards
KR20200034175A (ko) 인쇄 회로 기판 어셈블리
CN109560358B (zh) 波导系统、高频线路和雷达传感器
CN215117493U (zh) 数据采集及数据发送电路及其装置
US7746195B2 (en) Circuit topology for multiple loads
US8604351B2 (en) Printed circuit board with circuit topology
CN217789986U (zh) 一种sma头过孔封装结构
CN109643835A (zh) 用于连接光纤和电导体的连接器
CN110611991A (zh) 一种弹上刚挠结合印制板及其设计方法
US7438483B2 (en) Bus system with optical fibers and electronic device having same
US10276282B2 (en) Coaxial transmission line structure
CN220455785U (zh) 背板、机箱及量子测控系统
CN219499626U (zh) 信号输入电路的pcb板、量子测控系统及量子计算机
CN220305760U (zh) 集成板卡、量子测控系统及量子计算机
CN103025082A (zh) 一种印刷电路板的制造方法和一种印刷电路板结构
CN219555246U (zh) 一种设置有差分信号走线的印刷电路板
US20240364385A1 (en) Communication apparatus and communication system
CN219497083U (zh) 信号输出电路的pcb板、量子测控系统及量子计算机
CN219958254U (zh) 用于比特频率控制的电路板、量子测控系统及量子计算机
CN205017687U (zh) 一种基板的连接装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant