CN213584275U - 便于焊接安装的pcie连接器 - Google Patents

便于焊接安装的pcie连接器 Download PDF

Info

Publication number
CN213584275U
CN213584275U CN202022788507.1U CN202022788507U CN213584275U CN 213584275 U CN213584275 U CN 213584275U CN 202022788507 U CN202022788507 U CN 202022788507U CN 213584275 U CN213584275 U CN 213584275U
Authority
CN
China
Prior art keywords
terminals
terminal
insulating body
terminal grooves
welding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202022788507.1U
Other languages
English (en)
Inventor
樊真真
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dongguan Ankuoxin Precision Electronics Co ltd
Original Assignee
Dongguan Ankuoxin Precision Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dongguan Ankuoxin Precision Electronics Co ltd filed Critical Dongguan Ankuoxin Precision Electronics Co ltd
Priority to CN202022788507.1U priority Critical patent/CN213584275U/zh
Application granted granted Critical
Publication of CN213584275U publication Critical patent/CN213584275U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

本实用新型公开一种便于焊接安装的PCIE连接器,包括有绝缘本体、多个第一端子以及多个第二端子;该绝缘本体的顶部凹设有左右延伸的插置槽;该多个第一端子左右间隔排布均分别嵌于对应的第一端子槽中固定,每一第一端子均包括有依次一体成型连接的第一接触部、第一固定部和第一焊脚部;该多个第二端子左右间隔排布均分别嵌于对应的第二端子槽中固定,每一第二端子均包括有依次一体成型连接的第二接触部、第二固定部和第二焊脚部。通过将各端子的焊脚部分成前后四排,使得各个焊脚部错开设置,大大降低了焊脚部的密集度,以便于产品的焊接安装,同时不易出现短路等焊接不良,保证了焊接安装的质量。

Description

便于焊接安装的PCIE连接器
技术领域
本实用新型涉及连接器领域技术,尤其是指一种便于焊接安装的PCIE连接器。
背景技术
PCIE属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量(QOS)等功能。
目前的PCIE连接器其端子数量较多,最为常见的有64PIN,其通常分成前后两排,而这些端子的焊脚部一般成分两排与外部电路板焊接,这样会导致焊脚部的密集度较大,不便于焊接安装,并容易出现短路等焊接不良。因此,有必要对目前的PCIE连接器进行改进。
实用新型内容
有鉴于此,本实用新型针对现有技术存在之缺失,其主要目的是提供一种便于焊接安装的PCIE连接器,其能有效解决现有之PCIE连接器不便于焊接安装的问题。
为实现上述目的,本实用新型采用如下之技术方案:
一种便于焊接安装的PCIE连接器,包括有绝缘本体、多个第一端子以及多个第二端子;
该绝缘本体的顶部凹设有左右延伸的插置槽,绝缘本体的底部凹设有多个第一端子槽和多个第二端子槽,该多个第一端子槽左右间隔排布并均连通插置槽的一侧内壁,该多个第二端子槽左右间隔排布并均连通插置槽的另一侧内壁;
该多个第一端子左右间隔排布均分别嵌于对应的第一端子槽中固定,每一第一端子均包括有依次一体成型连接的第一接触部、第一固定部和第一焊脚部,第一接触部伸入插置槽中,第一固定部固定于第一端子槽中,第一焊脚部垂直向下伸出绝缘本体外,且相邻两第一端子的第一焊脚部前后错位设置;
该多个第二端子左右间隔排布均分别嵌于对应的第二端子槽中固定,每一第二端子均包括有依次一体成型连接的第二接触部、第二固定部和第二焊脚部,第二接触部伸入插置槽中并与对应的第一接触部彼此相对,第二固定部固定于第二端子槽中,第二焊脚部垂直向下伸出绝缘本体外,且相邻两第二端子的第二焊脚部前后错位设置,该多个第二端子的第二焊脚部和多个第一端子的焊脚部排列成前后间隔设置的四排。
作为一种优选方案,所述绝缘本体的顶部一侧凹设有多个第一限位孔,该多个第一限位孔位于对应的第一端子槽的正上方并与对应的第一端子槽连通,该第一端子由下往上组装于第一端子槽中,该第一接触部的顶端抵于第一限位孔的内壁面上。
作为一种优选方案,所述绝缘本体的顶部另一侧凹设有多个第二限位孔,该多个第二限位孔位于对应的第二端子槽的正上方并与对应的第二端子槽连通,该第二端子由下往上组装于第二端子槽中,该第二接触部的顶端抵于第二限位孔的内壁面上。
作为一种优选方案,所述绝缘本体的底面向下延伸出有两固定柱,两固定柱左右排布,且两固定柱的大小形状不同。
作为一种优选方案,所述绝缘本体的一侧面向外凸设有多个梯形块,该多个梯形块左右间隔排布,每一梯形块内均具有开口朝下的梯形镂空槽。
本实用新型与现有技术相比具有明显的优点和有益效果,具体而言,由上述技术方案可知:
通过将各端子的焊脚部分成前后四排,使得各个焊脚部错开设置,大大降低了焊脚部的密集度,以便于产品的焊接安装,同时不易出现短路等焊接不良,保证了焊接安装的质量。
为更清楚地阐述本实用新型的结构特征和功效,下面结合附图与具体实施例来对本实用新型进行详细说明。
附图说明
图1是本实用新型之较佳实施例的组装立体示意图;
图2是本实用新型之较佳实施例另一角度的组装立体示意图;
图3是本实用新型之较佳实施例的分解图;
图4是本实用新型之较佳实施例的截面图。
附图标识说明:
10、绝缘本体 11、插置槽
12、第一端子槽 13、第二端子槽
14、第一限位孔 15、第二限位孔
16、固定柱 17、梯形块
18、梯形镂空槽 20、第一端子
21、第一接触部 22、第一固定部
23、第一焊脚部 30、第二端子
31、第二接触部 32、第二固定部
33、第二焊脚部。
具体实施方式
请参照图1至图4所示,其显示出了本实用新型之较佳实施例的具体结构,包括有绝缘本体10、多个第一端子20以及多个第二端子30。
该绝缘本体10的顶部凹设有左右延伸的插置槽11,绝缘本体10的底部凹设有多个第一端子槽12和多个第二端子槽13,该多个第一端子槽12左右间隔排布并均连通插置槽11的一侧内壁,该多个第二端子槽13左右间隔排布并均连通插置槽11的另一侧内壁。在本实施例中,所述绝缘本体10的顶部一侧凹设有多个第一限位孔14,该多个第一限位孔14位于对应的第一端子槽12的正上方并与对应的第一端子槽12连通,所述绝缘本体10的顶部另一侧凹设有多个第二限位孔15,该多个第二限位孔15位于对应的第二端子槽13的正上方并与对应的第二端子槽13连通;以及,所述绝缘本体10的底面向下延伸出有两固定柱16,两固定柱16左右排布,且两固定柱16的大小形状不同,以便实现防呆安装;所述绝缘本体10的一侧面向外凸设有多个梯形块17,该多个梯形块17左右间隔排布,每一梯形块17内均具有开口朝下的梯形镂空槽18。
该多个第一端子20左右间隔排布均分别嵌于对应的第一端子槽12中固定,每一第一端子20均包括有依次一体成型连接的第一接触部21、第一固定部22和第一焊脚部23,第一接触部21伸入插置槽11中,第一固定部22固定于第一端子槽12中,第一焊脚部23垂直向下伸出绝缘本体10外,且相邻两第一端子20的第一焊脚部23前后错位设置;在本实施例中,该第一端子20由下往上组装于第一端子槽12中,该第一接触部21的顶端抵于第一限位孔14的内壁面上,以防止翘PIN现象的出现。
该多个第二端子30左右间隔排布均分别嵌于对应的第二端子槽13中固定,每一第二端子30均包括有依次一体成型连接的第二接触部31、第二固定部32和第二焊脚部33,第二接触部31伸入插置槽11中并与对应的第一接触部21彼此相对,第二固定部32固定于第二端子槽13中,第二焊脚部33垂直向下伸出绝缘本体10外,且相邻两第二端子30的第二焊脚部33前后错位设置,该多个第二端子30的第二焊脚部33和多个第一端子20的焊脚部23排列成前后间隔设置的四排。在本实施例中,该第二端子30由下往上组装于第二端子槽13中,该第二接触部31的顶端抵于第二限位孔15的内壁面上,以防止翘PIN现象的出现。
详述本实施例的组装过程如下:
首先,成型出绝缘本体10、多个第一端子20和多个第二端子30;接着,将多个第一端子20由下往上组装于对应的第一端子槽12中固定,并将多个第二端子30由下往上组装于对应的第二端子槽13中固定即可。
使用时,将多个第一端子20的第一焊脚部23和多个第二端子30的第二焊脚部33均与外部电路板焊接固定并导通连接即可,然后,将外部连接器插入插置槽11中,插入到位后,外部连接器的导电端子与第一接触部21和第二接触部31接触导通,实现电性连接。
本实用新型的设计重点在于:通过将各端子的焊脚部分成前后四排,使得各个焊脚部错开设置,大大降低了焊脚部的密集度,以便于产品的焊接安装,同时不易出现短路等焊接不良,保证了焊接安装的质量。
以上所述,仅是本实用新型的较佳实施例而已,并非对本实用新型的技术范围作任何限制,故凡是依据本实用新型的技术实质对以上实施例所作的任何细微修改、等同变化与修饰,均仍属于本实用新型技术方案的范围内。

Claims (5)

1.一种便于焊接安装的PCIE连接器,其特征在于:包括有绝缘本体、多个第一端子以及多个第二端子;
该绝缘本体的顶部凹设有左右延伸的插置槽,绝缘本体的底部凹设有多个第一端子槽和多个第二端子槽,该多个第一端子槽左右间隔排布并均连通插置槽的一侧内壁,该多个第二端子槽左右间隔排布并均连通插置槽的另一侧内壁;
该多个第一端子左右间隔排布均分别嵌于对应的第一端子槽中固定,每一第一端子均包括有依次一体成型连接的第一接触部、第一固定部和第一焊脚部,第一接触部伸入插置槽中,第一固定部固定于第一端子槽中,第一焊脚部垂直向下伸出绝缘本体外,且相邻两第一端子的第一焊脚部前后错位设置;
该多个第二端子左右间隔排布均分别嵌于对应的第二端子槽中固定,每一第二端子均包括有依次一体成型连接的第二接触部、第二固定部和第二焊脚部,第二接触部伸入插置槽中并与对应的第一接触部彼此相对,第二固定部固定于第二端子槽中,第二焊脚部垂直向下伸出绝缘本体外,且相邻两第二端子的第二焊脚部前后错位设置,该多个第二端子的第二焊脚部和多个第一端子的焊脚部排列成前后间隔设置的四排。
2.根据权利要求1所述的便于焊接安装的PCIE连接器,其特征在于:所述绝缘本体的顶部一侧凹设有多个第一限位孔,该多个第一限位孔位于对应的第一端子槽的正上方并与对应的第一端子槽连通,该第一端子由下往上组装于第一端子槽中,该第一接触部的顶端抵于第一限位孔的内壁面上。
3.根据权利要求2所述的便于焊接安装的PCIE连接器,其特征在于:所述绝缘本体的顶部另一侧凹设有多个第二限位孔,该多个第二限位孔位于对应的第二端子槽的正上方并与对应的第二端子槽连通,该第二端子由下往上组装于第二端子槽中,该第二接触部的顶端抵于第二限位孔的内壁面上。
4.根据权利要求1所述的便于焊接安装的PCIE连接器,其特征在于:所述绝缘本体的底面向下延伸出有两固定柱,两固定柱左右排布,且两固定柱的大小形状不同。
5.根据权利要求1所述的便于焊接安装的PCIE连接器,其特征在于:所述绝缘本体的一侧面向外凸设有多个梯形块,该多个梯形块左右间隔排布,每一梯形块内均具有开口朝下的梯形镂空槽。
CN202022788507.1U 2020-11-27 2020-11-27 便于焊接安装的pcie连接器 Active CN213584275U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202022788507.1U CN213584275U (zh) 2020-11-27 2020-11-27 便于焊接安装的pcie连接器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202022788507.1U CN213584275U (zh) 2020-11-27 2020-11-27 便于焊接安装的pcie连接器

Publications (1)

Publication Number Publication Date
CN213584275U true CN213584275U (zh) 2021-06-29

Family

ID=76544078

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202022788507.1U Active CN213584275U (zh) 2020-11-27 2020-11-27 便于焊接安装的pcie连接器

Country Status (1)

Country Link
CN (1) CN213584275U (zh)

Similar Documents

Publication Publication Date Title
CN109742606B (zh) 电连接器
CN210517066U (zh) 电连接器
US6338630B1 (en) Board-to-board connector with improved contacts
US7651344B2 (en) Power connector carrying larger current
US7591684B2 (en) Electrical connector
CN101950864A (zh) 带有电源连接件的正交连接器系统
CN101212090A (zh) 电连接器
US5192220A (en) Dual readout extended socket
CN110086018B (zh) 电连接器
US6685485B2 (en) Electrical connector
CN109193216B (zh) 电连接器及其电连接器组合
CN201805026U (zh) 垂直连接器
CN213584275U (zh) 便于焊接安装的pcie连接器
US20220311188A1 (en) Electrical connector
CN201332158Y (zh) 电力连接器
CN211579030U (zh) 电连接器
CN201503938U (zh) 参差排列多重接触的大电流弹性接触件端子
CN210182635U (zh) 电连接器及电连接器组合
CN209544768U (zh) 具有稳固插接功能的rj45带灯连接器
CN219610904U (zh) 一种pcie连接器公头
CN219610905U (zh) 一种pcie连接器母头
CN215119293U (zh) 板对板电连接器
CN219123522U (zh) 一种新型导电端子排布结构的type-c连接器
CN220358475U (zh) 电连接器
CN218975843U (zh) 电连接器

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant