CN211857462U - 测试连接板和测试系统 - Google Patents
测试连接板和测试系统 Download PDFInfo
- Publication number
- CN211857462U CN211857462U CN202020596685.1U CN202020596685U CN211857462U CN 211857462 U CN211857462 U CN 211857462U CN 202020596685 U CN202020596685 U CN 202020596685U CN 211857462 U CN211857462 U CN 211857462U
- Authority
- CN
- China
- Prior art keywords
- pcie
- test
- interface
- test system
- ssd
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本实用新型实施例公开一种测试连接板和测试系统,本实用新型实施例中,测试连接板包括用于连接上位机的USB 3.0接口、PCIe‑USB 3.0信号转换模块和用于连接待测试的PCIe SSD的PCIe接口,通过测试连接板,待测试的PCIe SSD可以直接与上位机连接。而测试系统中,只需测试连接板和上位机,即可实现对待测试的PCIe SSD的测试,测试系统结构简单,成本低廉。
Description
技术领域
本实用新型涉及产品测试技术领域,尤其涉及一种测试连接板和测试系统。
背景技术
PCI-Express(peripheral component interconnect express)是一种高速串行计算机扩展总线标准。固态驱动器(Solid State Disk或Solid State Drive,简称SSD),俗称固态硬盘。PCIe SSD的大批量生产过程中,其调试、检验工作非常复杂,且工作量巨大,为提高调试、检验工作效率和易操作性,应运而生各种测试工具。
现有PCIe SSD测试工具操作复杂,需要在复杂的硬件平台上开发专用测试工具,借助多种仪器仪表,共同完成PCIe SSD功能和性能检测,对检测人员素质要求较高;现有PCIe SSD测试工具虽然可实现自动化和半自动化检测,但成本高昂,需要复杂的硬件平台和多种外部设备,在大批量检测时所需的成本难以承受。
实用新型内容
本实用新型实施例提供了一种测试连接板和测试系统,可以减少SSD的测试成本。
第一方面,本实用新型实施例提供了一种测试连接板,包括用于连接上位机的USB3.0接口、PCIe-USB 3.0信号转换模块和用于连接待测试的PCIe SSD的PCIe接口,所述USB3.0接口、所述PCIe接口分别与所述PCIe-USB 3.0信号转换模块连接。
可选地,所述PCIe-USB 3.0信号转换模块为桥接芯片。
可选地,所述桥接芯片包括JMS583芯片或ASM2362芯片。
可选地,所述PCIe接口包括M.2接口或U.2接口。
可选地,所述M.2接口为适配两种以上的尺寸的PCIe SSD的M.2接口。
第二方面,本实用新型实施例提供了一种测试系统,包括上位机、待测试的PCIeSSD和第一方面所述的测试连接板,所述上位机与所述USB 3.0接口连接,所述待测试的PCIe SSD与所述PCIe接口连接。
可选地,所述测试系统还包括用于实现多路USB 3.0接口并行传输的并行连接模块,所述并行连接模块包括USB公头和2个以上的USB母头,所述并行连接模块的USB公头与所述上位机连接,所述并行连接模块的USB母头与所述测试连接板的USB 3.0接口连接。
可选地,所述并行连接模块为USB集线器。
可选地,所述上位机包括电脑或笔记本电脑。
本实用新型实施例中,测试连接板包括用于连接上位机的USB 3.0接口、PCIe-USB3.0信号转换模块和用于连接待测试的PCIe SSD的PCIe接口,通过测试连接板,待测试的PCIe SSD可以直接与上位机连接。而测试系统中,只需测试连接板和上位机,即可实现对待测试的PCIe SSD的测试,测试系统结构简单,成本低廉。
附图说明
为了更清楚地说明本实用新型实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本实用新型实施例提供的一种测试连接板的结构示意图;
图2是本实用新型实施例提供的一种测试系统的结构示意图;
图3是本实用新型实施例提供的一种测试系统的结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述。
应当理解,本申请的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本实用新型中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本实用新型的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本实用新型所描述的实施例可以与其它实施例相结合。
现有技术中,PCIe SSD的测试系统,由于测试设备专用性强且设备成本高,导致测试成本高昂,为了解决这一技术问题,本实用新型实施例提供一种测试连接板和测试系统,可以有效降低测试成本。
参考图1,图1是本实用新型实施例提供的一种测试连接板的结构示意图。测试连接板包括用于连接上位机的USB 3.0接口101、PCIe-USB 3.0信号转换模块102和用于连接待测试的PCIe SSD的PCIe接口103,USB 3.0接口101、PCIe接口103分别与PCIe-USB 3.0信号转换模块102连接。
可见,通过测试连接板,待测试的PCIe SSD可以直接与上位机连接。其中,上位机用于测试PCIe SSD,其上安装有SSD测试软件,上位机通过其USB接口与USB 3.0接口101连接。PCIe-USB 3.0信号转换模块102将PCIe信号转换成USB 3.0(TYPE-C)信号。
另外,测试连接板还包括电源电路,电源电路用于为USB 3.0接口101、PCIe-USB3.0信号转换模块102和PCIe接口103提供工作电压。
在一个可能的实施例中,PCIe-USB 3.0信号转换模块为桥接芯片。特别地,桥接芯片可以选择JMS583芯片或ASM2362芯片,或者是其他型号的桥接芯片。
在一个可能的实施例中,PCIe接口支持NVMe标准协议,PCIe接口包括M.2接口或U.2接口。
在一个可能的实施例中,M.2接口为适配两种以上的尺寸的PCIe SSD的M.2接口,即一个M.2接口可以同时兼容多种(指2种以上)尺寸的PCIe SSD,例如同时兼容2220/2240/2260/2280等M.2接口尺寸的PCIe SSD。
可以看出,本实用新型实施例的测试连接板不局限于连接一种尺寸的PCIeSSD,可适配多种尺寸的PCIe SSD,兼容性更强。
参考图1和图2,图2是本实用新型实施例提供的一种测试系统的结构示意图;本实用新型还提供一种测试系统,包括上位机201、待测试的PCIe SSD203和测试连接板202,上位机201与USB 3.0接口101连接,待测试的PCIe SSD203与PCIe接口103连接。
其中,上位机包括电脑或笔记本电脑。测试连接板202采用前述的测试连接板,其结构和功能描述不再赘述。
可见,测试系统中,只需测试连接板和上位机,即可实现对待测试的PCIe SSD的测试,测试系统结构简单,成本低廉。上位机通过USB接口可对SSD进行固件调试、升级、读写速率测试、功耗检测等操作。
在一个可能的实施例中,参考图1和图3,图3是本实用新型实施例提供的一种测试系统的结构示意图,测试系统还包括用于实现多路USB 3.0接口并行传输的并行连接模块301,并行连接模块301包括USB公头和2个以上的USB母头,并行连接模块301的USB公头与上位机201连接,并行连接模块301的USB母头与测试连接板的USB 3.0接口连接。
具体地,参考图3,假设有n个待测试的PCIe SSD,例如待测试的PCIe SSD1、待测试的PCIe SSD2、……待测试的PCIe SSDn,n大于或等于2,一个待测试的PCIe SSD分别连接一个测试连接板,即测试连接板1、测试连接板2、……测试连接板n,一个测试连接板的USB3.0接口与并行连接模块301的一个USB母头连接,以此可以实现n个待测试的PCIe SSD与上位机201的连接。
可以看出,利用并行连接模块301和测试连接板,上位机201通过一个USB接口,可以同时与两路以上的待测试PCIe SSD连接并进行测试,可以有效缩减检测时间,提高检测效率。
特别地,本实施例中,并行连接模块采用USB集线器(USB-Hub)来实现,在应对大批量检测时,可通过多路USB-Hub进行扩展,最多可同时完成8块PCIe SSD的检测。
以上所揭露的仅为本实用新型较佳实施例而已,当然不能以此来限定本实用新型之权利范围,因此依本实用新型权利要求所作的等同变化,仍属本实用新型所涵盖的范围。
Claims (9)
1.一种测试连接板,其特征在于,包括用于连接上位机的USB 3.0接口、PCIe-USB 3.0信号转换模块和用于连接待测试的PCIe SSD的PCIe接口,所述USB 3.0接口、所述PCIe接口分别与所述PCIe-USB 3.0信号转换模块连接。
2.根据权利要求1所述的测试连接板,其特征在于,所述PCIe-USB 3.0信号转换模块为桥接芯片。
3.根据权利要求2所述的测试连接板,其特征在于,所述桥接芯片包括JMS583芯片或ASM2362芯片。
4.根据权利要求1至3任一项所述的测试连接板,其特征在于,所述PCIe接口包括M.2接口或U.2接口。
5.根据权利要求4所述的测试连接板,其特征在于,所述M.2接口为适配两种以上的尺寸的PCIe SSD的M.2接口。
6.一种测试系统,其特征在于,包括上位机、待测试的PCIe SSD和权利要求1至5任一项所述的测试连接板,所述上位机与所述USB 3.0接口连接,所述待测试的PCIe SSD与所述PCIe接口连接。
7.根据权利要求6所述的测试系统,其特征在于,所述测试系统还包括用于实现多路USB 3.0接口并行传输的并行连接模块,所述并行连接模块包括USB公头和2个以上的USB母头,所述并行连接模块的USB公头与所述上位机连接,所述并行连接模块的USB母头与所述测试连接板的USB 3.0接口连接。
8.根据权利要求7所述的测试系统,其特征在于,所述并行连接模块为USB集线器。
9.根据权利要求6至8任一项所述的测试系统,其特征在于,所述上位机包括电脑或笔记本电脑。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020596685.1U CN211857462U (zh) | 2020-04-20 | 2020-04-20 | 测试连接板和测试系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020596685.1U CN211857462U (zh) | 2020-04-20 | 2020-04-20 | 测试连接板和测试系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211857462U true CN211857462U (zh) | 2020-11-03 |
Family
ID=73176916
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020596685.1U Active CN211857462U (zh) | 2020-04-20 | 2020-04-20 | 测试连接板和测试系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211857462U (zh) |
-
2020
- 2020-04-20 CN CN202020596685.1U patent/CN211857462U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101359309B (zh) | 串行附接小型计算机系统接口硬盘状态指示装置及方法 | |
CN108475227A (zh) | 测试功能组件及数据调试方法 | |
CN103747408A (zh) | 音频性能测试系统和方法 | |
CN112799985B (zh) | Usb接口控制方法、usb控制电路及智能网联设备主板 | |
CN105868140A (zh) | 一种移动设备 | |
CN112000533A (zh) | 一种pcie设备总线测试方法以及测试工装 | |
CN211956463U (zh) | 一种基于飞腾处理器的i/o桥片 | |
CN102053898A (zh) | 针对主机pcie插槽上总线接口的测试方法及其读写测试方法 | |
CN101923505A (zh) | 外围组件互连快速插槽的测试系统及测试方法 | |
CN111142011A (zh) | 快递柜测试治具 | |
CN211857462U (zh) | 测试连接板和测试系统 | |
CN112162894B (zh) | 芯片及其调试组件、调试系统 | |
CN108153624B (zh) | 适用于ngff插槽的测试电路板 | |
CN211787061U (zh) | Usb接口功能检测设备 | |
CN104581147B (zh) | 一种hdmi和mipi功能互测的方法与装置 | |
CN104484305B (zh) | 一种服务器调试分析接口装置 | |
CN214375135U (zh) | RoCE芯片测试装置 | |
TWI479325B (zh) | 通用序列匯流排裝置、通訊方法及電腦程式產品 | |
CN215219678U (zh) | 一种pcie双接头测试治具装置 | |
CN213365381U (zh) | 主板 | |
CN217426107U (zh) | 一种多用途测试治具和一种智能终端 | |
CN113949654A (zh) | 一种用于m.2接口的测试治具及其使用方法 | |
CN109254937B (zh) | Usb集线器、usb设备枚举异常检测方法及计算机存储介质 | |
CN203338347U (zh) | 一种计算机主板故障检测装置的接口电路 | |
CN209132718U (zh) | 一种标准pcie子卡及ocp子卡的供电治具 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |