CN211701986U - 一种图腾柱电路 - Google Patents

一种图腾柱电路 Download PDF

Info

Publication number
CN211701986U
CN211701986U CN202020384339.7U CN202020384339U CN211701986U CN 211701986 U CN211701986 U CN 211701986U CN 202020384339 U CN202020384339 U CN 202020384339U CN 211701986 U CN211701986 U CN 211701986U
Authority
CN
China
Prior art keywords
transistor
collector
diode
triode
base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202020384339.7U
Other languages
English (en)
Inventor
王中于
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Zhongyiguang Electronics Technology Co ltd
Original Assignee
Guangzhou Zhongyiguang Electronics Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Zhongyiguang Electronics Technology Co ltd filed Critical Guangzhou Zhongyiguang Electronics Technology Co ltd
Priority to CN202020384339.7U priority Critical patent/CN211701986U/zh
Application granted granted Critical
Publication of CN211701986U publication Critical patent/CN211701986U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本实用新型公开了一种图腾柱电路,包括两个均为NPN型的三极管Q1、Q2和两个二极管D1、D2;三极管Q1的集电极连接输入电压Vin,输入电压Vin经电阻R1与三极管Q1的基极相连,三极管Q1的基极经二极管D2与三极管Q2的集电极相连,三极管Q1的发射极经二极管D1与三极管Q2的集电极相连;三极管Q2的基极输入驱动脉冲信号PWM,其发射极接地,其集电极连接驱动输出端。本实用新型电路在高温环境下具有更稳定的电路性能,同时还具有反向输出功能。

Description

一种图腾柱电路
技术领域
本实用新型涉及电子电路技术领域,尤其涉及一种图腾柱电路。
背景技术
目前,现有的图腾柱电路通常由NPN型三极管和PNP型三极管组成,参照图1所示,NPN型三极管的发射极与PNP型三极管的集电极相连,NPN型三极管的基极与PNP型三极管的基极相连,形成图腾柱电路,该电路利用NPN型三极管和PNP型三极管的交互导通便可得到高电平和低电平,当输入高电平时,NPN型三极管导通,PNP型三极管截止,输出端为高电平;同理,输入低电平时,输出同样为低电平。
但是由于NPN型三极管与PNP型三极管的温度特征不相同,因此在高温环境下输出的波形可能会变得不稳定。
其次,参照图2所示,在输入电压为较高的情况下,常规的图腾柱电路上需要在NPN型三极管和PNP型三极管外均连接驱动电路,用于分别驱动NPN型三极管和PNP型三极管,使得常规的图腾柱电路的驱动电路较为复杂。
实用新型内容
为了克服现有技术的不足,本实用新型的目的在于提供一种图腾柱电路,在高温环境下具有更稳定的电路性能,同时还具有反向输出功能。
本实用新型的目的采用如下技术方案实现:
一种图腾柱电路,包括两个均为NPN型的三极管Q1、Q2和两个二极管D1、D2;三极管Q1的集电极连接输入电压Vin,输入电压Vin经电阻R1与三极管Q1的基极相连,三极管Q1的基极经二极管D2与三极管Q2的集电极相连,三极管Q1的发射极经二极管D1与三极管Q2的集电极相连;三极管Q2的基极输入驱动脉冲信号PWM,其发射极接地,其集电极连接驱动输出端。
进一步地,所述驱动脉冲信号PWM为方波信号。
进一步地,所述三极管Q1的基极与二极管D2的阳极相连,二极管D2的阴极与三极管Q2的集电极相连。
进一步地,所述三极管Q1的发射极与二极管D1的阳极相连,二极管D1的阴极与三极管Q2的集电极相连。
进一步地,当三极管Q2的基极输入低电平信号时,三极管Q2截止,三极管Q2的集电极、与三极管Q2集电极相连的二极管D2的阴极均为高电平,使得二极管D2为截止状态;输入电压Vin通过电阻R1向三极管Q1的基极提供偏置电流,三极管Q1导通,输入电压Vin经三极管Q1、二极管D1输出高电平。
进一步地,当三极管Q2的基极输入低电平信号时,所述驱动输出端输出的高电平电压为Vin-VCE-VD1,其中VCE为三极管Q1导通时其集电极与发射极之间的电压,VD1为二极管D1导通时的电压。
进一步地,当三极管Q2的基极输入高电平信号时,三极管Q2导通,三极管Q2的集电极、与三极管Q2集电极相连的二极管D2的阴极均为低电平,使得二极管D2导通,三极管Q1为截止状态,使驱动输出为低电平。
进一步地,所述驱动输出端连接由电容C1和变压器T1串联而成的驱动电路。
进一步地,所述驱动电路驱动三极管Q2导通,使三极管Q1截止;所述驱动电路停止驱动三极管Q2时,三极管Q2截止,使三极管Q1导通。
相比现有技术,本实用新型的有益效果在于:
利用两个NPN型三极管组成图腾柱电路,由于两个三极管的特性相同,因此在高温度环境下图腾柱电路的输出波形更加稳定;此外,该电路输入低电平时可输出高电平,或输入高电平时可输出低电平,具有反向输出的功能。
附图说明
图1为背景技术中常规图腾柱电路的电路图;
图2为背景技术中常规图腾柱电路连接驱动电路的电路图;
图3为本实用新型的图腾柱电路的电路图;
图4为本实用新型的连接有驱动电路的图腾柱电路图。
具体实施方式
下面,结合附图以及具体实施方式,对本实用新型做进一步描述,需要说明的是,在不相冲突的前提下,以下描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例。
一种图腾柱电路,具有稳定性好的图腾柱输出,同时该电路具有反向输出功能,简化驱动电路。
参考图3所示,图腾柱电路包括两个特性相同的NPN型三极管,分别命名为NPN型三极管Q1、NPN型三极管Q2;其次,图腾柱电路中还包括两个二极管D1、D2。
NPN型三极管Q1的集电极连接输入电压Vin,输入电压Vin经电阻R1与NPN型三极管Q1的基极相连,NPN型三极管Q1的发射极与二极管D1的阳极相连,而二极管D1的阴极则与NPN型三极管Q2的集电极相连。
而NPN型三极管Q1的基极与二极管D2的阳极相连,二极管D2的阴极则与NPN型三极管Q2的集电极相连,NPN型三极管Q2的基极输入驱动脉冲信号PWM,其发射极接地,并在二极管D1和二极管D2的阴极处(即NPN型三极管Q2的集电极处)连接驱动输出端。
而在本实施例中,输入图腾柱电路的所述驱动脉冲信号PWM为方波信号。当NPN型三极管Q2的基极输入低电平信号时,NPN型三极管Q2截止,此时NPN型三极管Q2的集电极为高电平,且与NPN型三极管Q2集电极相连的二极管D2的阴极同样为高电平,使得二极管D2为截止状态;此时输入电压Vin通过电阻R1向NPN型三极管Q1的基极提供偏置电流,NPN型三极管Q1导通,输入电压Vin经过NPN型三极管Q1的集电极和发射极流经二极管D1,并从驱动输出端输出高电平,该高电平电压为Vin-VCE-VD1,其中VCE为NPN型三极管Q1导通时其集电极与发射极之间的电压,VD1为二极管D1导通时的电压。
当NPN型三极管Q2的基极输入高电平信号时,NPN型三极管Q2导通,NPN型三极管Q2的集电极为低电平,且与NPN型三极管Q2集电极相连的二极管D2的阴极同样为低电平,使得二极管D2导通,此时,NPN型三极管Q1的基极与发射极之间的电压为:Ube=VD1-VD2-Vbe,可见Ube是负压,因此NPN型三极管Q1为截止状态,此时电路输出为低电平;其中VD2为二极管D2导通时的电压。
可见,本实施例电路具有反向输出功能,即驱动信号为高低电平时,输出为低高电平。
此外,在输入电压为较高的情况下,本实施例只需简单的低压驱动信号,驱动NPN型三极管Q2管即可,而在本实施例中通过驱动电路实现驱动NPN型三极管Q2的功能,参照图4所示,所述驱动电路包括电容C1和变压器T1,电容C1连接在驱动输出端处,电容C1和变压器T1串联后接地,根据上述电路原理可知,驱动电路可驱动三极管Q2导通,使三极管Q1截止;所述驱动电路停止驱动三极管Q2时,三极管Q2截止,使三极管Q1导通,进一步简化电路。
上述实施方式仅为本实用新型的优选实施方式,不能以此来限定本实用新型保护的范围,本领域的技术人员在本实用新型的基础上所做的任何非实质性的变化及替换均属于本实用新型所要求保护的范围。

Claims (9)

1.一种图腾柱电路,其特征在于,包括两个均为NPN型的三极管Q1、Q2和两个二极管D1、D2;三极管Q1的集电极连接输入电压Vin,输入电压Vin经电阻R1与三极管Q1的基极相连,三极管Q1的基极经二极管D2与三极管Q2的集电极相连,三极管Q1的发射极经二极管D1与三极管Q2的集电极相连;三极管Q2的基极输入驱动脉冲信号PWM,其发射极接地,其集电极连接驱动输出端。
2.根据权利要求1所述的图腾柱电路,其特征在于,所述驱动脉冲信号PWM为方波信号。
3.根据权利要求2所述的图腾柱电路,其特征在于,所述三极管Q1的基极与二极管D2的阳极相连,二极管D2的阴极与三极管Q2的集电极相连。
4.根据权利要求3所述的图腾柱电路,其特征在于,所述三极管Q1的发射极与二极管D1的阳极相连,二极管D1的阴极与三极管Q2的集电极相连。
5.根据权利要求4所述的图腾柱电路,其特征在于,当三极管Q2的基极输入低电平信号时,三极管Q2截止,三极管Q2的集电极、与三极管Q2集电极相连的二极管D2的阴极均为高电平,使得二极管D2为截止状态;输入电压Vin通过电阻R1向三极管Q1的基极提供偏置电流,三极管Q1导通,输入电压Vin经三极管Q1、二极管D1输出高电平。
6.根据权利要求5所述的图腾柱电路,其特征在于,当三极管Q2的基极输入低电平信号时,所述驱动输出端输出的高电平电压为Vin-VCE-VD1,其中VCE为三极管Q1导通时其集电极与发射极之间的电压,VD1为二极管D1导通时的电压。
7.根据权利要求4所述的图腾柱电路,其特征在于,当三极管Q2的基极输入高电平信号时,三极管Q2导通,三极管Q2的集电极、与三极管Q2集电极相连的二极管D2的阴极均为低电平,使得二极管D2导通,三极管Q1为截止状态,使驱动输出为低电平。
8.根据权利要求1所述的图腾柱电路,其特征在于,所述驱动输出端连接由电容C1和变压器T1串联而成的驱动电路。
9.根据权利要求8所述的图腾柱电路,其特征在于,所述驱动电路驱动三极管Q2导通,使三极管Q1截止;所述驱动电路停止驱动三极管Q2时,三极管Q2截止,使三极管Q1导通。
CN202020384339.7U 2020-03-24 2020-03-24 一种图腾柱电路 Active CN211701986U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202020384339.7U CN211701986U (zh) 2020-03-24 2020-03-24 一种图腾柱电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202020384339.7U CN211701986U (zh) 2020-03-24 2020-03-24 一种图腾柱电路

Publications (1)

Publication Number Publication Date
CN211701986U true CN211701986U (zh) 2020-10-16

Family

ID=72781166

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202020384339.7U Active CN211701986U (zh) 2020-03-24 2020-03-24 一种图腾柱电路

Country Status (1)

Country Link
CN (1) CN211701986U (zh)

Similar Documents

Publication Publication Date Title
JPH06509913A (ja) 交差導通電流を減少させる電力用mosfet駆動回路
CN111130532A (zh) Igbt门极推挽驱动电路、方法及igbt驱动电路
US4289978A (en) Complementary transistor inverting emitter follower circuit
CN216437067U (zh) 推挽升压装置的驱动电路及辅助电源
CN211701986U (zh) 一种图腾柱电路
CN110868062B (zh) 一种半桥驱动电路及其控制方法
CN111404502A (zh) 一种图腾柱电路
US4706035A (en) High efficiency amplifier having a bootstrap capacitor
CN219247818U (zh) 一种pwm信号输出保护电路和智能点火线圈驱动
US4165494A (en) Bi-state linear amplifier
CN116248093A (zh) 高压电平移位模块及栅极驱动电路
US5254887A (en) ECL to BiCMIS level converter
CN213817709U (zh) 一种大功率igbt驱动控制电路
CN210327368U (zh) 一种用于mosfet驱动的驱动电路
JP2004032619A (ja) 演算増幅回路
CN209930225U (zh) 一种mos管驱动电路
US4308469A (en) Unity gain emitter follower bridge circuit
CN219611599U (zh) 一种双管正激驱动电源电路
CN213990632U (zh) 驱动加速电路
CN219802305U (zh) 一种汽车传感器高低电平控制输出电路
CN210867554U (zh) 功率pmos管驱动电路及用于三相电机的驱动电路
CN212012606U (zh) 一种npn型与pnp型输出通用的电路
CN211656038U (zh) 风门电机驱动电路、驱动板卡和冰箱
CN111769829B (zh) 一种支持正反接的信号转换电路
CN213458015U (zh) 一种红外触摸屏电流控制电路及触摸屏

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant