CN210156119U - 灵敏放大器、存储器 - Google Patents
灵敏放大器、存储器 Download PDFInfo
- Publication number
- CN210156119U CN210156119U CN201921448524.1U CN201921448524U CN210156119U CN 210156119 U CN210156119 U CN 210156119U CN 201921448524 U CN201921448524 U CN 201921448524U CN 210156119 U CN210156119 U CN 210156119U
- Authority
- CN
- China
- Prior art keywords
- inverter
- control signal
- terminal
- node
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Dram (AREA)
Abstract
本实用新型涉及存储技术领域,提出一种灵敏放大器,该灵敏放大器包括:第一反相器、第二反相器、第一开关单元、第二开关单元、第三开关单元、第四开关单元、第五开关单元、第六开关单元、第七开关单元、第八开关单元。该灵敏放大器可以通过控制第五开关单元、第六开关单元、第七开关单元、第八开关单元的开启或关断,实现该灵敏放大器工作于两个不同的电源轨中,用以减小灵敏放大器在噪声消除阶段时静态工作点的偏差。
Description
技术领域
本实用新型涉及存储技术领域,尤其涉及一种灵敏放大器、存储器。
背景技术
灵敏放大器是可以应用于存储器中的一种功能器件,在合适的时间点下开启灵敏放大器可以对存储单元中存储的微弱信号进行放大,从而使得存储单元中存储的数据可以被正确地写入或者读出。
相关技术中,灵敏放大器主要由一锁存器组成,该锁存器的两输出端分别与位线、反位线连接。考虑到灵敏放大器在放大过程中,由于器件失配引起的失配噪声,通常在该锁存器中添加降噪晶体管。
然而,由于锁存器中N型晶体管和P型晶体管的导通能力存在差异,从而造成在灵敏放大器噪声消除阶段位线和反位线的电压偏离其电源和地的中间电压,最终造成判断存储逻辑1和逻辑0阈值有差异,继而造成在读取1和0的时候,噪声容限有差异。
需要说明的是,在上述背景技术部分实用新型的信息仅用于加强对本实用新型的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
实用新型内容
本实用新型的目的在于提供一种灵敏放大器、存储器。该灵敏放大器能够解决相关技术中由于N型晶体管和P型晶体管的导通能力存在差异,从而造成判断存储逻辑1和逻辑0阈值有差异,继而造成在读取1和0的时候,噪声容限有差异的技术问题。
本实用新型的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本实用新型的实践而习得。
根据本实用新型的一个方面,提供一种灵敏放大器,该灵敏放大器包括:第一反相器、第二反相器、第一开关单元、第二开关单元、第三开关单元、第四开关单元、第五开关单元、第六开关单元、第七开关单元、第八开关单元。第一反相器的高电平端连接第一节点,低电平端连接第二节点,输入端连接反位线;第二反相器的高电平端连接第一节点,低电平端连接第二节点,输入端连接位线;第一开关单元连接所述第一反相器的输入端、输出端以及第一控制信号端,用于响应所述第一控制信号端的信号以连通所述第一反相器的输入端和输出端;第二开关单元连接所述第二反相器的输入端、输出端以及第一控制信号端,用于响应所述第一控制信号端的信号以连通所述第二反相器的输入端和输出端;第三开关单元连接所述第一反相器的输出端、所述第二反相器的输入端以及第二控制信号端,用于响应所述第二控制信号端的信号以连通所述第一反相器的输出端和所述第二反相器的输入端;第四开关单元连接所述第二反相器的输出端、所述第一反相器的输入端以及第二控制信号端,用于响应所述第二控制信号端的信号以连通所述第二反相器的输出端和所述第一反相器的输入端;第五开关单元连接第一高电平信号端、第三控制信号端、所述第一节点,用于响应所述第三控制信号端的信号将所述第一高电平信号端的信号传输到所述第一节点;第六开关单元连接第一低电平信号端、第四控制信号端、所述第二节点,用于响应所述第四控制信号端的信号将所述第一低电平信号端的信号传输到所述第二节点;第七开关单元连接第二高电平信号端、第五控制信号端、所述第一节点,用于响应所述第五控制信号端的信号将所述第二高电平信号端的信号传输到所述第一节点;第八开关单元连接第二低电平信号端、第六控制信号端、所述第二节点,用于响应所述第六控制信号端的信号将所述第二低电平信号端的信号传输到所述第二节点;其中,所述第一高电平信号的电平大于所述第二高电平信号端的电平,所述第一低电平信号端的电平大于所述第二低电平信号端的电平;或所述第一高电平信号的电平小于所述第二高电平信号端的电平,所述第一低电平信号端的电平小于所述第二低电平信号端的电平。
本实用新型的一种示例性实施例中,所述第一反相器包括:第一P型晶体管、第二N型晶体管,第一P型晶体管的第一端连接所述第一节点,控制端连接所述第一反相器的输入端,第二端连接所述第一反相器的输出端;第二N型晶体管的第一端连接所述第二节点,控制端连接所述第一反相器的输入端,第二端连接所述第一反相器的输出端。
本实用新型的一种示例性实施例中,所述第二反相器包括:第三P型晶体管、第四N型晶体管。第三P型晶体管的第一端连接所述第一节点,控制端连接所述第二反相器的输入端,第二端连接所述第二反相器的输出端;第四N型晶体管的第一端连接所述第二节点,控制端连接所述第二反相器的输入端,第二端连接所述第二反相器的输出端。
本实用新型的一种示例性实施例中,所述第一开关单元包括第五晶体管,第五晶体管的第一端连接所述第一反相器的输入端,第二端连接所述第一反相器的输出端,控制端连接所述第一控制信号端;所述第二开关单元包括第六晶体管,第六晶体管的第一端连接所述第二反相器的输入端,第二端连接所述第二反相器的输出端,控制端连接所述第一控制信号端。
本实用新型的一种示例性实施例中,所述第三开关单元包括第七晶体管,第七晶体管的第一端连接所述第一反相器的输出端,第二端连接所述第二反相器的输入端,控制端连接所述第二控制信号端;所述第四开关单元包括第八晶体管,第八晶体管的第一端连接所述第二反相器的输出端,第二端连接所述第一反相器的输入端,控制端连接所述第二控制信号端。
本实用新型的一种示例性实施例中,所述第五开关单元包括第九晶体管,第九晶体管的第一端连接所述第一高电平信号端,第二端连接所述第一节点,控制端连接所述第三控制信号端;所述第六开关单元包括第十晶体管,第十晶体管的第一端连接所述第一低电平信号端,第二端连接所述第二节点,控制端连接所述第四控制信号端。
本实用新型的一种示例性实施例中,所述第七开关单元包括第十一晶体管,第十一晶体管的第一端连接所述第二高电平信号端,第二端连接所述第一节点,控制端连接所述第五控制信号端;所述第八开关单元包括第十二晶体管,第十二晶体管的第一端连接所述第二低电平信号端,第二端连接所述第二节点,控制端连接所述第六控制信号端。
本实用新型的一种示例性实施例中,所述灵敏放大器还包括预充电单元,预充电单元连接所述第一节点、第二节点。
根据本实用新型的一个方面,提供一种灵敏放大器驱动方法,用于驱动上述的灵敏放大器、该方法包括:
初始化阶段,控制所述第一控制信号端、所述第二控制信号端输入有效电平信号,控制所述第三控制信号端、第四所述控制信号端、第五控制信号端、第六控制信号端输出无效电平信号,并向第一节点和第二节点进行预充电;
噪声消除阶段,控制所述第一控制信号端、所述第五控制信号端、第六控制信号端输出有效电平信号,控制所述第二控制信号端、所述第三控制信号端、第四控制信号端输出无效电平信号;
电荷共享阶段,向第一节点和第二节点进行预充电,并控制所述第一控制信号端、所述第二控制信号端、所述第三控制信号端、所述第四控制信号端、所述第五控制信号端、所述第六控制信号端输出无效电平信号,同时向所述位线输入数据信号;
第一放大阶段,控制所述第二控制信号端、所述第五控制信号端、第六控制信号端输出有效电平信号,控制所述第一控制信号端、所述第三控制信号端、第四控制信号端输出无效电平信号,以对所述数据信号进行第一次放大处理;
第二放大阶段,控制所述第二控制信号端、所述第三控制信号端、第四控制信号端输出有效电平信号,控制所述第一控制信号端、所述第五控制信号端、第六控制信号端输出无效电平信号,以对所述数据信号进行第二次放大处理。
根据本实用新型的一个方面,提供一种存储器,该存储器包括上述的灵敏放大器以及位线、反位线。
本公开提供一种灵敏放大器、存储器,该灵敏放大器设置有两个不同的电源轨:第一高电平信号端-第一低电平信号端和第二高电平信号端-第二低电平信号端,通过控制第五开关单元、第六开关单元、第七开关单元、第八开关单元的断通实现该灵敏放大器在噪声消除阶段工作于电源轨:第二高电平信号端-第二低电平信号端,在第二放大阶段工作于电源轨:第一高电平信号端-第一低电平信号端。其中,当反相器中N型晶体管的导通能力大于P型晶体管时,第二高电平信号端的电平大于第一高电平信号端的电平,第二低电平信号端的电平大于第一低电平信号端的电平;当反相器中N型晶体管的导通能力小于P型晶体管时,第二高电平信号端的电平小于第一高电平信号端的电平,第二低电平信号端的电平小于第一低电平信号端的电平。从而降低了该灵敏方法器在噪声消除阶段,位线和反位线偏离电源轨:第一高电平信号端-第一低电平信号端的中间电压。进而避免了判断存储逻辑1和逻辑0阈值有差异,继而避免了在读取1和0的时候,噪声容限有差异。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本实用新型。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本实用新型的实施例,并与说明书一起用于解释本实用新型的原理。显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中灵敏放大器的结构示意图;
图2为图1中该灵敏放大器输出节点的工作时序图;
图3为图1相关技术中该灵敏放大器的另一工作时序图;
图4为相关技术中另一种灵敏放大器的结构示意图;
图5为图4相关技术中该灵敏放大器输出节点的工作时序图;
图6为本公开灵敏放大器一种示例性实施例的结构示意图;
图7为本公开灵敏放大器一种示例性实施例中各节点的工作时序图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本实用新型将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
如图1所示,为相关技术中灵敏放大器的结构示意图。该灵敏放大器包括锁存器1,其中锁存器1的两个输出端分别与位线BLT和反位线BLB连接。锁存器1的高电平端N1通过晶体管M5与高电平电源端VCORE连接,锁存器1的低电平端N2通过晶体管M6与接地端GND连接。其中,位线BLT上可以连接多个存储单元2,反位线BLB上可以连接多个存储单元3,且位线BLT上连接有线电容Cb1,反位线BLB上连接有线电容Cb2。该灵敏放大器可以对存储单元2、3中存储的微弱信号进行放大,从而使得存储单元存储的数据可以被正确地写入或者读出。本实施例以读取存储单元2中的高电平信号为例进行说明。如图2所示,为图1中该灵敏放大器各节点的工作时序图,BLT为位线BLT上信号的时序图,BLB为反位线BLB上信号的时序图。该灵敏放大器驱动方法包括三个阶段:预充电阶段t1、电荷共享阶段t2、放大阶段t3。在预充电阶段t1,预充电单元PC分别向位线BLT和反位线BLB、高电平端N1、低电平端N2预充相同的电压,该预充电压可以为高电平电源端VCORE电压的一半。在电荷共享阶段t2,在与存储单元2连接的字线WL1上施加有效电平使得晶体管M7导通,以使存储在电容Cc1内的电荷通过晶体管M7传输到位线BLT上,此时位线BLT上的电压略大于反位线BLB上的电压。在放大阶段t3,在控制信号端SAP、SAN施加有效电平信号以分别导通晶体管M5和M6,以使锁存器1处于工作状态,从而使得位线BLT上的电压放大到高电平电源端VCORE的电压,使得反位线BLB上的电压减小到接地端GND的电压。
然而,如图2所示,由于P型M1与N型晶体管M2具有不同的导通能力,P型晶体管M3与N型晶体管M4具有不同的导通能力。例如,当N型晶体管的导通能力比P型晶体管强时,在放大阶段t3开始时,位线BLT、反位线BLB上的电压均存在一下拉阶段,图2中位线信号BLT的下拉形态较为明显。如图3所述,为图1相关技术中该灵敏放大器的另一工作时序图,当N型晶体管M2与P型晶体管M1导通能力差大于N型晶体管M4与P型晶体管M3的导通能力差时,位线BLT在放大阶段t3开始时的下拉值大于反位线BLB在放大阶段t3开始时的下拉值。从而可能导致位线BLT的电压小于反位线BLB的电压,最终导致反位线BLB的电压被放大,位线BLT的电压被减小。应该理解的是,当P型晶体管的导通能力比N型晶体管强时,在放大阶段t3开始时,位线BLT、反位线BLB上的电压均存在一上拉阶段。
基于此,相关技术中提出另一种灵敏放大器,如图4所述,为相关技术中另一种灵敏放大器的结构示意图。该灵敏放大器在图1所示的灵敏放大器基础上添加了晶体管M8、M9、M10、M11。如图5所示,为图4相关技术中该灵敏放大器各节点的工作时序图,BLT为位线BLT上信号的时序图,BLB为反位线BLB上信号的时序图。该灵敏放大器驱动方法包括四个阶段:预充电阶段t1、噪声消除阶段t2、电荷共享阶段t3、放大阶段t4。在预充电阶段t1,在控制信号端oc、iso施加有效电平信号,以导通晶体管M8、M9、M10、M11,在控制信号端SAP、SAN施加无效电平信号以关断晶体管M5、M6,同时预充电单元PC对高电平端N1、低电平端N2预充电压,以使位线BLT、反位线BLB、高电平端N1、低电平端N2的电压均为该预充电压,其中,该预充电压可以为高电平电源端VCORE电压的一半。在噪声消除阶段t2,在控制信号端oc、SAP、SAN施加有效电平信号,以导通晶体管M8、M9、M5、M6,在控制信号端iso施加无效电平信号,以关断晶体管M10、M11。在该阶段,晶体管M1与M2为二极管连接形式,并在高电平电源端VCORE与接地端GND之间形成分压结构,晶体管M3与M4为二极管连接形式,并在高电平电源端VCORE与接地端GND之间形成分压结构,由于M2的导通能力大于M1的导通能力,M4的导通能力大于M3的导通能力,从而使得在噪声消除阶段向位线BLT和反位线BLB写入小于预充电压的电压信号,从而避免了在放大阶段位线BLT和反位线BLB出现电压下拉现象。此处,位线BLT和反位线BLB的压降为h1。应该理解的是,当M1的导通能力大于M2的导通能力,M3的导通能力大于M4的导通能力时,会使得在噪声消除阶段向位线BLT和反位线BLB写入大于预充电压的电压信号,相应的,会避免在放大阶段位线BLT和反位线BLB出现电压上拉现象。在电荷共享阶段t3,在控制信号端oc、iso、SAP、SAN施加无效电平信号以关断晶体管M8、M9、M10、M11、M5、M6,同时在与存储单元2连接的字线WL1施加有效电平,以使存储在电容Cc1内的电荷通过晶体管M7传输到位线BLT上,此时位线BLT上的电压略大于反位线BLB上的电压。在放大阶段t4,在控制信号端SAP、SAN施加有效电平信号以分别导通晶体管M5和M6,同时控制信号端iso输出有效电平信号以导通晶体管M10、M11以使锁存器处于工作状态,从而使得位线BLT上的电压放大到高电平电源端VCORE的电压,使得反位线BLB上的电压减小到接地端GND的电压。
然而,相关技术中,在噪声消除阶段t2,向位线BLT和反位线BLB写入的电压信号小于预充电压,其中,该预充电压可以为高电平电源端VCORE电压的一半。从而造成判断存储的逻辑1和逻辑0的阈值有差异,继而造成在读取1和0的时候,噪声容限有差异。
基于此,本示例性实施例提供一种灵敏放大器,如图6所示,为本公开灵敏放大器一种示例性实施例的结构示意图,该灵敏放大器包括:第一反相器4、第二反相器5、第一开关单元T1、第二开关单元T2、第三开关单元T3、第四开关单元T4、第五开关单元T5、第六开关单元T6、第七开关单元T7、第八开关单元T8。第一反相器4的高电平端连接第一节点N1,低电平端连接第二节点N2,输入端连接反位线BLB;第二反相器5的高电平端连接第一节点N1,低电平端连接第二节点N2,输入端连接位线BLT;第一开关单元T1连接所述第一反相器4的输入端、输出端以及第一控制信号端oc,用于响应所述第一控制信号端oc的信号以连通所述第一反相器4的输入端和输出端;第二开关单元T2连接所述第二反相器5的输入端、输出端以及第一控制信号端oc,用于响应所述第一控制信号端oc的信号以连通所述第二反相器5的输入端和输出端;第三开关单元T3连接所述第一反相器4的输出端、所述第二反相器5的输入端以及第二控制信号端iso,用于响应所述第二控制信号端iso的信号以连通所述第一反相器4的输出端和所述第二反相器5的输入端;第四开关单元T4连接所述第二反相器5的输出端、所述第一反相器4的输入端以及第二控制信号端iso,用于响应所述第二控制信号端iso的信号以连通所述第二反相器5的输出端和所述第一反相器4的输入端;第五开关单元T5连接第一高电平信号端VCORE、第三控制信号端SAP1、所述第一节点N1,用于响应所述第三控制信号端SAP1的信号将所述第一高电平信号端VCORE的信号传输到所述第一节点N1;第六开关单元T6连接第一低电平信号端GND、第四控制信号端SAN1、所述第二节点N2,用于响应所述第四控制信号端SAN1的信号将所述第一低电平信号端GND的信号传输到所述第二节点N2;第七开关单元T7连接第二高电平信号端、第五控制信号端SAP2、所述第一节点N1,用于响应所述第五控制信号端SAP2的信号将所述第二高电平信号端VDD的信号传输到所述第一节点N1;第八开关单元T8连接第二低电平信号端、第六控制信号端SAN2、所述第二节点N2,用于响应所述第六控制信号端SAN2的信号将所述第二低电平信号端VSS的信号传输到所述第二节点N2;其中,所述第一高电平信号端VCORE的电平电压大于所述第二高电平信号端VDD的电平电压,所述第一低电平信号端GND的电平电压大于所述第二低电平信号端VSS的电平电压;或,所述第一高电平信号端VCORE的电平电压小于所述第二高电平信号端VDD的电平电压,所述第一低电平信号端GND的电平电压小于所述第二低电平信号端VSS的电平电压。
本公开提供一种灵敏放大器,该灵敏放大器设置有两个不同的电源轨GND-VCORE和VSS-VDD,通过控制第五开关单元、第六开关单元、第七开关单元、第八开关单元的开启或关断实现该灵敏放大器在噪声消除阶段工作于电源轨VSS-VDD,在第二放大阶段工作于电源轨GND-VCORE。其中,当反相器中N型晶体管的导通能力大于P型晶体管时,第二高电平信号端VDD的电平电压大于第一高电平信号端VCORE的电平电压,第二低电平信号端VSS的电平大于第一低电平信号端GND的电平;当反相器中N型晶体管的导通能力小于P型晶体管时,第二高电平信号端VDD的电平电压小于第一高电平信号端VCORE的电平电压,第二低电平信号端VSS的电平小于第一低电平信号端GND的电平。从而降低了该灵敏放大器在噪声消除阶段,位线和反位线偏离VCORE/2的电压。进而避免了判断存储逻辑1和逻辑0阈值有差异,继而避免了在读取1和0的时候,噪声容限有差异的问题。
本示例性实施例中,如图6所示,所述第一反相器4可以包括:第一P型晶体管T9、第二N型晶体管T10,第一P型晶体管T9的第一端连接所述第一节点N1,控制端连接所述第一反相器4的输入端,第二端连接所述第一反相器4的输出端;第二N型晶体管的第一端连接所述第二节点N2,控制端连接所述第一反相器4的输入端,第二端连接所述第一反相器4的输出端。
本示例性实施例中,如图6所示,所述第二反相器5可以包括:第三P型晶体管T11、第四N型晶体管T12。第三P型晶体管T12的第一端连接所述第一节点N1,控制端连接所述第二反相器5的输入端,第二端连接所述第二反相器5的输出端;第四N型晶体管的第一端连接所述第二节点N2,控制端连接所述第二反相器5的输入端,第二端连接所述第二反相器5的输出端。
本示例性实施例中,如图6所示,所述第一开关单元T1可以包括第五晶体管,第五晶体管的第一端连接所述第一反相器4的输入端,第二端连接所述第一反相器4的输出端,控制端连接所述第一控制信号端oc;所述第二开关单元T2可以包括第六晶体管,第六晶体管的第一端连接所述第二反相器5的输入端,第二端连接所述第二反相器5的输出端,控制端连接所述第一控制信号端oc。
本示例性实施例中,如图6所示,所述第三开关单元T3可以包括第七晶体管,第七晶体管的第一端连接所述第一反相器4的输出端,第二端连接所述第二反相器5的输入端,控制端连接所述第二控制信号端iso;所述第四开关单元T4可以包括第八晶体管,第八晶体管的第一端连接所述第二反相器5的输出端,第二端连接所述第一反相器4的输入端,控制端连接所述第二控制信号端iso。
本示例性实施例中,如图6所示,所述第五开关单元T5可以包括第九晶体管,第九晶体管的第一端连接所述第一高电平信号端,第二端连接所述第一节点N1,控制端连接所述第三控制信号端SAP1;所述第六开关单元T6可以包括第十晶体管,第十晶体管的第一端连接所述第一低电平信号端,第二端连接所述第二节点N2,控制端连接所述第四控制信号端SAN1。
本示例性实施例中,如图6所示,所述第七开关单元T7可以包括第十一晶体管,第十一晶体管的第一端连接所述第二高电平信号端VDD,第二端连接所述第一节点N1,控制端连接所述第五控制信号端SAP2;所述第八开关单元T8可以包括第十二晶体管,第十二晶体管的第一端连接所述第二低电平信号端VSS,第二端连接所述第二节点N2,控制端连接所述第六控制信号端SAN2。
本示例性实施例中,第一开关单元到第八开关单元可以为N型晶体管也可以为P型晶体管,本示例性实施例以N型晶体管为例进行说明。
本示例性实施例中,如图6所示,所述灵敏放大器还可以包括预充电单元PC,预充电单元连接所述第一节点N1、第二节点N2。
本示例性实施例还提供一种灵敏放大器驱动方法,用于驱动上述的灵敏放大器,如图7所示,为本公开灵敏放大器一种示例性实施例中各节点的驱动时序图,该驱动方法包括:预充电阶段t1、噪声消除阶段t2、电荷共享阶段t3、第一放大阶段t4、第二放大阶段t5。
本示例性实施例以反相器中N型晶体管的导通能力大于P型晶体管的导通能力为例进行说明。相应的,第二高电平信号端VDD的电平电压大于第一高电平信号端VCORE的电平电压,第二低电平信号端VSS的电平电压大于第一低电平信号端GND的电平电压。应该理解的是,当反相器中N型晶体管的导通能力小于P型晶体管时,第二高电平信号端VDD的电平电压小于第一高电平信号端VCORE的电平电压,第二低电平信号端VSS的电平电压小于第一低电平信号端GND的电平电压。例如,本示例性实施例中,第一高电平信号端VCORE的电压可以为1V,第一低电平信号端GND的电压为0V,第二高电平信号端VDD的电压为1.2V,第二低电平信号端VSS的电压为0.2V。
在初始化阶段,在所述第一控制信号端oc、所述第二控制信号端iso施加有效电平信号,在所述第三控制信号端SAP1、第四所述控制信号端SAN1、第五控制信号端SAP2、第六控制信号端SAN2施加无效电平信号,并对第一节点和第二节点进行预充电,以使第一节点N1、第二节点N2、位线BLT、反位线BLB上的电压均为预充电电压。其中,该预充电电压可以为第一高电平信号端VCORE电压的一半,即0.5V。
噪声消除阶段,在所述第一控制信号端oc、所述第五控制信号端SAP2、第六控制信号端SAN2施加有效电平信号,在所述第二控制信号端iso、所述第三控制信号端SAP1、第四控制信号端SAN1施加无效电平信号。在该阶段,晶体管T9与T10形成位于第二高电平信号端VDD与第二低电平信号端VSS之间的二极管分压结构,晶体管T11与T12形成位于第二高电平信号端VDD与第二低电平信号端VSS之间的二极管分压结构,由于T10的导通能力大于T9的导通能力,T12的导通能力大于T11的导通能力,从而使得位线BLT和反位线BLB依然存在压降h2,但是由于第二高电平信号端VDD的电平大于第一高电平信号端VCORE的电平,第二低电平信号端VSS的电平大于第一低电平信号端GND的电平。压降h2小于图5中的压降h1,从而使得位线BLT和反位线BLB上的电压更接近VCORE电压的一半,即0.5V。
本示例性实施例中,如图7所示,晶体管T9与T10的导通能力差可以与晶体管T11与T12的导通能力差相同,从而在噪声消除阶段,位线BLT和反位线BLB上的电压同步减小。应该理解的是,在其他示例性实施例中,当晶体管T9与T10的导通能力差可以与晶体管T11与T12的导通能力差不相同时,相应的,位线BLT和反位线BLB上的电压变化不同步,且其电压变化值也不同。
电荷共享阶段,向第一节点和第二节点输入预充电压,该预充电压可以为第一高电平信号端VCORE电压的一半。并控制所述第一控制信号端oc、所述第二控制信号端iso、所述第三控制信号端SAP1、所述第四控制信号端SAN1、所述第五控制信号端SAP2、所述第六控制信号端SAN2输出无效电平信号,同时向位线输入数据信号。该数据信号可以为位于存储单元中的高电平数据信号。例如,可以控制与存储单元2连接的字线WL1输出有效电平,以使存储在电容Cc1内的电荷通过晶体管传输到位线BLT上,此时位线BLT上的电压略大于反位线BLB上的电压。应该理解的是,该数据信号也可以为位于存储单元中的低电平数据信号,相应的,位线BLT上的电压略小于反位线BLB上的电压。
第一放大阶段,在所述第二控制信号端、所述第五控制信号端、第六控制信号端施加有效电平信号,在所述第一控制信号端、所述第三控制信号端、第四控制信号端施加无效电平信号,以使第一反相器和第二反相器形成的锁存器并工作于第二高电平信号端VDD与第二低电平信号端VSS之间,以对所述数据信号进行第一次放大处理。最终使得位线BLT上的电压放大到第二高电平信号端VDD的电压,使得反位线BLB上的电压减小到第二低电平信号端VSS的电压。
第二放大阶段,在所述第二控制信号端、所述第三控制信号端、第四控制信号端施加有效电平信号,在所述第一控制信号端、所述第五控制信号端、第六控制信号端施加无效电平信号,以使第一反相器和第二反相器形成的锁存器工作于第一高电平信号端VCORE与第一低电平信号端GND之间,以对所述数据信号进行第二次放大处理。最终使得位线BLT上的电压放大到第一高电平信号端VCORE的电压,使得反位线BLB上的电压减小到第一低电平信号端GND的电压。
该驱动方法中,在噪声消除阶段,该灵敏放大器工作于第二高电平信号端VDD与第二低电平信号端VSS之间。且由于所述第一高电平信号端VCORE的电平电压小于所述第二高电平信号端VDD的电平电压,所述第一低电平信号端GND的电平电压小于所述第二低电平信号端VSS的电平电压。从而使得位线BLT和反位线BLB上的电压相较于相关技术更接近于VCORE/2。进而避免了判断存储逻辑1和逻辑0阈值有差异,继而避免了在读取1和0的时候,噪声容限有差异。
其中,向第一节点和第二节点输入预充电压的操作可以通过预充电单元PC实现。图7中PC表示预充电单元PC的信号时序图。
本示例性实施例还提供一种存储器,该存储器包括上述的灵敏放大器。
本领域技术人员在考虑说明书及实践这里公开的实用新型后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。
Claims (9)
1.一种灵敏放大器,其特征在于,包括:
第一反相器,高电平端连接第一节点,低电平端连接第二节点,输入端连接反位线;
第二反相器,高电平端连接第一节点,低电平端连接第二节点,输入端连接位线;
第一开关单元,连接所述第一反相器的输入端、输出端以及第一控制信号端,用于响应所述第一控制信号端的信号以连通所述第一反相器的输入端和输出端;
第二开关单元,连接所述第二反相器的输入端、输出端以及第一控制信号端,用于响应所述第一控制信号端的信号以连通所述第二反相器的输入端和输出端;
第三开关单元,连接所述第一反相器的输出端、所述第二反相器的输入端以及第二控制信号端,用于响应所述第二控制信号端的信号以连通所述第一反相器的输出端和所述第二反相器的输入端;
第四开关单元,连接所述第二反相器的输出端、所述第一反相器的输入端以及第二控制信号端,用于响应所述第二控制信号端的信号以连通所述第二反相器的输出端和所述第一反相器的输入端;
第五开关单元,连接第一高电平信号端、第三控制信号端、所述第一节点,用于响应所述第三控制信号端的信号将所述第一高电平信号端的信号传输到所述第一节点;
第六开关单元,连接第一低电平信号端、第四控制信号端、所述第二节点,用于响应所述第四控制信号端的信号将所述第一低电平信号端的信号传输到所述第二节点;
第七开关单元,连接第二高电平信号端、第五控制信号端、所述第一节点,用于响应所述第五控制信号端的信号将所述第二高电平信号端的信号传输到所述第一节点;
第八开关单元,连接第二低电平信号端、第六控制信号端、所述第二节点,用于响应所述第六控制信号端的信号将所述第二低电平信号端的信号传输到所述第二节点;
其中,所述第一高电平信号的电平电压大于所述第二高电平信号端的电平电压,所述第一低电平信号端的电平电压大于所述第二低电平信号端的电平电压;或
所述第一高电平信号的电平电压小于所述第二高电平信号端的电平电压,所述第一低电平信号端的电平电压小于所述第二低电平信号端的电平电压。
2.根据权利要求1所述的灵敏放大器,其特征在于,所述第一反相器包括:
第一P型晶体管,第一端连接所述第一节点,控制端连接所述第一反相器的输入端,第二端连接所述第一反相器的输出端;
第二N型晶体管,第一端连接所述第二节点,控制端连接所述第一反相器的输入端,第二端连接所述第一反相器的输出端。
3.根据权利要求1所述的灵敏放大器,其特征在于,所述第二反相器包括:
第三P型晶体管,第一端连接所述第一节点,控制端连接所述第二反相器的输入端,第二端连接所述第二反相器的输出端;
第四N型晶体管,第一端连接所述第二节点,控制端连接所述第二反相器的输入端,第二端连接所述第二反相器的输出端。
4.根据权利要求1所述的灵敏放大器,其特征在于,
所述第一开关单元包括:
第五晶体管,第一端连接所述第一反相器的输入端,第二端连接所述第一反相器的输出端,控制端连接所述第一控制信号端;
所述第二开关单元包括:
第六晶体管,第一端连接所述第二反相器的输入端,第二端连接所述第二反相器的输出端,控制端连接所述第一控制信号端。
5.根据权利要求1所述的灵敏放大器,其特征在于,
所述第三开关单元包括:
第三开关晶体管,第一端连接所述第一反相器的输出端,第二端连接所述第二反相器的输入端,控制端连接所述第二控制信号端;
所述第四开关单元包括:
第八晶体管,第一端连接所述第二反相器的输出端,第二端连接所述第一反相器的输入端,控制端连接所述第二控制信号端。
6.根据权利要求1所述的灵敏放大器,其特征在于,
所述第五开关单元包括:
第九晶体管,第一端连接所述第一高电平信号端,第二端连接所述第一节点,控制端连接所述第三控制信号端;
所述第六开关单元包括:
第十晶体管,第一端连接所述第一低电平信号端,第二端连接所述第二节点,控制端连接所述第四控制信号端。
7.根据权利要求1所述的灵敏放大器,其特征在于,
所述第七开关单元包括:
第十一晶体管,第一端连接所述第二高电平信号端,第二端连接所述第一节点,控制端连接所述第五控制信号端;
所述第八开关单元包括:
第十二晶体管,第一端连接所述第二低电平信号端,第二端连接所述第二节点,控制端连接所述第六控制信号端。
8.根据权利要求1所述的灵敏放大器,其特征在于,所述灵敏放大器还包括:
预充电单元,用于将第一节点和第二节点充电至相同的电位。
9.一种存储器,其特征在于,包括权利要求1-8任一项所述的灵敏放大器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921448524.1U CN210156119U (zh) | 2019-08-30 | 2019-08-30 | 灵敏放大器、存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921448524.1U CN210156119U (zh) | 2019-08-30 | 2019-08-30 | 灵敏放大器、存储器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210156119U true CN210156119U (zh) | 2020-03-17 |
Family
ID=69767365
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921448524.1U Active CN210156119U (zh) | 2019-08-30 | 2019-08-30 | 灵敏放大器、存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210156119U (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111863051A (zh) * | 2020-07-27 | 2020-10-30 | 安徽大学 | 灵敏放大器、存储器和灵敏放大器的控制方法 |
WO2021036104A1 (zh) * | 2019-08-30 | 2021-03-04 | 长鑫存储技术有限公司 | 灵敏放大器及其驱动方法、存储器 |
WO2022001163A1 (zh) * | 2020-06-30 | 2022-01-06 | 长鑫存储技术有限公司 | 灵敏放大器、存储装置及读写方法 |
WO2023000490A1 (zh) * | 2021-07-20 | 2023-01-26 | 长鑫存储技术有限公司 | 感测放大电路和数据读出方法 |
US11862283B2 (en) | 2020-06-30 | 2024-01-02 | Changxin Memory Technologies, Inc. | Sense amplifier, storage device and read-write method |
US11929112B2 (en) | 2020-07-27 | 2024-03-12 | Anhui University | Sense amplifier, memory, and method for controlling sense amplifier |
-
2019
- 2019-08-30 CN CN201921448524.1U patent/CN210156119U/zh active Active
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021036104A1 (zh) * | 2019-08-30 | 2021-03-04 | 长鑫存储技术有限公司 | 灵敏放大器及其驱动方法、存储器 |
CN112447208A (zh) * | 2019-08-30 | 2021-03-05 | 长鑫存储技术有限公司 | 灵敏放大器及其驱动方法、存储器 |
US11276438B2 (en) | 2019-08-30 | 2022-03-15 | Changxin Memory Technologies, Inc. | Sensitivity amplifier, driving method and memory device |
CN112447208B (zh) * | 2019-08-30 | 2024-09-13 | 长鑫存储技术有限公司 | 灵敏放大器及其驱动方法、存储器 |
WO2022001163A1 (zh) * | 2020-06-30 | 2022-01-06 | 长鑫存储技术有限公司 | 灵敏放大器、存储装置及读写方法 |
US11862283B2 (en) | 2020-06-30 | 2024-01-02 | Changxin Memory Technologies, Inc. | Sense amplifier, storage device and read-write method |
CN111863051A (zh) * | 2020-07-27 | 2020-10-30 | 安徽大学 | 灵敏放大器、存储器和灵敏放大器的控制方法 |
WO2022021775A1 (zh) * | 2020-07-27 | 2022-02-03 | 安徽大学 | 灵敏放大器、存储器和灵敏放大器的控制方法 |
CN111863051B (zh) * | 2020-07-27 | 2022-11-22 | 安徽大学 | 灵敏放大器、存储器和灵敏放大器的控制方法 |
US11929112B2 (en) | 2020-07-27 | 2024-03-12 | Anhui University | Sense amplifier, memory, and method for controlling sense amplifier |
WO2023000490A1 (zh) * | 2021-07-20 | 2023-01-26 | 长鑫存储技术有限公司 | 感测放大电路和数据读出方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112447208B (zh) | 灵敏放大器及其驱动方法、存储器 | |
CN210156119U (zh) | 灵敏放大器、存储器 | |
US6754121B2 (en) | Sense amplifying circuit and method | |
US7486540B2 (en) | Memory device with improved writing capabilities | |
CN107103922B (zh) | 具有偏移补偿的动态感测放大器 | |
US20030094985A1 (en) | Data output method and data output circuit for applying reduced precharge level | |
KR100378854B1 (ko) | 센스증폭기 회로 및 반도체 기억장치 | |
US11862284B2 (en) | Sense amplifier, memory and data readout method | |
US11887655B2 (en) | Sense amplifier, memory, and method for controlling sense amplifier by configuring structures using switches | |
US11929716B2 (en) | Sense amplifier, memory and method for controlling sense amplifier | |
US5646880A (en) | Semiconductor memory device for reducing operating power consumption amount | |
CN109166598B (zh) | 灵敏放大器电路、存储器及信号放大方法 | |
US6452833B2 (en) | Semiconductor memory device | |
CN211788182U (zh) | 灵敏放大器和存储器 | |
CN115457997B (zh) | 一种感测放大器及其控制方法、存储器 | |
KR100295301B1 (ko) | 데이터비트의파괴없이입/출력마스킹기능을갖는반도체메모리장치 | |
US5703819A (en) | Sense amplifier driving circuit | |
JP2000048574A (ja) | センスアンプ回路 | |
JPH0217872B2 (zh) | ||
KR20190133336A (ko) | 센스 앰프 회로 및 그에 따른 동작 방법 | |
US20240203484A1 (en) | Memory device | |
JP2000090683A (ja) | センスアンプ回路 | |
KR100264213B1 (ko) | 반도체 메모리의 센스앰프 | |
US8477550B2 (en) | Pass-gated bump sense amplifier for embedded drams | |
JPH0817186A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |