CN210110769U - 薄膜晶体管阵列基板及触控显示面板 - Google Patents

薄膜晶体管阵列基板及触控显示面板 Download PDF

Info

Publication number
CN210110769U
CN210110769U CN201921197005.2U CN201921197005U CN210110769U CN 210110769 U CN210110769 U CN 210110769U CN 201921197005 U CN201921197005 U CN 201921197005U CN 210110769 U CN210110769 U CN 210110769U
Authority
CN
China
Prior art keywords
thin film
film transistor
electrode
array substrate
transistor array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201921197005.2U
Other languages
English (en)
Inventor
严婷婷
魏祥利
徐成成
赵中满
钟蔚
刘茜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN201921197005.2U priority Critical patent/CN210110769U/zh
Application granted granted Critical
Publication of CN210110769U publication Critical patent/CN210110769U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种薄膜晶体管阵列基板及触控显示面板,该薄膜晶体管阵列基板包括衬底、第一金属层、薄膜晶体管、屏蔽层、公共电极和像素电极,第一金属层形成薄膜晶体管的第一栅极和扫描线,公共电极为相互间隔设置的多个,且每个公共电极共用为一个触控电极,屏蔽层设于第一金属层与公共电极投影重叠的区域,且夹设于第一金属层与公共电极之间,屏蔽层用于接收输入给公共电极的公共信号。本实用新型提供的薄膜晶体管阵列基板及触控显示面板中,由于屏蔽层将第一金属层遮住,可屏蔽第一金属层产生的电场,触控显示面板在显示模式下,各公共电极与第一金属层就不会耦合了,避免了横向条纹的产生,提高了显示效果。

Description

薄膜晶体管阵列基板及触控显示面板
技术领域
本发明涉及触控显示技术领域,特别是涉及一种薄膜晶体管阵列基板及触控显示面板。
背景技术
液晶显示面板具有画质好、体积小、重量轻、低驱动电压、低功耗、无辐射和制造成本相对较低的优点,在平板显示领域占主导地位。随着显示技术的不断进步,触控装置已经逐渐遍及人们的生活中。目前,一般采用氧化铟锡(Indium Tin Oxides,ITO)透明导电膜作为触控装置的触控电极。由于近年来液晶显示面板技术的成熟发展,将触控技术结合于液晶显示面板逐渐成为一种趋势。
例如一种内嵌式(in-cell)的触控显示面板,将液晶显示的公共电极复用为触控电极以实现触控功能,但由于多个触控电极为分隔独立的模块,在正常显示画面时,会导致各模块会受到其薄膜晶体管阵列基板的扫描线的影响,与之产生电容耦合,导致产生横向的条纹,影响触控显示面板的显示效果。
前面的叙述在于提供一般的背景信息,并不一定构成现有技术。
发明内容
本发明的目的在于提供一种显示效果良好的薄膜晶体管阵列基板及触控显示面板。
本发明提供一种薄膜晶体管阵列基板,包括衬底、第一金属层、薄膜晶体管、屏蔽层、公共电极和像素电极,该第一金属层形成该薄膜晶体管的第一栅极和扫描线,该薄膜晶体管设于该衬底上,该像素电极与该公共电极绝缘间隔设置,该公共电极为相互间隔设置的多个,且每个公共电极共用为一个触控电极,该屏蔽层设于该第一金属层与该公共电极投影重叠的区域,且夹设于该第一金属层与该公共电极之间,该屏蔽层用于接收输入给该公共电极的公共信号。
在其中一实施例中,该屏蔽层夹设于该薄膜晶体管与该公共电极之间。
在其中一实施例中,该屏蔽层包括多个电极块,该电极块对应该第一栅极而设;和/或,该屏蔽层包括连接线,该连接线沿该扫描线方向延伸。
在其中一实施例中,该薄膜晶体管阵列基板还包括由该扫描线和数据线限定形成多个像素单元,当该屏蔽层包括该电极块和该连接线时,每个该像素单元设有一个该电极块;该连接线延伸到该薄膜晶体管阵列基板的两侧,且该连接线将位于同一行的该像素单元对应的电极块电性连接在一起。
在其中一实施例中,该屏蔽层还包括信号线,该信号线电性连接于该各连接线;该薄膜晶体管阵列基板还包括电路板,该信号线电性连接于该电路板,该电路板用于将输入给公共电极的公共信号输入给该信号线。
在其中一实施例中,当该屏蔽层包括该电极块和该连接线时,该连接线的宽度与该电极块的宽度相同。
在其中一实施例中,该薄膜晶体管阵列基板还包括开关,该开关连接于该屏蔽层与该公共电极之间,用于断开或导通该屏蔽层与该公共电极。
在其中一实施例中,该开关包括第二栅极、第二半导体层、第二漏极和第二源极,该薄膜晶体管阵列基板还包括控制线,该第二栅极连接于控制线,该第二漏极和该第二源极间隔设置且分别与该第二半导体层接触,每个该公共电极通过一个该开关与该屏蔽层连接。
在其中一实施例中,该屏蔽层还包括开关连接部,该开关连接于该开关连接部。
本发明还提供一种触控显示面板,包括上述薄膜晶体管阵列基板、彩膜基板及设于该薄膜晶体管阵列基板与该彩膜基板之间的液晶层。
本发明提供的薄膜晶体管阵列基板及触控显示面板中,由于屏蔽层将第一金属层遮住,可屏蔽第一金属层产生的电场,应用该薄膜晶体管阵列基板的触控显示面板在显示模式下,各公共电极与第一金属层就不会耦合了,避免了横向条纹的产生,提高了显示效果。
附图说明
图1为本发明薄膜晶体管阵列基板的第一实施例局部平面示意图。
图2为图1所示薄膜晶体管阵列基板的A-A处剖面结构示意图。
图3为图1所示薄膜晶体管阵列基板的部分电路原理示意图。
图4为本发明薄膜晶体管阵列基板的第二实施例的部分电路原理示意图。
图5为本发明触控显示面板的第三实施例的结构示意图。
具体实施方式
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
第一实施例
请参图1至图3,本发明第一实施例中提供的薄膜晶体管阵列基板30包括衬底31、第一金属层、薄膜晶体管33、第一保护层35、屏蔽层37、第二保护层39、公共电极41、第三保护层43和像素电极45。第一金属层设于衬底31上,并形成薄膜晶体管33的第一栅极332和扫描线101。薄膜晶体管33设于衬底31上,第一保护层35覆盖于薄膜晶体管33上,屏蔽层37设于第一保护层35上,第二保护层39覆盖于屏蔽层37上,公共电极41设于第二保护层39上,第三保护层43设于公共电极41上,像素电极45设于第三保护层43上。公共电极41为相互间隔设置的多个,且每个公共电极41共用为一个触控电极。该薄膜晶体管阵列基板还包括由扫描线101和数据线102限定形成的多个像素单元P,每个像素单元P内设有一个薄膜晶体管33和一个像素电极45。屏蔽层37设于第一金属层与公共电极41投影重叠的区域,且夹设于第一金属层与公共电极41之间,屏蔽层37用于接收输入给公共电极41的公共信号(Vcom)。具体地,屏蔽层37夹设于该薄膜晶体管33与该公共电极41之间。具体在本实施例中,一个公共电极41对应多个像素单元P,当然,也可一个公共电极41对应一个像素单元P,公共电极41的大小根据触控精度设置,更具体地,公共电极41为块状,正是由于公共电极41为块状,尤其是一个公共电极41对应多个像素单元P时,公共电极41必然与扫描线101的投影有重叠的位置。可以理解,屏蔽层37可完全遮蔽第一金属层与公共电极41投影重叠的区域,也可仅遮蔽第一金属层与公共电极41投影重叠的区域的一部分。
本薄膜晶体管阵列基板中,由于屏蔽层37将第一金属层的至少部分遮住,可屏蔽第一金属层产生的电场,在显示模式下,各公共电极41与第一金属层就不会耦合了,避免了横向条纹的产生,提高了显示效果。并且,当屏蔽层37设于薄膜晶体管33与公共电极41之间时,其作为单独的一层设置,因此屏蔽层37可在需要的位置设置面积较大的区域,起到更好的屏蔽效果。
本实施例中,衬底31为透明的玻璃基板或塑料基板。
本实施例中,每个薄膜晶体管33包括第一栅极332、第一半导体层334、第一源极336和第一漏极338,第一栅极332设于衬底31上,第一源极336和第一漏极338设于第一半导体层334上并与第一半导体层334接触,第一源极336和第一漏极338相互间隔设置,其中第一漏极338与像素电极45电性连接,第一栅极332与扫描线101电性连接,第一源极336与数据线102电性连接。薄膜晶体管的第一栅极332上设有钝化层339,第一半导体层334设于该钝化层339上。具体地,第一半导体层334可为非晶硅(a-Si)。具体在本实施例中,公共电极41可作为触控感应电极,与第一源极336和第一漏极338位于同一层的金属条340作为触控驱动电极。
本实施例中,屏蔽层37包括多个电极块372,电极块372对应第一栅极332而设。具体地,每个像素单元P设有一个电极块372。更具体地,电极块372设于像素单元P的角部。
本实施例中,屏蔽层37还包括连接线374,连接线374沿扫描线101方向延伸。具体地,连接线374延伸到薄膜晶体管阵列基板的两侧,且连接线374将位于同一行的像素单元P对应的电极块372电性连接在一起。具体在本实施例中,连接线374的宽度小于电极块372的宽度。
本实施例中,屏蔽层37还包括信号线376,信号线376电性连接于各连接线374。具体地,薄膜晶体管阵列基板的两侧分别设有一个信号线376,每个连接线374分别与两个信号线376电性连接。信号线376具体可位于对应包含该薄膜晶体管阵列基板的触控显示面板AA区(Active Area,可操作区)外围。
本实施例中,薄膜晶体管阵列基板30还包括电路板90,信号线376电性连接于电路板90,电路板90用于将输入给公共电极41的公共信号(Vcom)输入给信号线376,进而向电极块372输入公共信号。
在本薄膜晶体管阵列基板30中,在正常显示模式下,电路板90将输入给公共电极41的公共信号(Vcom)传输给屏蔽层37,屏蔽层37将第一金属层遮住,可屏蔽第一金属层产生的电场,避免各公共电极41与第一金属层电容耦合。
第二实施例
如图4所示,第二实施例的薄膜晶体管阵列基板30与第一实施例的薄膜晶体管阵列基板30的结构基本相同,不同在于,在本实施例中,连接线374的宽度与电极块372的宽度基本相同。由于将连接线374的宽度加宽,增大了屏蔽层37的面积,因此增强了薄膜晶体管阵列基板30的静电防护(ESD)性能。
本实施例中,薄膜晶体管阵列基板30还包括开关47,开关47连接于屏蔽层37与公共电极41之间,用于断开或导通屏蔽层37与公共电极41。在触控模式下,开关47断开屏蔽层37与公共电极41,多个公共电极41断开作为触控电极使用;在显示模式下,开关47导通屏蔽层37与公共电极41,多个公共电极41电性导通,作为公共电极使用,由于各公共电极41导通,因此其电压趋于一致,避免了显示时棋盘格(Block mura)的产生,进一步提高了显示效果。
具体地,开关47包括第二栅极(图未示)、第二半导体层414、第二漏极416和第二源极418,薄膜晶体管阵列基板30还包括控制线49,第二栅极连接于控制线49,第二漏极416和第二源极418间隔设置且分别与第二半导体层414接触,每个公共电极41通过一个开关47与屏蔽层37连接。在触控模式下,控制线49输入低电平,断开开关47;在显示模式下,控制线49输入高电平,导通开关47。可以理解,开关47也可为其他类型的开关元件,只要能实现断开或导通屏蔽层37与公共电极41。
本实施例中,屏蔽层37还包括开关连接部378,开关47连接于开关连接部378。
第三实施例
如图5所示,本发明还提供一种触控显示面板,其包括上述薄膜晶体管阵列基板30、彩膜基板50及设于薄膜晶体管阵列基板30与彩膜基板50之间的液晶层70。
本触控显示面板中,由于其薄膜晶体管阵列基板30中,屏蔽层37将第一金属层遮住,可屏蔽第一金属层产生的电场,在显示模式下,各公共电极41与第一金属层就不会耦合了,避免了横向条纹的产生,提高了显示效果。
在附图中,为了清晰起见,会夸大层和区域的尺寸和相对尺寸。应当理解的是,当元件例如层、区域或基板被称作“形成在”、“设置在”或“位于”另一元件上时,该元件可以直接设置在所述另一元件上,或者也可以存在中间元件。相反,当元件被称作“直接形成在”或“直接设置在”另一元件上时,不存在中间元件。
在本文中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语的具体含义。
在本文中,术语“上”、“下”、“前”、“后”、“左”、“右”、“顶”、“底”、“内”、“外”、“竖直”、“水平”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了表达技术方案的清楚及描述方便,因此不能理解为对本发明的限制。
在本文中,用于描述元件的序列形容词“第一”、“第二”等仅仅是为了区别属性类似的元件,并不意味着这样描述的元件必须依照给定的顺序,或者时间、空间、等级或其它的限制。
在本文中,除非另有说明,“多个”、“若干”的含义是两个或两个以上。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,除了包含所列的那些要素,而且还可包含没有明确列出的其他要素。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种薄膜晶体管阵列基板,其特征在于,包括衬底(31)、薄膜晶体管(33)、第一金属层、屏蔽层(37)、公共电极(41)和像素电极(45),该第一金属层形成该薄膜晶体管(33)的第一栅极(332)和扫描线(101),该薄膜晶体管(33)设于该衬底(31)上,该像素电极(45)与该公共电极(41)绝缘间隔设置,该公共电极(41)为相互间隔设置的多个,且每个公共电极(41)共用为一个触控电极,该屏蔽层(37)设于该第一金属层与该公共电极(41)投影重叠的区域,且夹设于该第一金属层与该公共电极(41)之间,该屏蔽层(37)用于接收输入给该公共电极(41)的公共信号。
2.如权利要求1所述的薄膜晶体管阵列基板,其特征在于,该屏蔽层(37)夹设于该薄膜晶体管(33)与该公共电极(41)之间。
3.如权利要求1所述的薄膜晶体管阵列基板,其特征在于,该屏蔽层(37)包括多个电极块(372),该电极块(372)对应该第一栅极(332)而设;和/或,该屏蔽层(37)包括连接线(374),该连接线(374)沿该扫描线(101)方向延伸。
4.如权利要求3所述的薄膜晶体管阵列基板,其特征在于,该薄膜晶体管阵列基板还包括由该扫描线(101)和数据线(102)限定形成多个像素单元(P),当该屏蔽层(37)包括该电极块(372)和该连接线(374)时,每个该像素单元(P)设有一个该电极块(372);该连接线(374)延伸到该薄膜晶体管阵列基板的两侧,且该连接线(374)将位于同一行的该像素单元(P)对应的电极块(372)电性连接在一起。
5.如权利要求4所述的薄膜晶体管阵列基板,其特征在于,该屏蔽层(37)还包括信号线(376),该信号线(376)电性连接于该各连接线(374);该薄膜晶体管阵列基板(30)还包括电路板(90),该信号线(376)电性连接于该电路板(90),该电路板(90)用于将输入给公共电极(41)的公共信号(Vcom)输入给该信号线(376)。
6.如权利要求3所述的薄膜晶体管阵列基板,其特征在于,当该屏蔽层(37)包括该电极块(372)和该连接线(374)时,该连接线(374)的宽度与该电极块(372)的宽度相同。
7.如权利要求1所述的薄膜晶体管阵列基板,其特征在于,该薄膜晶体管阵列基板(30)还包括开关(47),该开关(47)连接于该屏蔽层(37)与该公共电极(41)之间,用于断开或导通该屏蔽层(37)与该公共电极(41)。
8.如权利要求7所述的薄膜晶体管阵列基板,其特征在于,该开关(47)包括第二栅极、第二半导体层(414)、第二漏极(416)和第二源极(418),该薄膜晶体管阵列基板(30)还包括控制线(49),该第二栅极连接于控制线(49),该第二漏极(416)和该第二源极(418)间隔设置且分别与该第二半导体层(414)接触,每个该公共电极(41)通过一个该开关(47)与该屏蔽层(37)连接。
9.如权利要求7所述的薄膜晶体管阵列基板,其特征在于,该屏蔽层(37)还包括开关连接部(378),该开关(47)连接于该开关连接部(378)。
10.一种触控显示面板,其特征在于,包括如权利要求1至9任一项所述的薄膜晶体管阵列基板(30)、彩膜基板(50)及设于该薄膜晶体管阵列基板(30)与该彩膜基板(50)之间的液晶层(70)。
CN201921197005.2U 2019-07-26 2019-07-26 薄膜晶体管阵列基板及触控显示面板 Active CN210110769U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201921197005.2U CN210110769U (zh) 2019-07-26 2019-07-26 薄膜晶体管阵列基板及触控显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201921197005.2U CN210110769U (zh) 2019-07-26 2019-07-26 薄膜晶体管阵列基板及触控显示面板

Publications (1)

Publication Number Publication Date
CN210110769U true CN210110769U (zh) 2020-02-21

Family

ID=69567021

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201921197005.2U Active CN210110769U (zh) 2019-07-26 2019-07-26 薄膜晶体管阵列基板及触控显示面板

Country Status (1)

Country Link
CN (1) CN210110769U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021208144A1 (zh) * 2020-04-16 2021-10-21 深圳市华星光电半导体显示技术有限公司 自电容式触控显示面板及其驱动方法、显示装置
WO2022266860A1 (zh) * 2021-06-22 2022-12-29 京东方科技集团股份有限公司 显示基板以及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021208144A1 (zh) * 2020-04-16 2021-10-21 深圳市华星光电半导体显示技术有限公司 自电容式触控显示面板及其驱动方法、显示装置
WO2022266860A1 (zh) * 2021-06-22 2022-12-29 京东方科技集团股份有限公司 显示基板以及显示装置

Similar Documents

Publication Publication Date Title
US9250736B2 (en) Capacitive incell touch panel and display apparatus
CN107329339B (zh) 阵列基板及曲面液晶显示器
US8188479B2 (en) Pixel electrode structure having via holes disposed on common line with high display quality
CN204990258U (zh) 内嵌式触控显示器及内嵌式触控面板
KR102047727B1 (ko) 터치센서 인셀 타입 액정표시장치용 어레이 기판
CN103926742A (zh) 一种彩膜基板以及液晶显示面板
CN103605241A (zh) 一种液晶显示面板
WO2011102030A1 (ja) アクティブマトリクス基板、ガラス基板、液晶パネル、および液晶表示装置
CN106356381B (zh) 一种阵列基板及其制备方法、显示面板
US9659971B2 (en) Array substrate and liquid crystal display device
US20150301416A1 (en) Array substrate and display device
CN102236229A (zh) 用于面内切换模式液晶显示装置的阵列基板
KR20140145526A (ko) 터치 디스플레이 패널 및 그 구동 방법
CN106449652B (zh) 阵列基板及其制造方法、显示面板和显示设备
CN111290182A (zh) 液晶显示面板
CN210110769U (zh) 薄膜晶体管阵列基板及触控显示面板
CN103336393A (zh) 一种像素结构、阵列基板及显示装置
WO2019233113A1 (zh) 阵列基板及显示装置
CN106371251A (zh) 液晶显示装置
CN111381404A (zh) 液晶显示装置
CN108319062B (zh) 阵列基板及液晶显示面板
CN1979314A (zh) 像素结构
JP6037753B2 (ja) 液晶表示装置
WO2019056664A1 (zh) 触控显示装置
WO2019056665A1 (zh) 内嵌式触控显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant