CN209729468U - Led显示屏黑屏节能芯片 - Google Patents

Led显示屏黑屏节能芯片 Download PDF

Info

Publication number
CN209729468U
CN209729468U CN201920500516.0U CN201920500516U CN209729468U CN 209729468 U CN209729468 U CN 209729468U CN 201920500516 U CN201920500516 U CN 201920500516U CN 209729468 U CN209729468 U CN 209729468U
Authority
CN
China
Prior art keywords
blank screen
detection module
signal
chip
full
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920500516.0U
Other languages
English (en)
Inventor
张宏根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Lipson Microelectronics Co ltd
Original Assignee
Shenzhen Depp Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Depp Microelectronics Co Ltd filed Critical Shenzhen Depp Microelectronics Co Ltd
Priority to CN201920500516.0U priority Critical patent/CN209729468U/zh
Application granted granted Critical
Publication of CN209729468U publication Critical patent/CN209729468U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本实用公开一种LED显示屏黑屏节能芯片及方法,包括带黑屏节能的通用模块、振荡器、分频器、黑屏检测模块、全0信号检测模块,振荡器为产生一个超过1帧的时间周期信号的振荡器;分频器为产生一个满足黑屏检测模块需要的低频计时时钟信号的分频器;振荡器、分频器、黑屏检测模块依次连接,全0信号检测模块接出口连接黑屏检测模块,全0信号检测模块接入口连接数据锁存和显示模块;黑屏检测模块接出口连接芯片模拟电路模块与恒流输出通道。本实用提供一种LED显示屏黑屏节能芯片及方法,不依赖VSYNC或者与VSYNC相关的信号就可以使恒流源驱动芯片进入黑屏模式,即关闭芯片部分模块,关闭恒流输出通道,减少芯片功耗。

Description

LED显示屏黑屏节能芯片
技术领域
本实用涉及LED显示屏驱动技术领域,具体是一种LED显示屏黑屏节能芯片及方法。
背景技术
LED显示屏恒流源驱动芯片的黑屏节能技术,通常方法是:芯片接收到下一帧需要显示的图像数据,当下一帧需要显示的图像数据全部等于0时,关闭芯片的部分非必需的电路,进行黑屏节能状态,节省能源。
判断每一帧的图像数据时,恒流驱动芯片都需要接收到VSYNC(或者与VSYNC相关的信号,比如每帧发送寄存器)。在使用通用程序或者普通无寄存器配置的双锁存驱动程序下,恒流驱动芯片接收到的信号并没有VSYNC信号或者与VSYNC相关的信号,只有无任何帧信息的显示数据信号,没有办法来对完整的一帧数据进行统计处理,不能按照通常的方法来进行黑屏节能设计。
因此,如何解决上述问题,成为亟待解决的问题。
实用新型内容
本实用针对以上技术问题,提供一种LED显示屏黑屏节能芯片及方法,不依赖VSYNC 或者与VSYNC相关的信号就可以使恒流源驱动芯片进入黑屏模式,即关闭芯片部分模块,关闭恒流输出通道,减少芯片功耗。
为实现上述目的,本实用的技术方案是:
一种LED显示屏黑屏节能芯片,包括带黑屏节能的通用模块、振荡器、黑屏检测模块、全0信号检测模块,振荡器产生一个超过1帧的时间周期信号,该信号满足黑屏检测模块需要的低频计时时钟信号;振荡器连接黑屏检测模块,全0信号检测模块接出口连接黑屏检测模块,全0信号检测模块接入口连接数据锁存和显示模块;黑屏检测模块接出口连接芯片模拟电路模块与恒流输出通道。
进一步振荡器集成于黑屏节能的通用模块中。
进一步振荡器连接分频器,分频器连接黑屏检测模块,由分频器产生一个满足黑屏检测模块需要的低频计时时钟信号。
进一步全0信号检测模块为一16输入的或非门;当全0信号检测模块输入的信号全等于0,输出信号为1否则输出信号为0。
进一步黑屏检测模块包括两个寄存器DFF1和DFF2,在经过两个低频时钟信号的上升沿之后,即是在一个完整的黑屏检测周期内信号为1,那么输出为1,芯片进入黑屏节能状态;当全0信号检测模块的输入不全等于0时,全0信号检测模块的输出为0,黑屏检测模块中的两个寄存器DFF1和DFF2立即处于复位状态,输出为0,芯片退出黑屏节能。
一种LED显示屏黑屏节能方法,包括上述的黑屏节能芯片,步骤如下:
1)芯片内集成振荡器,产生一个超过1帧的时间周期信号,用于黑屏节能的统计周期计时;
2)以超过1帧的时间为统计周期,对本芯片接收到的显示数据时行统计;
3)当统计周期内的所有显示数据都等于0时,进入黑屏节能状态,即关闭芯片部分模块,关闭恒流输出通道。
本实用与现有技术相比具有如下技术优点:不依赖VSYNC或者与VSYNC相关的信号就可以使恒流源驱动芯片进入黑屏模式,即关闭芯片部分模块,关闭恒流输出通道,减少芯片功耗。
附图说明
图1是本实用的结构方框图;
图2是全0检测模块和黑屏检测模块的一种电路实现方式。
具体实施方式
下面将结合附图中的实施例对本实用作进一步地详细说明。
如图1所示,A框内为本实用保护的主体部分,该LED显示屏黑屏节能芯片,包括带黑屏节能的通用模块、振荡器、分频器、黑屏检测模块、全0信号检测模块,振荡器为产生一个超过1帧的时间周期信号的振荡器;分频器为产生一个满足黑屏检测模块需要的低频计时时钟信号的分频器;振荡器、分频器、黑屏检测模块依次连接,全0信号检测模块接出口连接黑屏检测模块,全0信号检测模块接入口连接数据锁存和显示模块;黑屏检测模块接出口连接芯片模拟电路模块与恒流输出通道。振荡器集成于黑屏节能的通用模块中。
如图2所示,全0信号检测模块为一16输入的或非门;当全0信号检测模块输入的信号全等于0,输出信号为1否则输出信号为0。
如图2所示,黑屏检测模块包括两个寄存器DFF1和DFF2,在经过两个低频时钟信号的上升沿之后,即是在一个完整的黑屏检测周期内信号为1,那么输出为1,芯片进入黑屏节能状态;当全0信号检测模块的输入不全等于0时,全0信号检测模块的输出为0,黑屏检测模块中的两个寄存器DFF1和DFF2立即处于复位状态,输出为0,芯片退出黑屏节能。
显示屏在显示图像数据的时候,当驱动芯片接收到全0图像的时候,通常的持续时间会超过1帧,这样才能被人眼有效的接收到。也就是说,当芯片需要显示出全0的图像时,持续显示全0图像的时间通常会持续超过1帧。
那么,本专利的一种黑屏节能方法:使用片内振荡器OSC,芯片自产生一个超过1帧的时间周期,该时间周期的起始时刻和结束时刻与VSYNC(或者与VSYNC相关的信号)无任何关系,不依赖于VSYNC(或者与VSYNC相关的信号),在此时间周期内,对芯片接收到的所有显示数据进行统计,当所有的显示数据都等于0,那么就使芯片进入黑屏节能,这样可以使剩余下的显示数据全部为0的显示时间内,芯片进入一个比较低的功率消耗状态。
一种LED显示屏黑屏节能方法,包括上述的黑屏节能芯片,步骤如下:
1)芯片内集成振荡器,产生一个超过1帧的时间周期信号,用于黑屏节能的统计周期计时;
2)以超过1帧的时间为统计周期,对本芯片接收到的显示数据时行统计;
3)当统计周期内的所有显示数据都等于0时,进入黑屏节能状态,即关闭芯片部分模块,关闭恒流输出通道。
如图1,恒流信号说明如下:
SDI,芯片的显示数据输入信号;
CLK,芯片的时钟输入信号;
LE,芯片的数据锁存输入信号;
芯片的恒流控制输入信号;
SDO,芯片的显示数据输出信号;
IOUT[15:0],芯片的15个恒流通道输出电流;
REXT,芯片的外置调流电阻PIN,接外置调流电阻;
clkr,片内振荡器产生的时钟信号;
clkl,经过分频器之后的低频时钟信号,其周期代表了黑屏节能的计时周期;
no_data,全0信号检测电路的输出信号,1代表信号全0;
pwd,黑屏检测电路输出信号,1代表进入黑屏节能模式,关闭全部或者部分模拟电路来节省功耗。
芯片原理说明:
1.CLK和SDI接入到16位移位寄存器,将显示数据串行输入到移位寄存器,移位寄存器并行输出16位显示数据到数据锁存和显示模块,移位寄存器也串行显示输出信号SDO到下一颗芯片;
2.LE和接入到数据锁存和显示模块,锁存和输出16位显示数据到16个恒流输出通道和黑屏节能检测模块中的全0信号检测电路;
3.16个恒流输出通道在接收到16位显示数据后,将显示数据转换为恒流源输出来驱动 LED灯珠发光显示;
4.全0信号检测电路对输入的16位显示数据进行全0检测,如果信号全等于0,则使输出信号no_data=1,否则no_data=0;
5.黑屏检测电路在计时周期内对no_data信号进行处理,如果整个检测周期之内no_data=1,那么就输出pwd=1,芯片进入黑屏节能状态;否则,当no_data=0时,立即输出pwd=0,芯片退出黑屏节能状态;
6.当pwd=1时,芯片进入黑屏节能,关闭部分或者全部模拟电路。当pwd=0时,芯片退出黑屏节能,启用全部模拟电路;
7.振荡器用于产生一个用于计时的时钟信号clkr,并且使用分频器产生一个满足黑屏节能模块需要的低频计时时钟信号clkl,clkl的频率需要低于60Hz,即clkl的周期要高于16.67ms,也即是黑屏检测电路的检测周期。
如图2,当接收的和LE是单锁存协议的信号,则工作流程如下:
1.全0信号检测电路为一16输入的或非门。当d[15:0]全等于0,输出信号no_data=1;否则输出信号no_data=0;
2.当no_data=1时,黑屏检测模块的两个寄存器DFF1和DFF2,在经过两个clkl的上升沿之后,即是在一个完整的黑屏检测周期内no_data=1,那么输出pwd=1,芯片进入黑屏节能状态;
3.当d[15:0]不全等于0时,no_data=0,黑屏检测模块中的两个寄存器DFF1和DFF2立即处于复位状态,输出pwd=0,芯片退出黑屏节能。
综上所述,本实用如说明书及图示内容,制成实际样品且经多次使用测试,从测试效果看,证明该实用能达到预期目的,实用性毋庸置疑。以上所举实施例仅用来方便说明该实用的内容,并非对其作形式上的限制;任何所属技术领域中具有公知常识者,在不脱离本实用所提技术特征及相似特征的范畴,利用该实用所揭示技术内容所作出局部更改或修饰的等效实施例,均属于本实用的保护范围。

Claims (5)

1.一种LED显示屏黑屏节能芯片,包括带黑屏节能的通用模块,其特征在于:还包括振荡器、黑屏检测模块、全0信号检测模块,振荡器产生一个超过1帧的时间周期信号,该信号满足黑屏检测模块需要的低频计时时钟信号;振荡器连接黑屏检测模块,全0信号检测模块接出口连接黑屏检测模块,全0信号检测模块接入口连接数据锁存和显示模块;黑屏检测模块接出口连接芯片模拟电路模块与恒流输出通道。
2.根据权利要求1所述的LED显示屏黑屏节能芯片,其特征在于:所述的振荡器集成于黑屏节能的通用模块中。
3.根据权利要求1所述的LED显示屏黑屏节能芯片,其特征在于:所述的振荡器连接分频器,分频器连接黑屏检测模块,由分频器产生一个满足黑屏检测模块需要的低频计时时钟信号。
4.根据权利要求1所述的LED显示屏黑屏节能芯片,其特征在于:所述的全0信号检测模块为一16输入的或非门;当全0信号检测模块输入的信号全等于0,输出信号为1否则输出信号为0。
5.根据权利要求1所述的LED显示屏黑屏节能芯片,其特征在于:所述的黑屏检测模块包括两个寄存器DFF1和DFF2,在经过两个低频时钟信号的上升沿之后,即是在一个完整的黑屏检测周期内信号为1,那么输出为1,芯片进入黑屏节能状态;当全0信号检测模块的输入不全等于0时,全0信号检测模块的输出为0,黑屏检测模块中的两个寄存器DFF1和DFF2立即处于复位状态,输出为0,芯片退出黑屏节能。
CN201920500516.0U 2019-04-12 2019-04-12 Led显示屏黑屏节能芯片 Active CN209729468U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920500516.0U CN209729468U (zh) 2019-04-12 2019-04-12 Led显示屏黑屏节能芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920500516.0U CN209729468U (zh) 2019-04-12 2019-04-12 Led显示屏黑屏节能芯片

Publications (1)

Publication Number Publication Date
CN209729468U true CN209729468U (zh) 2019-12-03

Family

ID=68691336

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920500516.0U Active CN209729468U (zh) 2019-04-12 2019-04-12 Led显示屏黑屏节能芯片

Country Status (1)

Country Link
CN (1) CN209729468U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109920369A (zh) * 2019-04-12 2019-06-21 深圳市德普微电子有限公司 一种led显示屏黑屏节能芯片及方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109920369A (zh) * 2019-04-12 2019-06-21 深圳市德普微电子有限公司 一种led显示屏黑屏节能芯片及方法

Similar Documents

Publication Publication Date Title
CN109920369A (zh) 一种led显示屏黑屏节能芯片及方法
CN102568391B (zh) Pwm信号产生电路和方法以及led驱动器电路
CN102290978B (zh) 电源管理系统
CN105703749B (zh) 一种低功耗精确的休眠定时器电路及方法
CN209729468U (zh) Led显示屏黑屏节能芯片
CN104885321B (zh) 脉冲宽度调制负载均流总线
CN108877638A (zh) 驱动电路、升压芯片及显示装置
CN107196374A (zh) 电池电量指示电路和方法以及电池管理集成电路
CN108828432A (zh) 一种大功率芯片老化测试装置
CN109004830A (zh) 一种基于遗传算法的效率优化电源控制方法
CN103684365A (zh) 一种高频时钟占空比测试电路
CN109725248A (zh) 一种识别老化回收集成电路的片上检测系统及测试方法
CN108601166A (zh) 泄放电路的控制电路和方法、芯片及驱动系统和方法
CN105806413A (zh) 一种基于物联网的智能一体化仪表
CN209729469U (zh) Led显示屏单双锁存自动切换芯片
CN203929885U (zh) 基于fpga的等精度频率测试系统
CN206805286U (zh) 一种dcs 系统模拟量信号采集实时性测试的装置
CN208207151U (zh) 一种大功率芯片老化测试装置
CN105652186B (zh) 一种芯片高速测试电路及测试方法
CN201774507U (zh) 多路数字脉冲发生器
CN204204379U (zh) 一种能根据环境光线调节显示屏亮度的led显示系统
CN203387742U (zh) 一种恒流驱动装置
CN202948703U (zh) 全彩led阵列灰度调节电路
CN107027218B (zh) Led控制芯片及led照明装置
CN205540705U (zh) 一种用于激光诱导击穿光谱的时序控制器

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20200903

Address after: 629000 No.66, Feilong Road, Suining economic and Technological Development Zone, Sichuan Province

Patentee after: Sichuan Suining Lipuxin Microelectronic Co.,Ltd.

Address before: 518000 Guangdong city of Shenzhen province Nanshan District four South Road and South Road interchange technology ten SKYWORTH semiconductor design building no.5003 unit 7 layer 07-10

Patentee before: SHENZHEN DEVELOPER MICROELECTRONICS Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20221212

Address after: 1901, Floor 19, Unit 2, Building 4, No. 71, Hele 1st Street, Chengdu, Sichuan 610041

Patentee after: Chengdu Lipson Microelectronics Co.,Ltd.

Address before: No.66, Feilong Road, Suining economic and Technological Development Zone, Sichuan 629000

Patentee before: Sichuan Suining Lipuxin Microelectronic Co.,Ltd.