CN209103063U - 阵列基板以及显示面板 - Google Patents

阵列基板以及显示面板 Download PDF

Info

Publication number
CN209103063U
CN209103063U CN201822114130.4U CN201822114130U CN209103063U CN 209103063 U CN209103063 U CN 209103063U CN 201822114130 U CN201822114130 U CN 201822114130U CN 209103063 U CN209103063 U CN 209103063U
Authority
CN
China
Prior art keywords
cabling
subregion
area
array substrate
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201822114130.4U
Other languages
English (en)
Inventor
刘忠念
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN201822114130.4U priority Critical patent/CN209103063U/zh
Application granted granted Critical
Publication of CN209103063U publication Critical patent/CN209103063U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请涉及一种阵列基板以及显示面板。阵列基板包括:驱动区,用于输出电信号;主体区,用于接收电信号;走线区,设有多条信号走线,信号走线连接驱动区与主体区,用于传输电信号;主体区至驱动区的方向为第一方向,走线区沿第一方向分为至少两个第一走线分区以及至少一个第二走线分区,各第一走线分区间隔设置,第二走线分区位于第一走线分区之间;第一走线分区设有与信号走线绝缘相对设置的虚设线,第二走线分区不设有虚设线。本申请可有效改善虚设线短接造成的显示不良问题。

Description

阵列基板以及显示面板
技术领域
本申请涉及显示技术领域,特别是涉及一种阵列基板以及显示面板。
背景技术
这里的陈述仅提供与本申请有关的背景信息,而不必然的构成现有技术。
随着科技的发展,显示技术越来越成熟,显示面板的质量也在逐步提高。显示面板通常包括显示区(active area,AA)以及显示区外围的外部引线结合区(out lead bondingarea,OLB)。AA区内的各子像素通过信号线(扫描线/数据线)与OLB区的驱动芯片电性相连。驱动芯片与信号线通过OLB区的信号走线相互连接。
AA区的子像素包括像素电极。像素电极包括一层铟锡氧化物半导体透明导电膜层(ITO薄膜层)。图形化形成各子像素的ITO薄膜层的工艺过程中,为了减小AA区的边缘区域与中央区域的湿法刻蚀差异,一般会在距离AA区一定距离处的信号走线之上做一层虚设ITO(dummy ITO)线。dummy ITO线与相应信号走线绝缘相对,因此二者之间具有电信号的耦合作用。相邻两条dummy ITO线短接会使得相应的相邻两条信号走线上的电压信号互相影响,进而严重影响显示屏的品质。
实用新型内容
基于此,有必要针对上述技术问题,提供一种能够改善虚设线短接造成的显示不良问题的阵列基板以及显示面板。
一种阵列基板,包括:
驱动区,用于输出电信号;
主体区,用于接收所述电信号;
走线区,设有多条信号走线,所述信号走线连接所述驱动区与所述主体区,用于传输所述电信号;
所述主体区至所述驱动区的方向为第一方向,所述走线区沿所述第一方向分为至少两个第一走线分区以及至少一个第二走线分区,各所述第一走线分区间隔设置,所述第二走线分区位于所述第一走线分区之间;所述第一走线分区设有与所述信号走线绝缘相对设置的虚设线,所述第二走线分区不设有所述虚设线。
在其中一个实施例中,所述第一走线分区的数量大于两个,各所述第一走线分区等间隔分布。
在其中一个实施例中,相邻两个所述第一走线分区之间的距离大于3μm。
在其中一个实施例中,各所述第一走线分区沿所述第一方向的长度相同。
在其中一个实施例中,所述第一走线分区沿所述第一方向的长度小于所述走线区沿所述第一方向的长度的一半。
在其中一个实施例中,所述第一走线分区沿所述第一方向的长度大于5μm。
在其中一个实施例中,所述驱动区设有扫描驱动,所述主体区包括扫描线,所述信号走线连接所述扫描驱动与所述扫描线。
在其中一个实施例中,所述驱动区设有数据驱动,所述主体区包括数据线,所述信号走线连接所述数据驱动与所述数据线。
一种阵列基板,包括:
驱动区,设有扫描驱动,所述扫描驱动用于输出扫描信号;
主体区,设有扫描线,所述扫描线用于接收所述扫描信号;
走线区,设有多条信号走线;所述信号走线连接所述扫描驱动与所述扫描线,用于传输所述扫描信号;
所述主体区至所述驱动区的方向为第一方向,所述走线区沿所述第一方向分为多个第一走线分区以及多个第二走线分区,各所述第一走线分区等间隔设置并且沿所述第一方向的长度相同,所述第二走线分区位于各所述第一走线分区之间;所述第一走线分区设有与所述信号走线绝缘相对设置的虚设线,所述第二走线分区不设有所述虚设线;各所述第一走线分区沿所述第一方向的长度相同。
一种显示面板,包括上述任一项所述的阵列基板。
上述阵列基板,将设有虚设线的第一走线分区间隔设置,而不连接。因此,即便某个第一走线分区内的相邻虚设线存在短路,但是由于该第一走线分区与其他设有虚设线的第一走线分区不连接,其他第一走线分区上的虚设线不会短路,进而使得相邻信号走线之间的耦合较小。因此,本申请可有效改善虚设线短接造成的显示不良问题。
附图说明
图1为一个实施例中显示面板示意图;
图2为一个实施例中阵列基板示意图;
图3为图2所示阵列基板A区示意图;
图4为一个实施例中第一走线分区剖面示意图;
图5为一个实施例中第二走线分区剖面示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
本申请提供的阵列基板,可以应用于各种类型的显示面板,例如液晶显示面板或有机发光显示面板等。
显示面板通常包括显示区(active area,AA)以及显示区外围的外部引线结合区(out lead bonding area,OLB)。AA区内具有多个子像素以及为各子像素供电的信号线。OLB区包括走线区与驱动区。走线区内具有信号走线,驱动区内具有驱动芯片。AA区内的各子像素通过信号线(扫描线/数据线)与OLB区的驱动芯片电性相连。驱动芯片与信号线通过OLB区的信号走线相互连接。信号走线通常为与信号线同层形成,其与信号线连接进而实现信号传输。通常AA区尺寸要大于驱动区尺寸,因此二者之间的走线区通常为扇出结构。
同时,AA区的子像素包括像素电极。像素电极包括一层铟锡氧化物半导体透明导电膜层(ITO薄膜层)。工艺过程之中,为了形成各子像素的像素电极,通常要先沉积一层ITO薄膜,然后进行湿法刻蚀形成图案化的像素电极。湿法刻蚀通常会存在AA区边缘与中央刻蚀不匀的现象。边缘区域刻蚀程度要重于中央区域,容易过刻。
为了减小AA区的边缘区域与中央区域的刻蚀差异,一般会在距离AA区一定距离处的信号走线之上做一层虚设ITO(dummy ITO)线。dummy ITO线与信号走线绝缘相对但是不接受任何信号,即不进行信号传输。但是,dummy ITO线处于信号走线的正上方。所以,dummyITO在与其相对的信号走线上具有信号电压时,会耦合感应出一定电荷,进而具有一定电位。
ITO层一般位于显示面板的阵列基板的最上层,发明人研究发现很容易有导电杂质落在dummy ITO线上,而使得相邻的dummy ITO线短接。或者,如果ITO刻蚀不干净,也容易引起相邻的dummy ITO线短接。两种情况都会使得相邻两条dummy ITO线短接。dummy ITO线上的信号与其相对的信号走线上的电压信号相互影响。相邻两条dummy ITO线短接会使得相应的相邻两条信号走线上的电压信号互相拉扯,进而严重影响显示屏的品质。例如,信号线为数据线时,相邻两条信号走线上的电压信号互相拉扯,会导致相应的相邻两列数据线上连接的子像素显示偏暗,造成显示面板上产生暗线现象。
针对上述技术问题,本申请提供了一种阵列基板以及显示面板。
在一个实施例中,参考图1以及图2,提供一种显示面板,包括多个子像素100以及阵列基板200。多个子像素可以分别为具有多个不同颜色的子像素,例如红色子像素R、绿色子像素G、以及蓝色子像素B等。阵列基板200为各子像素100进行供电。
在一个实施例中,参考图2,阵列基板200包括驱动区210、主体区220以及走线区230。驱动区210内设有驱动芯片(未图示),驱动芯片可以输出电信号,进而为主体区220供电。具体地,驱动区210可以指设有扫描驱动的区域,也可指设有数据驱动的区域,或者同时指设有扫描驱动与设有数据驱动的区域。参考图1,主体区220用于接收电信号,其可以设有电连接各子像素的扫描线221与数据线222。扫描线221为各子像素100提供扫描信号,进而打开各子像素。数据线222子在扫描线221打开子像素的时候为子像素进行充电。
参考图2,走线区230可以为包括矩形区与扇形区的扇出结构,其内设有多条信号走线231,参考图3。信号走线231连接驱动区210与主体区220,进而传输电信号。当驱动区210指设有扫描驱动的区域时,信号走线231为连接扫描驱动与扫描线221的走线,此时驱动区210输出的电信号为扫描信号;当驱动区210指设有数据驱动的区域时,信号走线231为连接数据驱动与数据线222的走线,此时驱动区210输出的电信号为数据信号;当驱动区210同时指设有扫描驱动与设有数据驱动的区域时,信号走线231为连接扫描驱动与扫描线221的走线以及连接数据驱动与数据线222的走线,此时驱动区210输出的电信号为扫描信号与数据信号。
继续参考图3,设定主体区220至驱动区230的方向为第一方向(图中的竖直方向)。走线区230沿第一方向分为至少两个第一走线分区230a以及至少一个第二走线分区230b。各第一走线分区230a间隔设置,第二走线分区230b位于第一走线分区230a之间。第一走线分区230a设有与信号走线231绝缘相对设置的虚设线232(参考图4),二者之间具有绝缘层233。第二走线分区230b不设有虚设线232(参考图5)。因此,各第一走线分区230a内的虚设线232互不连接。
此时,即便某个第一走线分区230a内的相邻虚设线232存在短路,但是由于该第一走线分区230a与其他设有虚设线232的第一走线分区230a不连接,所以其他第一走线分区230a上的虚设线232不会短路。因此,与短路的虚设线232相对应的相邻信号走线231之间的耦合作用较小。因此,本申请实施例既可以通过虚拟线232的防护使得显示面板的AA区刻蚀相对均匀,又可以有效改善虚设线232短接造成的显示不良问题。
在一个实施例中,第一走线分区230a的数量大于两个。同一走线区230分成的第一走线分区230a的数量越多,越能降低虚拟线232短路部分的长度,越能更好地降低某一个部位的虚拟线232短路而对整个走线区230内的虚拟线232的影响。因此,同一走线区230分成的第一走线分区230a的数量越多,也就越能够更好地防止虚拟线232短路引起的信号走线231间的电压信号互相拉扯,进而能更好地防止显示面板上的暗线现象。
第一走线分区230a的数量大于两个的同时,设置各第一走线分区230a等间隔分布,即各相邻的第一走线分区230a之间的距离相等。因此,不设有虚设线232的各第二走线分区230b的对其两侧的第一走线分区230a上的虚拟线232的隔离防短接作用均匀,进而更加均匀地防止显示不良。
在一个实施例中,相邻两个第一走线分区230a之间的距离D大于3μm。D大于3μm可以比较良好的防止相邻的两个第一走线分区230a之间由于导电杂质或者刻蚀不良等引起的短路。
在一个实施例中,各第一走线分区230a沿第一方向的长度相同,导电杂质或者刻蚀不良可能随机地发生在走线区230的任意一个位置。因此,本实施例可以更加均匀地防护走线区230的虚拟线232短路情况。
在一个实施例中,设置第一走线分区230a沿第一方向的长度L小于走线区230沿第一方向的长度的一半。某第一走线分区230a沿第一方向的长度L越小,其内的虚拟线232短路而对整个走线区230内的虚拟线232的影响越小。
在一个实施例中,第一走线分区230a沿第一方向的长度L大于5μm,进而可以相对较佳的防止工艺制程中,第一走线分区230a的虚拟线的脱落。同时,第一走线分区230a沿第一方向的长度L大于5μm,也使得图形成工艺制程更加容易实现。
在一个实施例中,提供一种阵列基板,包括驱动区210、主体区220、走线区230。驱动区210设有扫描驱动。扫描驱动可以输出扫描信号。主体区220设有扫描线221。扫描线221接收扫描驱动发出的扫描信号,进而打开子像素。走线区230设有多条信号走线231。信号走线231连接扫描驱动与扫描线221,进而将扫描驱动发出的扫描信号传输至扫描线221。
主体区220至驱动区210的方向为第一方向。走线区230沿第一方向分为多个第一走线分区230a以及多个第二走线分区230b。各第一走线分区230a等间隔设置并且沿第一方向的长度相同。第二走线分区230b位于各第一走线分区230a之间。第一走线分区230a设有与信号走线231绝缘相对设置的虚设线232,第二走线分区230b不设有虚设线232。
综上所述,本申请提供的阵列基板,将设有虚设线的第一走线分区间隔设置,而不连接。因此,即便某个第一走线分区内的相邻虚设线存在短路,但是由于该第一走线分区与其他设有虚设线的第一走线分区不连接,其他第一走线分区上的虚设线不会短路,进而使得相邻信号走线之间的耦合较小。因此,本申请可有效改善虚设线短接造成的显示不良问题。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种阵列基板,其特征在于,包括:
驱动区,用于输出电信号;
主体区,用于接收所述电信号;
走线区,设有多条信号走线,所述信号走线连接所述驱动区与所述主体区,用于传输所述电信号;
所述主体区至所述驱动区的方向为第一方向,所述走线区沿所述第一方向分为至少两个第一走线分区以及至少一个第二走线分区,各所述第一走线分区间隔设置,所述第二走线分区位于所述第一走线分区之间;所述第一走线分区设有与所述信号走线绝缘相对设置的虚设线,所述第二走线分区不设有所述虚设线。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一走线分区的数量大于两个,各所述第一走线分区等间隔分布。
3.根据权利要求1或2所述的阵列基板,其特征在于,相邻两个所述第一走线分区之间的距离大于3μm。
4.根据权利要求1所述的阵列基板,其特征在于,各所述第一走线分区沿所述第一方向的长度相同。
5.根据权利要求1或4所述的阵列基板,其特征在于,所述第一走线分区沿所述第一方向的长度小于所述走线区沿所述第一方向的长度的一半。
6.根据权利要求1或4所述的阵列基板,其特征在于,所述第一走线分区沿所述第一方向的长度大于5μm。
7.根据权利要求1所述的阵列基板,其特征在于,所述驱动区设有扫描驱动,所述主体区包括扫描线,所述信号走线连接所述扫描驱动与所述扫描线。
8.根据权利要求1所述的阵列基板,其特征在于,所述驱动区设有数据驱动,所述主体区包括数据线,所述信号走线连接所述数据驱动与所述数据线。
9.一种阵列基板,其特征在于,包括:
驱动区,设有扫描驱动,所述扫描驱动用于输出扫描信号;
主体区,设有扫描线,所述扫描线用于接收所述扫描信号;
走线区,设有多条信号走线;所述信号走线连接所述扫描驱动与所述扫描线,用于传输所述扫描信号;
所述主体区至所述驱动区的方向为第一方向,所述走线区沿所述第一方向分为多个第一走线分区以及多个第二走线分区,各所述第一走线分区等间隔设置并且沿所述第一方向的长度相同,所述第二走线分区位于各所述第一走线分区之间;所述第一走线分区设有与所述信号走线绝缘相对设置的虚设线,所述第二走线分区不设有所述虚设线;各所述第一走线分区沿所述第一方向的长度相同。
10.一种显示面板,其特征在于,包括权利要求1-9任一项所述的阵列基板。
CN201822114130.4U 2018-12-17 2018-12-17 阵列基板以及显示面板 Active CN209103063U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201822114130.4U CN209103063U (zh) 2018-12-17 2018-12-17 阵列基板以及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201822114130.4U CN209103063U (zh) 2018-12-17 2018-12-17 阵列基板以及显示面板

Publications (1)

Publication Number Publication Date
CN209103063U true CN209103063U (zh) 2019-07-12

Family

ID=67162941

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201822114130.4U Active CN209103063U (zh) 2018-12-17 2018-12-17 阵列基板以及显示面板

Country Status (1)

Country Link
CN (1) CN209103063U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112289836A (zh) * 2020-10-26 2021-01-29 上海天马有机发光显示技术有限公司 显示面板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112289836A (zh) * 2020-10-26 2021-01-29 上海天马有机发光显示技术有限公司 显示面板及显示装置

Similar Documents

Publication Publication Date Title
CN103163668B (zh) 液晶显示装置的检测装置
CN101364019B (zh) 液晶显示器件
CN109585519A (zh) 一种显示面板和显示装置
CN110082970A (zh) 液晶显示面板及显示装置
CN108364598A (zh) 显示基板及其短路检测方法、显示装置
CN103353695B (zh) 一种阵列基板及显示装置
CN105511146B (zh) 一种集成触控显示面板
CN110034132A (zh) 一种阵列基板、显示面板及显示装置
CN104965367A (zh) 一种阵列基板、显示装置及制作方法
CN105278190B (zh) 液晶显示装置
CN109037235A (zh) 阵列基板及其制作方法
CN109298574A (zh) 一种阵列基板和显示面板
CN205539837U (zh) 一种液晶显示面板及显示装置
CN110649042A (zh) 显示面板和显示装置
CN106502474A (zh) 一种阵列基板及显示面板
CN107976849A (zh) 阵列基板及其制作方法
CN209103795U (zh) 阵列基板以及显示面板
CN205959985U (zh) 具有桥接结构的显示面板
CN105511141A (zh) 一种阵列基板以及触控显示面板
CN107272293A (zh) 一种阵列基板及液晶显示装置
CN109637352A (zh) 一种显示面板和显示装置
CN103034366A (zh) 一种显示基板制作方法及黑矩阵、显示基板、显示装置
CN104777687B (zh) 阵列基板及具有该阵列基板的显示装置
CN104749836A (zh) 一种像素结构、阵列基板、显示装置及制作方法
CN109785760A (zh) Led显示屏模组及显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant