CN209086776U - 一种线性稳压器电路 - Google Patents

一种线性稳压器电路 Download PDF

Info

Publication number
CN209086776U
CN209086776U CN201920058233.5U CN201920058233U CN209086776U CN 209086776 U CN209086776 U CN 209086776U CN 201920058233 U CN201920058233 U CN 201920058233U CN 209086776 U CN209086776 U CN 209086776U
Authority
CN
China
Prior art keywords
tube
pmos tube
electrically connected
drain electrode
pmos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201920058233.5U
Other languages
English (en)
Inventor
李卓东
吴占拓
王小波
王中克
赖波
伍应强
李涛
陈伟
郭奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Fanmi Technology Co Ltd
Original Assignee
Chengdu Fanmi Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Fanmi Technology Co Ltd filed Critical Chengdu Fanmi Technology Co Ltd
Priority to CN201920058233.5U priority Critical patent/CN209086776U/zh
Application granted granted Critical
Publication of CN209086776U publication Critical patent/CN209086776U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本实用新型涉及集成电路技术领域,其目的在于提供一种线性稳压器电路。所采用的技术方案是:一种线性稳压器电路,包括启动电路、低功耗基准电路和输出反馈调节电路,其中:启动电路,控制低功耗基准电路脱离简并态,并与电源电压输出端电连接;低功耗基准电路,在启动电路的控制下脱离简并态,以将电源电压转换为基准电流源,然后将基准电流源输送至输出反馈调节电路,并与电源电压输出端电连接;输出反馈调节电路,与低功耗基准电路电连接,以接收由低功耗基准电路提供的基准电流源,然后根据基准电流源产生反馈输出电压。本实用新型电路结构简单,方便调试。

Description

一种线性稳压器电路
技术领域
本实用新型涉及集成电路技术领域,特别是涉及一种线性稳压器电路。
背景技术
线性稳压器使用在其线性区域内运行的晶体管或FET,从应用的输入电压中减去超额的电压,产生经过调节的输出电压,线性稳压器电路具有提供热过载保护、安全限流等特性,广泛运用于各种电子产品中。
现有技术中,线性稳压器电路的电路原理图如图1所示,主要包括:运算放大器、调整晶体管PMOS和电阻R1和R2组成的电阻反馈网络;所述运算放大器的反向输入端与电压参考信号VREF相连,所述运算放大器的输出端与所述调整晶体管PMOS的栅极相连接,所述调整晶体管PMOS的源极与电源电压VDD相连接,所述调整晶体管PMOS的漏极与电阻R1的一端相连接,所述电阻R1的另一端、电阻R2的一端与运算放大器的正向输入端相连接,所述电阻R2的另一端接地;其中,电压参考信号VREF作为低压差线性稳压器的输入信号,所述调整晶体管PMOS的漏极与电阻R1相连接的一端作为低压差线性稳压器输出端VOUT。输入端VREF一般来自基准源电路产生的高精度基准电压,低压差线性稳压器通过高增益的运算放大器的负反馈作用,使得运算放大器的正、反向输入端电压相等,即VREF=Vx,Vbg为基准输出,Vx为电阻反馈网络的反馈点电压,且Vx=[R2/(R1+R2)]×VOUT,所以有:VOUT=(1+R1/R2)×VREF。但是现有技术中的线性稳压器电路整体结构复杂,现有电路为考虑环路稳定性需要进行相位补偿,补偿电路随着不同的负载则参数变化较大,造成电路设计调试难度大,调试不便。
发明内容
为了解决现有技术存在的上述问题,本实用新型提供了一种线性稳压器电路。
本实用新型采用的技术方案是:
一种线性稳压器电路,包括启动电路、低功耗基准电路和输出反馈调节电路,其中:
启动电路,控制低功耗基准电路脱离简并态,并与电源电压输出端电连接;
低功耗基准电路,在启动电路的控制下脱离简并态,以将电源电压转换为基准电流源,然后将基准电流源输送至输出反馈调节电路,并与电源电压输出端电连接;
输出反馈调节电路,与低功耗基准电路电连接,以接收由低功耗基准电路提供的基准电流源,然后根据基准电流源产生反馈输出电压。
优选的,所述低功耗基准电路包括电流产生电路、电流镜、第三PMOS管、第六PMOS管、第七PMOS管、第五电阻、第六电阻、第二十六NMOS管、第二十五NMOS管、第二十一电阻和第二十二电阻;所述电流镜的第一接线端与电源电压输出端电连接,所述电流镜的第一接线端还与第三PMOS管的源极电连接,所述电流镜的第二接线端与第三PMOS管的栅极电连接,所述电流镜的第三接线端通过第二十一电阻与电源地端电连接,所述电流镜的第三接线端还与第七PMOS管的栅极电连接,所述电流镜的第二接线端还分别与电流产生电路的第一接线端和启动电路电连接,所述电流镜的第四接线端通过第二十二电阻与电流产生电路的第二接线端电连接,所述电流产生电路的第二接线端还分别与启动电路和输出反馈调节电路电连接,所述电流产生电路的第三接线端与电源地端电连接;所述第三PMOS管的漏极与第六PMOS管的源极电连接,所述第三PMOS管的栅极与第六PMOS管的栅极电连接,所述第六PMOS管的漏极与第七PMOS管的源极电连接,所述第七PMOS管的漏极依次通过第五电阻和第六电阻与第二十六NMOS管的漏极电连接,所述第二十六NMOS管的漏极与栅极电连接,所述第二十六NMOS管的源极与第二十五NMOS管的漏极电连接,所述第二十五NMOS管的漏极与栅极电连接,所述第二十五NMOS管的源极与电源地端电连接;所述第七PMOS管的漏极、所述第五电阻和第六电阻的结合点分别与输出反馈调节电路电连接。
优选的,所述电流产生电路包括第十四NMOS管、第二十七NMOS管、第三电阻、第四电阻、第二十八NMOS管和第二十九NMOS管;所述第十四NMOS管的漏极为电流产生电路的第一接线端,所述第十四NMOS管的源极和第二十七NMOS管的漏极电连接,所述第十四NMOS管的栅极和第二十七NMOS管的栅极均与第二十八NMOS管的漏极电连接,所述第二十七NMOS管的源极为电流产生电路的第三接线端,所述第二十七NMOS管的源极与第二十九NMOS管的源极电连接,所述第二十九NMOS管的漏极与第二十八NMOS管的源极电连接,所述第二十八NMOS管的栅极为电流产生电路的第二接线端,所述第二十八NMOS管的栅极与第二十九NMOS管均依次通过第三电阻和第四电阻与第二十八NMOS管的漏极电连接。
优选的,所述电流镜包括第四PMOS管、第十九PMOS管、第十二PMOS管、第五PMOS管、第三十PMOS管和第十三PMOS管,所述第四PMOS管的漏极为电流镜的第一接线端,所述第四PMOS管的漏极与第五PMOS管的漏极电连接,所述第四PMOS管的栅极为电流镜的第二接线端,所述第四PMOS管的栅极分别与第五PMOS管的栅极、第十九PMOS管的漏极、第三十PMOS管的漏极和第十二PMOS管的源极电连接,所述第四PMOS管的源极与第十九PMOS管的漏极电连接,所述第十九PMOS管的源极与第十二PMOS管的漏极电连接,所述第十二PMOS管的栅极为电流镜的第三接线端,所述第十二PMOS管的栅极与第十三PMOS管的栅极电连接,所述第十二PMOS管的源极与第十四NMOS管的漏极电连接,所述第十三PMOS管的源极为电流镜的第四接线端,所述第十三PMOS管的漏极与第三十PMOS管的源极电连接,所述第三十PMOS管的漏极与第五PMOS管的源极电连接。
优选的,所述启动电路包括第三十七PMOS管、第三十五PMOS管、第三十四PMOS管、第三十六PMOS管、第三十八PMOS管、第三十九PMOS管、第二十二NMOS管和第二十三NMOS管;所述第三十七PMOS管的源极与电源电压输出端电连接,所述第三十七PMOS管的漏极与第三十五PMOS管的源极电连接,所述第三十七PMOS管的栅极、所述第三十五PMOS管的栅极、第三十四PMOS管的栅极、第三十六PMOS管的栅极、第三十八PMOS管的栅极和第三十九PMOS管的栅极均与电源地端电连接,所述第三十五PMOS管的漏极与第三十四PMOS管的源极电连接,所述第三十四PMOS管的漏极与第三十六PMOS管的源极电连接,所述第三十六PMOS管的漏极与第三十八PMOS管的源极电连接,所述第三十八PMOS管的漏极与第三十九PMOS管的源极电连接,所述第三十九PMOS管的漏极分别与第二十二NMOS管的栅极和第二十三NMOS管的漏极电连接,所述第二十二NMOS管的漏极与电流产生电路的第一接线端电连接,所述第二十二NMOS管的源极和第二十三NMOS管的源极均与电源地端电连接,所述第二十三NMOS管的栅极与电流产生电路的第二接线端电连接。
优选的,所述输出反馈调节电路包括第二NMOS管、第一NMOS管、第九NMOS管、第十一NMOS管、第十八NMOS管、第十NMOS管、第八PMOS管、第二十PMOS管、第二十一PMOS管和第十五PMOS管;所述第二NMOS管的栅极与第七PMOS管的漏极电连接,所述第二NMOS管的漏极与电源电压输出端电连接,所述第二NMOS管的源极分别与第一NMOS管的漏极、第八PMOS管的源极和第二十PMOS管的漏极电连接,所述第一NMOS管的栅极与第五电阻和第六电阻的结合点电连接,所述第一NMOS管的源极分别与第九NMOS管的漏极和第八PMOS管的栅极电连接,所述第九NMOS管的源极、第十一NMOS管的源极、第十八NMOS管的源极和第十NMOS管的源极均与电源地端电连接,所述第九NMOS管的栅极分别与电流产生电路的第二接线端、第十八NMOS管的栅极和第十NMOS管的漏极电连接,所述第十一NMOS管的栅极与第十NMOS管的栅极电连接,所述第十一NMOS管的漏极与第十五PMOS管的漏极电连接,所述第十八NMOS管的漏极与第二十一PMOS管的漏极电连接,所述第十NMOS管的栅极与漏极电连接,所述第十NMOS管的漏极与第八PMOS管的漏极电连接,所述第二十PMOS管的漏极为线性稳压输出端,所述第二十PMOS管的源极、所述第二十一PMOS管的源极和第十五PMOS管的源极与电源电压输出端电连接,所述第二十一PMOS管的栅极分别与第十五PMOS管的栅极和第十五PMOS管的漏极电连接。
本实用新型的有益效果集中体现在,电路结构简单,方便调试。具体来说,在工作过程中,启动电路控制低功耗基准电路脱离简并态,然后低功耗基准电路在脱离简并态后输出基准电流源至输出反馈调节电路,最后输出反馈调节电路输出反馈输出电压至低功耗设备,在此过程中,启动电路实时对低功耗基准电路进行控制,低功耗基准电路实时调节输出的基准电流源,以使输出反馈电路输出稳定的电压,线性稳压器电路整体不需运算放大器进行调节,电路结构简单,无需补偿网络,方便调试。
附图说明
图1是现有技术中的线性稳压器电路的电路原理图
图2是本实用新型中线性稳压器电路的电路原理图;
图3是本实用新型中线性稳压器电路的输出电压随电源电压变化时的输出波形图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
下面结合附图2和3进一步阐述本实施例。
实施例:
一种线性稳压器电路,如图2所示,包括启动电路、低功耗基准电路和输出反馈调节电路,其中:
启动电路,控制低功耗基准电路脱离简并态,并与电源电压输出端电连接。应当理解的是,当低功耗基准电路正常工作时有两种稳定状态,第一种是工作状态,此时低功耗基准电路有电流输出;第二种是低功耗基准电路中的元器件均处于关闭的零电流状态,即简并态,此时低功耗基准电路无电流输出,但其也能建立起稳定态,当低功耗基准电路处于简并态时,低功耗基准电路不能够正常启动,其无法输出基准电流源,因而简并态需要避免。启动电路用于控制低功耗基准电路不处于简并态,以保证低功耗基准电路的正常工作。
低功耗基准电路,在启动电路的控制下脱离简并态,以将电源电压转换为基准电流源,然后将基准电流源输送至输出反馈调节电路,并与电源电压输出端电连接。应当理解的是,低功耗基准电路用于提供反馈调节电路的基准电流源。
输出反馈调节电路,与低功耗基准电路电连接,以接收由低功耗基准电路提供的基准电流源,然后根据基准电流源产生反馈输出电压。应当理解的是,输出反馈电路设置有输出反馈输出电压的输出端,输出反馈电路的输出端与低功耗设备电连接,用于向低功耗设备供电。
需要说明的是,在工作过程中,启动电路控制低功耗基准电路脱离简并态,然后低功耗基准电路在脱离简并态后输出基准电流源至输出反馈调节电路,最后输出反馈调节电路输出反馈输出电压至低功耗设备,在此过程中,启动电路实时对低功耗基准电路进行控制,低功耗基准电路实时调节输出的基准电流源,以使输出反馈电路输出稳定的电压,线性稳压器电路整体不需运算放大器进行调节,电路结构简单,无需补偿网络,方便调试。
进一步的,所述低功耗基准电路包括电流产生电路、电流镜、第三PMOS管M3、第六PMOS管M6、第七PMOS管M7、第五电阻R5、第六电阻R6、第二十六NMOS管M26、第二十五NMOS管M25、第二十一电阻R21和第二十二电阻R22;所述电流镜的第一接线端与电源电压输出端电连接,所述电流镜的第一接线端还与第三PMOS管M3的源极电连接,所述电流镜的第二接线端与第三PMOS管M3的栅极电连接,所述电流镜的第三接线端通过第二十一电阻R21与电源地端电连接,所述电流镜的第三接线端还与第七PMOS管M7的栅极电连接,所述电流镜的第二接线端还分别与电流产生电路的第一接线端和启动电路电连接,所述电流镜的第四接线端通过第二十二电阻R22与电流产生电路的第二接线端电连接,所述电流产生电路的第二接线端还分别与启动电路和输出反馈调节电路电连接,所述电流产生电路的第三接线端与电源地端电连接;所述第三PMOS管M3的漏极与第六PMOS管M6的源极电连接,所述第三PMOS管M3的栅极与第六PMOS管M6的栅极电连接,所述第六PMOS管M6的漏极与第七PMOS管M7的源极电连接,所述第七PMOS管M7的漏极依次通过第五电阻R5和第六电阻R6与第二十六NMOS管M26的漏极电连接,所述第二十六NMOS管M26的漏极与栅极电连接,所述第二十六NMOS管M26的源极与第二十五NMOS管M25的漏极电连接,所述第二十五NMOS管M25的漏极与栅极电连接,所述第二十五NMOS管M25的源极与电源地端电连接;所述第七PMOS管M7的漏极、所述第五电阻R5和第六电阻R6的结合点分别与输出反馈调节电路电连接。
进一步的,所述电流产生电路包括第十四NMOS管M14、第二十七NMOS管M27、第三电阻R3、第四电阻R4、第二十八NMOS管M28和第二十九NMOS管M29;所述第十四NMOS管M14的漏极为电流产生电路的第一接线端,所述第十四NMOS管M14的源极和第二十七NMOS管M27的漏极电连接,所述第十四NMOS管M14的栅极和第二十七NMOS管M27的栅极均与第二十八NMOS管M28的漏极电连接,所述第二十七NMOS管M27的源极为电流产生电路的第三接线端,所述第二十七NMOS管M27的源极与第二十九NMOS管M29的源极电连接,所述第二十九NMOS管M29的漏极与第二十八NMOS管M28的源极电连接,所述第二十八NMOS管M28的栅极为电流产生电路的第二接线端,所述第二十八NMOS管M28的栅极与第二十九NMOS管M29均依次通过第三电阻R3和第四电阻R4与第二十八NMOS管M28的漏极电连接。
需要说明的是,所述电流产生电路的第二接线端的电压设为电压V2,电流产生电路中第二十八NMOS管M28的漏极的电压设为电压V1,则电流产生电路的电流大小为(V2-V1)/(R3+R4)。本实施例中,所述第七PMOS管M7的漏极的电压为基准电压VA所述第五电阻R5和第六电阻R6的结合点的电压为基准电压VB。所述电流镜可使电流产生电压中的第十四NMOS管M14与第二十八NMOS管M28有电流流过,从而产生电压V1和电压V2,同时也使得第三PMOS管M3、第六PMOS管M6有电流流过,从而产生基准电压VA和基准电压VB。另外,所述低功耗基准电路中第二十六NMOS管M26的漏极的电压设为V3,其中,基准电压VA的表达式为:VA={(V2-V1)/(R3+R4)}×(R5+R6)+V3,基准电压VB的表达式为:VB={(V2-V1)/(R3+R4)}×R5+V3。
进一步的,所述电流镜包括第四PMOS管M4、第十九PMOS管M19、第十二PMOS管M12、第五PMOS管M5、第三十PMOS管M30和第十三PMOS管M13,所述第四PMOS管M4的漏极为电流镜的第一接线端,所述第四PMOS管M4的漏极与第五PMOS管M5的漏极电连接,所述第四PMOS管M4的栅极为电流镜的第二接线端,所述第四PMOS管M4的栅极分别与第五PMOS管M5的栅极、第十九PMOS管M19的漏极、第三十PMOS管M30的漏极和第十二PMOS管M12的源极电连接,所述第四PMOS管M4的源极与第十九PMOS管M19的漏极电连接,所述第十九PMOS管M19的源极与第十二PMOS管M12的漏极电连接,所述第十二PMOS管M12的栅极为电流镜的第三接线端,所述第十二PMOS管M12的栅极与第十三PMOS管M13的栅极电连接,所述第十二PMOS管M12的源极与第十四NMOS管M14的漏极电连接,所述第十三PMOS管M13的源极为电流镜的第四接线端,所述第十三PMOS管M13的漏极与第三十PMOS管M30的源极电连接,所述第三十PMOS管M30的漏极与第五PMOS管M5的源极电连接。应当理解的是,本实施例中,通过启动电路将第四PMOS管M4的栅级电压拉至到地,使得低功耗基准电路脱离简并态之后再关闭启动电路,由此实现启动电路控制低功耗基准电路脱离简并态的目的,从而保证低功耗基准电路的正常工作。
进一步的,所述启动电路包括第三十七PMOS管M37、第三十五PMOS管M35、第三十四PMOS管M34、第三十六PMOS管M36、第三十八PMOS管M38、第三十九PMOS管M39、第二十二NMOS管M22和第二十三NMOS管M23;所述第三十七PMOS管M37的源极与电源电压输出端电连接,所述第三十七PMOS管M37的漏极与第三十五PMOS管M35的源极电连接,所述第三十七PMOS管M37的栅极、所述第三十五PMOS管M35的栅极、第三十四PMOS管M34的栅极、第三十六PMOS管M36的栅极、第三十八PMOS管M38的栅极和第三十九PMOS管M39的栅极均与电源地端电连接,所述第三十五PMOS管M35的漏极与第三十四PMOS管M34的源极电连接,所述第三十四PMOS管M34的漏极与第三十六PMOS管M36的源极电连接,所述第三十六PMOS管M36的漏极与第三十八PMOS管M38的源极电连接,所述第三十八PMOS管M38的漏极与第三十九PMOS管M39的源极电连接,所述第三十九PMOS管M39的漏极分别与第二十二NMOS管M22的栅极和第二十三NMOS管M23的漏极电连接,所述第二十二NMOS管M22的漏极与电流产生电路的第一接线端电连接,所述第二十二NMOS管M22的源极和第二十三NMOS管M23的源极均与电源地端电连接,所述第二十三NMOS管M23的栅极与电流产生电路的第二接线端电连接。
需要说明的是,所述启动电路的工作原理如下:设第三十七PMOS管M37、第三十五PMOS管M35、第三十四PMOS管M34、第三十六PMOS管M36、第三十八PMOS管M38和第三十九PMOS管M39为PMOS管组,所述电流产生电路中第十四NMOS管M14的漏极的电压设为电压V5,所述第二十二NMOS管M22的栅极的电压设为电压V7,当电源输入电压较低时,电压V7被PMOS管组上拉,电压V5则被拉低,此时低功耗基准电路启动;当电源输入电压较高时,电压V2升高,从而拉低电压V7,进而断开第二十二NMOS管M22与电压V5的连接。
进一步的,所述输出反馈调节电路包括第二NMOS管M2、第一NMOS管M1、第九NMOS管M9、第十一NMOS管M11、第十八NMOS管M18、第十NMOS管M10、第八PMOS管M8、第二十PMOS管M20、第二十一PMOS管M21和第十五PMOS管M15;所述第二NMOS管M2的栅极与第七PMOS管M7的漏极电连接,所述第二NMOS管M2的漏极与电源电压输出端电连接,所述第二NMOS管M2的源极分别与第一NMOS管M1的漏极、第八PMOS管M8的源极和第二十PMOS管M20的漏极电连接,所述第一NMOS管M1的栅极与第五电阻R5和第六电阻R6的结合点电连接,所述第一NMOS管M1的源极分别与第九NMOS管M9的漏极和第八PMOS管M8的栅极电连接,所述第九NMOS管M9的源极、第十一NMOS管M11的源极、第十八NMOS管M18的源极和第十NMOS管M10的源极均与电源地端电连接,所述第九NMOS管M9的栅极分别与电流产生电路的第二接线端、第十八NMOS管M18的栅极和第十NMOS管M10的漏极电连接,所述第十一NMOS管M11的栅极与第十NMOS管M10的栅极电连接,所述第十一NMOS管M11的漏极与第十五PMOS管M15的漏极电连接,所述第十八NMOS管M18的漏极与第二十一PMOS管M21的漏极电连接,所述第十NMOS管M10的栅极与漏极电连接,所述第十NMOS管M10的漏极与第八PMOS管M8的漏极电连接,所述第二十PMOS管M20的漏极为线性稳压输出端,所述第二十PMOS管M20的源极、所述第二十一PMOS管M21的源极和第十五PMOS管M15的源极与电源电压输出端电连接,所述第二十一PMOS管M21的栅极分别与第十五PMOS管M15的栅极和第十五PMOS管M15的漏极电连接。
需要说明的是,本实施例中,设线性稳压输出端电压为电压VD,设第一NMOS管M1的源极的电压为电压VC,所述第十一NMOS管M11、第十NMOS管M10、第八PMOS管M8、第二十PMOS管M20、第二十一PMOS管M21和第十五PMOS管M15组成输出反馈调节电路的输出反馈环路,输出反馈环路可使电压VD钳位在电压VC加上M8的栅极与源极之间的电压差,所述第二NMOS管M2输送的电压受限于电压VA减去第二NMOS管M2的栅极与源极之间的电压差。
本实施例中,线性稳压器电路的输出电压随电源电压变化时的输出波形图如图3所示,当电源输出电压较低时,线性稳压器电路由输出反馈调节电路通过基准电压VB、电压VC和电压VD来反馈输出,整个电压输出在电压VB;当电源输出电压高于电压VA与第二十PMOS管M20的栅极到源极的电压和时,则线性稳压器电路由第二十PMOS管M20通过基准电压VA和电压VD来反馈输出电压。
需要说明的是,本实用新型采用多个NMOS管、PMOS管及电阻即可实现,功耗大大降低,同时由于组成元器件简单,无需额外的MASK层次或特殊工艺(如BCD工艺)即可实现,使得本实用新型的成本低,同时支持较低的输入电压。有效避免了现有技术中线性稳压器电路的功耗较大、不能满足目前低功耗设备的应用、若为了降低功耗则芯片面积大等缺陷。
以上所述仅为本实用新型的实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。

Claims (6)

1.一种线性稳压器电路,其特征在于:包括启动电路、低功耗基准电路和输出反馈调节电路,其中:
启动电路,控制低功耗基准电路脱离简并态,并与电源电压输出端电连接;
低功耗基准电路,在启动电路的控制下脱离简并态,以将电源电压转换为基准电流源,然后将基准电流源输送至输出反馈调节电路,并与电源电压输出端电连接;
输出反馈调节电路,与低功耗基准电路电连接,以接收由低功耗基准电路提供的基准电流源,然后根据基准电流源产生反馈输出电压。
2.根据权利要求1所述的一种线性稳压器电路,其特征在于:所述低功耗基准电路包括电流产生电路、电流镜、第三PMOS管(M3)、第六PMOS管(M6)、第七PMOS管(M7)、第五电阻(R5)、第六电阻(R6)、第二十六NMOS管(M26)、第二十五NMOS管(M25)、第二十一电阻(R21)和第二十二电阻(R22);所述电流镜的第一接线端与电源电压输出端电连接,所述电流镜的第一接线端还与第三PMOS管(M3)的源极电连接,所述电流镜的第二接线端与第三PMOS管(M3)的栅极电连接,所述电流镜的第三接线端通过第二十一电阻(R21)与电源地端电连接,所述电流镜的第三接线端还与第七PMOS管(M7)的栅极电连接,所述电流镜的第二接线端还分别与电流产生电路的第一接线端和启动电路电连接,所述电流镜的第四接线端通过第二十二电阻(R22)与电流产生电路的第二接线端电连接,所述电流产生电路的第二接线端还分别与启动电路和输出反馈调节电路电连接,所述电流产生电路的第三接线端与电源地端电连接;所述第三PMOS管(M3)的漏极与第六PMOS管(M6)的源极电连接,所述第三PMOS管(M3)的栅极与第六PMOS管(M6)的栅极电连接,所述第六PMOS管(M6)的漏极与第七PMOS管(M7)的源极电连接,所述第七PMOS管(M7)的漏极依次通过第五电阻(R5)和第六电阻(R6)与第二十六NMOS管(M26)的漏极电连接,所述第二十六NMOS管(M26)的漏极与栅极电连接,所述第二十六NMOS管(M26)的源极与第二十五NMOS管(M25)的漏极电连接,所述第二十五NMOS管(M25)的漏极与栅极电连接,所述第二十五NMOS管(M25)的源极与电源地端电连接;所述第七PMOS管(M7)的漏极、所述第五电阻(R5)和第六电阻(R6)的结合点分别与输出反馈调节电路电连接。
3.根据权利要求2所述的一种线性稳压器电路,其特征在于:所述电流产生电路包括第十四NMOS管(M14)、第二十七NMOS管(M27)、第三电阻(R3)、第四电阻(R4)、第二十八NMOS管(M28)和第二十九NMOS管(M29);所述第十四NMOS管(M14)的漏极为电流产生电路的第一接线端,所述第十四NMOS管(M14)的源极和第二十七NMOS管(M27)的漏极电连接,所述第十四NMOS管(M14)的栅极和第二十七NMOS管(M27)的栅极均与第二十八NMOS管(M28)的漏极电连接,所述第二十七NMOS管(M27)的源极为电流产生电路的第三接线端,所述第二十七NMOS管(M27)的源极与第二十九NMOS管(M29)的源极电连接,所述第二十九NMOS管(M29)的漏极与第二十八NMOS管(M28)的源极电连接,所述第二十八NMOS管(M28)的栅极为电流产生电路的第二接线端,所述第二十八NMOS管(M28)的栅极与第二十九NMOS管(M29)均依次通过第三电阻(R3)和第四电阻(R4)与第二十八NMOS管(M28)的漏极电连接。
4.根据权利要求3所述的一种线性稳压器电路,其特征在于:所述电流镜包括第四PMOS管(M4)、第十九PMOS管(M19)、第十二PMOS管(M12)、第五PMOS管(M5)、第三十PMOS管(M30)和第十三PMOS管(M13),所述第四PMOS管(M4)的漏极为电流镜的第一接线端,所述第四PMOS管(M4)的漏极与第五PMOS管(M5)的漏极电连接,所述第四PMOS管(M4)的栅极为电流镜的第二接线端,所述第四PMOS管(M4)的栅极分别与第五PMOS管(M5)的栅极、第十九PMOS管(M19)的漏极、第三十PMOS管(M30)的漏极和第十二PMOS管(M12)的源极电连接,所述第四PMOS管(M4)的源极与第十九PMOS管(M19)的漏极电连接,所述第十九PMOS管(M19)的源极与第十二PMOS管(M12)的漏极电连接,所述第十二PMOS管(M12)的栅极为电流镜的第三接线端,所述第十二PMOS管(M12)的栅极与第十三PMOS管(M13)的栅极电连接,所述第十二PMOS管(M12)的源极与第十四NMOS管(M14)的漏极电连接,所述第十三PMOS管(M13)的源极为电流镜的第四接线端,所述第十三PMOS管(M13)的漏极与第三十PMOS管(M30)的源极电连接,所述第三十PMOS管(M30)的漏极与第五PMOS管(M5)的源极电连接。
5.根据权利要求4所述的一种线性稳压器电路,其特征在于:所述启动电路包括第三十七PMOS管(M37)、第三十五PMOS管(M35)、第三十四PMOS管(M34)、第三十六PMOS管(M36)、第三十八PMOS管(M38)、第三十九PMOS管(M39)、第二十二NMOS管(M22)和第二十三NMOS管(M23);所述第三十七PMOS管(M37)的源极与电源电压输出端电连接,所述第三十七PMOS管(M37)的漏极与第三十五PMOS管(M35)的源极电连接,所述第三十七PMOS管(M37)的栅极、所述第三十五PMOS管(M35)的栅极、第三十四PMOS管(M34)的栅极、第三十六PMOS管(M36)的栅极、第三十八PMOS管(M38)的栅极和第三十九PMOS管(M39)的栅极均与电源地端电连接,所述第三十五PMOS管(M35)的漏极与第三十四PMOS管(M34)的源极电连接,所述第三十四PMOS管(M34)的漏极与第三十六PMOS管(M36)的源极电连接,所述第三十六PMOS管(M36)的漏极与第三十八PMOS管(M38)的源极电连接,所述第三十八PMOS管(M38)的漏极与第三十九PMOS管(M39)的源极电连接,所述第三十九PMOS管(M39)的漏极分别与第二十二NMOS管(M22)的栅极和第二十三NMOS管(M23)的漏极电连接,所述第二十二NMOS管(M22)的漏极与电流产生电路的第一接线端电连接,所述第二十二NMOS管(M22)的源极和第二十三NMOS管(M23)的源极均与电源地端电连接,所述第二十三NMOS管(M23)的栅极与电流产生电路的第二接线端电连接。
6.根据权利要求5所述的一种线性稳压器电路,其特征在于:所述输出反馈调节电路包括第二NMOS管(M2)、第一NMOS管(M1)、第九NMOS管(M9)、第十一NMOS管(M11)、第十八NMOS管(M18)、第十NMOS管(M10)、第八PMOS管(M8)、第二十PMOS管(M20)、第二十一PMOS管(M21)和第十五PMOS管(M15);所述第二NMOS管(M2)的栅极与第七PMOS管(M7)的漏极电连接,所述第二NMOS管(M2)的漏极与电源电压输出端电连接,所述第二NMOS管(M2)的源极分别与第一NMOS管(M1)的漏极、第八PMOS管(M8)的源极和第二十PMOS管(M20)的漏极电连接,所述第一NMOS管(M1)的栅极与第五电阻(R5)和第六电阻(R6)的结合点电连接,所述第一NMOS管(M1)的源极分别与第九NMOS管(M9)的漏极和第八PMOS管(M8)的栅极电连接,所述第九NMOS管(M9)的源极、第十一NMOS管(M11)的源极、第十八NMOS管(M18)的源极和第十NMOS管(M10)的源极均与电源地端电连接,所述第九NMOS管(M9)的栅极分别与电流产生电路的第二接线端、第十八NMOS管(M18)的栅极和第十NMOS管(M10)的漏极电连接,所述第十一NMOS管(M11)的栅极与第十NMOS管(M10)的栅极电连接,所述第十一NMOS管(M11)的漏极与第十五PMOS管(M15)的漏极电连接,所述第十八NMOS管(M18)的漏极与第二十一PMOS管(M21)的漏极电连接,所述第十NMOS管(M10)的栅极与漏极电连接,所述第十NMOS管(M10)的漏极与第八PMOS管(M8)的漏极电连接,所述第二十PMOS管(M20)的漏极为线性稳压输出端,所述第二十PMOS管(M20)的源极、所述第二十一PMOS管(M21)的源极和第十五PMOS管(M15)的源极与电源电压输出端电连接,所述第二十一PMOS管(M21)的栅极分别与第十五PMOS管(M15)的栅极和第十五PMOS管(M15)的漏极电连接。
CN201920058233.5U 2019-01-14 2019-01-14 一种线性稳压器电路 Withdrawn - After Issue CN209086776U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920058233.5U CN209086776U (zh) 2019-01-14 2019-01-14 一种线性稳压器电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920058233.5U CN209086776U (zh) 2019-01-14 2019-01-14 一种线性稳压器电路

Publications (1)

Publication Number Publication Date
CN209086776U true CN209086776U (zh) 2019-07-09

Family

ID=67128029

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920058233.5U Withdrawn - After Issue CN209086776U (zh) 2019-01-14 2019-01-14 一种线性稳压器电路

Country Status (1)

Country Link
CN (1) CN209086776U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109491437A (zh) * 2019-01-14 2019-03-19 成都凡米科技有限公司 一种线性稳压器电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109491437A (zh) * 2019-01-14 2019-03-19 成都凡米科技有限公司 一种线性稳压器电路
CN109491437B (zh) * 2019-01-14 2024-03-22 成都凡米科技有限公司 一种线性稳压器电路

Similar Documents

Publication Publication Date Title
CN201229513Y (zh) 一种低压差线性稳压器
CN105790564B (zh) 一种启动电路及开关电源
CN105163431B (zh) 驱动电路、发光电路和移动终端
CN207249522U (zh) 稳压电路
CN103383585A (zh) 一种宽输入范围超低温漂带隙基准电压源
CN106357107B (zh) 电压调整电路及程控电源
CN110231851A (zh) 输出电压补偿电路、方法、稳压电路和显示装置
CN209086776U (zh) 一种线性稳压器电路
CN101562403B (zh) 一种单相电子式电能表电源
CN107272818A (zh) 一种高压带隙基准电路结构
CN108445948A (zh) 电流自动校准装置
CN110231846B (zh) 一种具有恒流和恒压双功能的电源模块反馈控制电路
CN108923627A (zh) 一种电源跟随滤波电路
CN103702460B (zh) 一种简易小功率可控加热电路
CN109491437A (zh) 一种线性稳压器电路
CN208207635U (zh) 电流自动校准装置
CN211405861U (zh) 一种可降低电源纹波的高精度可调电源电路及电源设备
CN212850269U (zh) 一种大功率低噪声数字可调电压源
CN209765366U (zh) 一种带有调整电路的带隙基准电路
CN109274268B (zh) 一种应用于芯片内部的高压转低压电路
CN216561569U (zh) 一种输出电流调节电路
CN110264968B (zh) 信号产生电路
CN108241402B (zh) 一种基准电压源
CN207557804U (zh) 一种高压带隙基准电路结构
CN110165889A (zh) 一种低压差稳压电路装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CB03 Change of inventor or designer information
CB03 Change of inventor or designer information

Inventor after: Li Zhuodong

Inventor after: Wang Xiaobo

Inventor after: Wang Zhongke

Inventor after: Lai Bo

Inventor after: Wu Yingqiang

Inventor after: Li Tao

Inventor after: Chen Wei

Inventor after: Guo Kui

Inventor before: Li Zhuodong

Inventor before: Wu Zhantuo

Inventor before: Wang Xiaobo

Inventor before: Wang Zhongke

Inventor before: Lai Bo

Inventor before: Wu Yingqiang

Inventor before: Li Tao

Inventor before: Chen Wei

Inventor before: Guo Kui

PE01 Entry into force of the registration of the contract for pledge of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of utility model: A linear voltage regulator circuit

Effective date of registration: 20220221

Granted publication date: 20190709

Pledgee: Agricultural Bank of China Limited by Share Ltd. Chengdu high tech Industrial Development Zone Branch

Pledgor: Chengdu Fanmi Technology Co.,Ltd.

Registration number: Y2022990000092

PC01 Cancellation of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Granted publication date: 20190709

Pledgee: Agricultural Bank of China Limited by Share Ltd. Chengdu high tech Industrial Development Zone Branch

Pledgor: Chengdu Fanmi Technology Co.,Ltd.

Registration number: Y2022990000092

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned
AV01 Patent right actively abandoned

Granted publication date: 20190709

Effective date of abandoning: 20240322

AV01 Patent right actively abandoned

Granted publication date: 20190709

Effective date of abandoning: 20240322