CN208836115U - 一种穿越机高清数字图像传输系统发射端的主控电路 - Google Patents
一种穿越机高清数字图像传输系统发射端的主控电路 Download PDFInfo
- Publication number
- CN208836115U CN208836115U CN201821869657.1U CN201821869657U CN208836115U CN 208836115 U CN208836115 U CN 208836115U CN 201821869657 U CN201821869657 U CN 201821869657U CN 208836115 U CN208836115 U CN 208836115U
- Authority
- CN
- China
- Prior art keywords
- foot
- circuit
- interface
- transmitting terminal
- usb
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Abstract
本实用新型公开了一种穿越机高清数字图像传输系统发射端的主控电路,包括数字摄像头、发射端主板、无线模块、数据接口、电源接口和USB接口,所述发射端主板内含有数据编码、数据组包和总电源输入,所述无线模块内含有射频调制、电抗匹配电路和功放电路,所述数字摄像头通过数据接口连接所述的数据编码,所述数据编码连接所述的数据组包。本穿越机高清数字图像传输系统发射端的主控电路,通过发射端主板中的CPU时钟电路、FLASH电路、DDR内存电路、MIPI接口电路、摄像头插座接口电路和USB接口电路,从而为系统提供供稳定的运行基准时钟、快速的运行速度以及可靠性高的存储效果,保证了系统的稳定工作。
Description
技术领域
本实用新型涉及穿越机技术领域,具体为一种穿越机高清数字图像传输系统发射端的主控电路。
背景技术
穿越机是航模三大类,即固定翼、直升机、多旋翼中的多旋翼种类。穿越机在进行航拍的过程中需将视频、图像数据发送出去前,需由主板对该数据进行处理,但目前的一些主板电路由于设计的缺陷,造成图像处理的过程中存在数据丢失、系统不稳定、运行速度慢的现象,对航拍造成影响。
实用新型内容
本实用新型的目的在于提供一种穿越机高清数字图像传输系统发射端的主控电路,通过发射端主板中的CPU时钟电路、FLASH电路、DDR内存电路、MIPI接口电路、摄像头插座接口电路和USB接口电路,从而为系统提供供稳定的运行基准时钟、快速的运行速度以及可靠性高的存储效果,保证了系统的稳定工作,解决了现有技术中的问题。
为实现上述目的,本实用新型提供如下技术方案:一种穿越机高清数字图像传输系统发射端的主控电路,包括数字摄像头、发射端主板、无线模块、数据接口、电源接口和USB接口,所述发射端主板内含有数据编码、数据组包和总电源输入,所述无线模块内含有射频调制、电抗匹配电路和功放电路,所述数字摄像头通过数据接口连接所述的数据编码,所述数据编码连接所述的数据组包,所述数据组包通过USB接口连接所述的射频调制,所述射频调制连接所述的电抗匹配电路,所述电抗匹配电路连接所述的功放电路,所述总电源输入通过电源接口分别连接所述的数字摄像头和无线模块;
所述发射端主板内还含有CPU时钟电路、FLASH电路、DDR内存电路、MIPI接口电路、摄像头插座接口电路和USB接口电路,其中,所述的CPU时钟电路由主控芯片CPU、晶振体X1、X2、串联电容C1、C2、串联电容C130、C131和电阻R104、R9、R169组成,所述主控芯片CPU的脚U1接晶振体X1的脚1,脚U2串接电阻R104后,接晶振体X1的脚3,串联电容C130、C131的两端连接在晶振体X1的脚1、脚3电路接口上,主控芯片CPU的脚W2接晶振体X2的脚1,脚W1接晶振体X2的脚2,串联电容C1、C2的两端连接在晶振体X2的脚1、脚2电路接口上,电阻R169的一端接3V3电源,另一端接电阻R9的电路接口,电阻R9接主控芯片CPU的脚P1;
所述的FLASH电路由处理芯片U3组成,该处理芯片U3的脚1接主控芯片CPU的脚R3,脚2接主控芯片CPU的脚P3,脚3接主控芯片CPU的脚P2,脚5接主控芯片CPU的脚R2,脚6接电阻R9,脚7接主控芯片CPU的脚P4;
所述的摄像头插座接口电路由插座接口JP2和稳压二极管D18、D19组成,其中,插座接口JP2的脚20接3V3_CAM电源,稳压二极管D18的一端连接在插座接口JP2的脚18,稳压二极管D19的一端连接在插座接口JP2的脚19电路接口上,稳压二极管D18与稳压二极管D19的另一端一同接地;
所述的USB接口电路由USB接口J25、电容C434和磁珠LB18组成,其中,USB接口J25的脚1串接磁珠LB18后,接5V0_WL,电容C434的一端接USB接口J25的脚1的电路接口上,另一端接地,USB接口J25的脚2、3分别接数据通讯线USB_DM和USB_DP为USB。
优选的,所述DDR内存电路内含有DDR芯片U7、U8和DDR接口芯片U4A,其中DDR芯片U7、U8的地址总线为DDR3_A0~DDR3_A14,数据总线为DDR3_DQ0~DDR3_DQ15,DDR接口芯片U4A的片选引脚DDR3_CS由主控芯片CPU控制。
优选的,所述MIPI接口电路由3V3电源供电,且该电路的脚AB2、Y2连接摄像头配置接口I2C0。
优选的,所述DDR内存电路内还含有与DDR芯片U7、U8以及DDR接口芯片U4A一一对应的滤波电容电路。
与现有技术相比,本实用新型的有益效果如下:
本穿越机高清数字图像传输系统发射端的主控电路,经由MIPI接口将数字摄像头摄录的视频、图像上传至发射端主板中,从而获得原始的视频、图像数据,通过数据编码将数据进行压缩,压缩后的数据按照通讯协议进行数据组包,从而生成传输所需的数据,该数据通过USB接口上传至无线模块中;而由发射端主板中的CPU时钟电路、FLASH电路、DDR内存电路、MIPI接口电路、摄像头插座接口电路和USB接口电路,从而为系统提供供稳定的运行基准时钟、快速的运行速度以及可靠性高的存储效果,保证了系统的稳定工作。
附图说明
图1为本实用新型的系统原理图;
图2为本实用新型的CPU时钟电路图;
图3为本实用新型的FLASH电路图;
图4为本实用新型的DDR内存电路图;
图5为本实用新型的MIPI接口电路图;
图6为本实用新型的摄像头插座接口电路图;
图7为本实用新型的USB接口电路图。
图中:1、数字摄像头;2、发射端主板;21、数据编码;22、数据组包;23、总电源输入;24、CPU时钟电路;25、FLASH电路;26、DDR内存电路;27、MIPI接口电路;28、摄像头插座接口电路;29、USB接口电路;3、无线模块;31、射频调制;32、电抗匹配电路;33、功放电路;4、数据接口;5、电源接口;6、USB接口。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1,一种穿越机高清数字图像传输系统发射端的主控电路,包括数字摄像头1、发射端主板2、无线模块3、数据接口4、电源接口5和USB接口6,发射端主板2内含有数据编码21、数据组包22和总电源输入23,无线模块3内含有射频调制31、电抗匹配电路32和功放电路33,数字摄像头1通过数据接口4连接的数据编码21,数据编码21连接的数据组包22,数据组包22通过USB接口6连接的射频调制31,射频调制31连接的电抗匹配电路32,电抗匹配电路32连接的功放电路33,总电源输入23通过电源接口5分别连接的数字摄像头1和无线模块3;由于数据接口4采用MIPI接口,因此使得数字摄像头1摄录的视频、图像经由该接口上传至发射端主板2中,从而获得原始的视频、图像数据,而后通过数据编码21将数据进行压缩,压缩后的数据按照通讯协议进行数据组包22,从而生成传输所需的数据;并且射频调制31为一种数字射频模块,使得本系统无需对其进行改动,可直接进行应用。
请参阅图2,发射端主板2内还含有CPU时钟电路24、FLASH电路25、DDR内存电路26、MIPI接口电路27、摄像头插座接口电路28和USB接口电路29,其中,CPU时钟电路24由主控芯片CPU、晶振体X1、X2、串联电容C1、C2、串联电容C130、C131和电阻R104、R9、R169组成,主控芯片CPU的脚U1接晶振体X1的脚1,脚U2串接电阻R104后,接晶振体X1的脚3,串联电容C130、C131的两端连接在晶振体X1的脚1、脚3电路接口上,主控芯片CPU的脚W2接晶振体X2的脚1,脚W1接晶振体X2的脚2,串联电容C1、C2的两端连接在晶振体X2的脚1、脚2电路接口上,电阻R169的一端接3V3电源,另一端接电阻R9的电路接口,电阻R9接主控芯片CPU的脚P1;通过晶振体X1为系统、外设等提供工作时钟,通过晶振体X2为对时钟精度要求较高的外设提供精确的时钟基准,通过3V3电源为芯片以及各接口提供电源。
请参阅图3,FLASH电路25由处理芯片U3组成,该处理芯片U3的脚1接主控芯片CPU的脚R3,脚2接主控芯片CPU的脚P3,脚3接主控芯片CPU的脚P2,脚5接主控芯片CPU的脚R2,脚6接电阻R9,脚7接主控芯片CPU的脚P4;处理芯片U3通过与主控芯片CPU连接,从而获取外部FLASH中存储的系统固件,并且在启动后把固件加载到内存中进行运行。
请参阅图4,DDR内存电路26由DDR芯片U7、U8和DDR接口芯片U4A组成,其中DDR芯片U7、U8的地址总线为DDR3_A0~DDR3_A14,数据总线为DDR3_DQ0~DDR3_DQ15,DDR接口芯片U4A的片选引脚DDR3_CS由主控芯片CPU控制;由于DDR内存电路26内还含有与DDR芯片U7、U8以及DDR接口芯片U4A一一对应的滤波电容,通过该滤波电容对上述芯片进行电路滤波。
请参阅图5,MIPI接口电路27由3V3电源供电,且该电路的脚AB2、Y2连接摄像头配置接口I2C0;通过I2C0接口,使CPU向摄像头发送配置命令实现对摄像头参数的配置,通过MIPI0接口来获取摄像头传来的视频数据。
请参阅图6,摄像头插座接口电路28由插座接口JP2和稳压二极管D18、D19组成,其中,插座接口JP2的脚20接3V3_CAM电源,稳压二极管D18的一端连接在插座接口JP2的脚18,稳压二极管D19的一端连接在插座接口JP2的脚19电路接口上,稳压二极管D18与稳压二极管D19的另一端一同接地;通过该接口实现数字摄像头1和发射端主板2间的连接,同时电源由电源模块3V3_CAM供电,为避免静电破坏,在该接口中通过增加ESD器件,即稳压二极管D18和D19做静电防护。
请参阅图7,USB接口电路29由USB接口J25、电容C434和磁珠LB18组成,其中,USB接口J25的脚1串接磁珠LB18后,接5V0_WL,电容C434的一端接USB接口J25的脚1的电路接口上,另一端接地,USB接口J25的脚2、3分别接数据通讯线USB_DM和USB_DP为USB;通过该电路对电源进行高频滤波,消除高频干扰,而经由USB_DM和USB_DP与USB接口的无线模块3进行通讯。
综上所述:本穿越机高清数字图像传输系统发射端的主控电路,经由MIPI接口将数字摄像头1摄录的视频、图像上传至发射端主板2中,从而获得原始的视频、图像数据,通过数据编码21将数据进行压缩,压缩后的数据按照通讯协议进行数据组包22,从而生成传输所需的数据,该数据通过USB接口6上传至无线模块3中;而由发射端主板2中的CPU时钟电路24、FLASH电路25、DDR内存电路26、MIPI接口电路27、摄像头插座接口电路28和USB接口电路29,从而为系统提供供稳定的运行基准时钟、快速的运行速度以及可靠性高的存储效果,保证了系统的稳定工作。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。
尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。
Claims (4)
1.一种穿越机高清数字图像传输系统发射端的主控电路,包括数字摄像头(1)、发射端主板(2)、无线模块(3)、数据接口(4)、电源接口(5)和USB接口(6),其特征在于:所述发射端主板(2)内含有数据编码(21)、数据组包(22)和总电源输入(23),所述无线模块(3)内含有射频调制(31)、电抗匹配电路(32)和功放电路(33),所述数字摄像头(1)通过数据接口(4)连接所述的数据编码(21),所述数据编码(21)连接所述的数据组包(22),所述数据组包(22)通过USB接口(6)连接所述的射频调制(31),所述射频调制(31)连接所述的电抗匹配电路(32),所述电抗匹配电路(32)连接所述的功放电路(33),所述总电源输入(23)通过电源接口(5)分别连接所述的数字摄像头(1)和无线模块(3);
所述发射端主板(2)内还含有CPU时钟电路(24)、FLASH电路(25)、DDR内存电路(26)、MIPI接口电路(27)、摄像头插座接口电路(28)和USB接口电路(29),其中,所述的CPU时钟电路(24)由主控芯片CPU、晶振体X1、X2、串联电容C1、C2、串联电容C130、C131和电阻R104、R9、R169组成,所述主控芯片CPU的脚U1接晶振体X1的脚1,脚U2串接电阻R104后,接晶振体X1的脚3,串联电容C130、C131的两端连接在晶振体X1的脚1、脚3电路接口上,主控芯片CPU的脚W2接晶振体X2的脚1,脚W1接晶振体X2的脚2,串联电容C1、C2的两端连接在晶振体X2的脚1、脚2电路接口上,电阻R169的一端接3V3电源,另一端接电阻R9的电路接口,电阻R9接主控芯片CPU的脚P1;
所述的FLASH电路(25)由处理芯片U3组成,该处理芯片U3的脚1接主控芯片CPU的脚R3,脚2接主控芯片CPU的脚P3,脚3接主控芯片CPU的脚P2,脚5接主控芯片CPU的脚R2,脚6接电阻R9,脚7接主控芯片CPU的脚P4;
所述的摄像头插座接口电路(28)由插座接口JP2和稳压二极管D18、D19组成,其中,插座接口JP2的脚20接3V3_CAM电源,稳压二极管D18的一端连接在插座接口JP2的脚18,稳压二极管D19的一端连接在插座接口JP2的脚19电路接口上,稳压二极管D18与稳压二极管D19的另一端一同接地;
所述的USB接口电路(29)由USB接口J25、电容C434和磁珠LB18组成,其中,USB接口J25的脚1串接磁珠LB18后,接5V0_WL,电容C434的一端接USB接口J25的脚1的电路接口上,另一端接地,USB接口J25的脚2、3分别接数据通讯线USB_DM和USB_DP为USB。
2.根据权利要求1所述的一种穿越机高清数字图像传输系统发射端的主控电路,其特征在于:所述DDR内存电路(26)由DDR芯片U7、U8和DDR接口芯片U4A组成,其中DDR芯片U7、U8的地址总线为DDR3_A0~DDR3_A14,数据总线为DDR3_DQ0~DDR3_DQ15,DDR接口芯片U4A的片选引脚DDR3_CS由主控芯片CPU控制。
3.根据权利要求1所述的一种穿越机高清数字图像传输系统发射端的主控电路,其特征在于:所述MIPI接口电路(27)由3V3电源供电,且该电路的脚AB2、Y2连接摄像头配置接口I2C0。
4.根据权利要求1或2所述的一种穿越机高清数字图像传输系统发射端的主控电路,其特征在于:所述DDR内存电路(26)内还含有与DDR芯片U7、U8以及DDR接口芯片U4A一一对应的滤波电容电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821869657.1U CN208836115U (zh) | 2018-11-13 | 2018-11-13 | 一种穿越机高清数字图像传输系统发射端的主控电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821869657.1U CN208836115U (zh) | 2018-11-13 | 2018-11-13 | 一种穿越机高清数字图像传输系统发射端的主控电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN208836115U true CN208836115U (zh) | 2019-05-07 |
Family
ID=66319280
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201821869657.1U Active CN208836115U (zh) | 2018-11-13 | 2018-11-13 | 一种穿越机高清数字图像传输系统发射端的主控电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN208836115U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110740281A (zh) * | 2019-10-10 | 2020-01-31 | 南京大鱼半导体有限公司 | Mipi信号传输设备、系统及电子设备 |
-
2018
- 2018-11-13 CN CN201821869657.1U patent/CN208836115U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110740281A (zh) * | 2019-10-10 | 2020-01-31 | 南京大鱼半导体有限公司 | Mipi信号传输设备、系统及电子设备 |
CN110740281B (zh) * | 2019-10-10 | 2020-10-16 | 南京大鱼半导体有限公司 | Mipi信号传输设备、系统及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103095855B (zh) | I2c通信接口装置 | |
CN208836115U (zh) | 一种穿越机高清数字图像传输系统发射端的主控电路 | |
CN106933616A (zh) | 基于宽带载波的远程升级方法 | |
CN104834543A (zh) | 带外刷新bios固件的方法及装置 | |
CN104104436A (zh) | 一种具备红外升级功能的电表数据采集器及其升级方法 | |
CN102945061B (zh) | 用于产生usb外设时钟的电路及方法 | |
CN111510363A (zh) | 基于modbus协议的从站转换装置及其控制方法 | |
CN201518499U (zh) | 机顶盒的mac地址和序列号的写入装置 | |
CN110120975B (zh) | 一种云平台连接端口控制装置及控制方法 | |
CN208460402U (zh) | Efuse控制器及Efuse系统 | |
CN208836319U (zh) | 一种穿越机高清数字图像传输系统发射端的电源电路 | |
CN103838587A (zh) | 基于gprs的控制系统远程升级方法及装置 | |
CN206743467U (zh) | 用电信息采集终端的远程通信装置 | |
CN103731330A (zh) | 一种标定数据通信设备及通信方法 | |
CN212012206U (zh) | 基于type-c接口自动识别多种手机快充协议的电路结构 | |
CN204362237U (zh) | Isdb-t数字电视模块和能够播放数字电视的主机 | |
CN106605367B (zh) | 用于晶体振荡器电路的低相位噪声技术 | |
CN204721360U (zh) | 基于协议处理fpga的光纤总线系统 | |
CN203492115U (zh) | 拼接墙无线连接系统 | |
CN208836114U (zh) | 一种穿越机高清数字图像传输系统发射端的无线模块 | |
CN103066986A (zh) | 一种正负逻辑电平转换电路 | |
CN209134405U (zh) | 一种低功耗nb-iot透传模块 | |
CN105611361A (zh) | 一种电视连接WiFi的方法和装置 | |
CN102843402B (zh) | 一种数据下载方法和装置 | |
CN101989194A (zh) | 无线通讯模块二次开发方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |