CN207966995U - 一种像素排布结构及相关装置 - Google Patents

一种像素排布结构及相关装置 Download PDF

Info

Publication number
CN207966995U
CN207966995U CN201820241941.8U CN201820241941U CN207966995U CN 207966995 U CN207966995 U CN 207966995U CN 201820241941 U CN201820241941 U CN 201820241941U CN 207966995 U CN207966995 U CN 207966995U
Authority
CN
China
Prior art keywords
pixel
sub
spacing
virtual quadrangle
quadrangle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201820241941.8U
Other languages
English (en)
Inventor
李彦松
吴海东
白珊珊
肖志慧
刘月
张浩瀚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201820241941.8U priority Critical patent/CN207966995U/zh
Application granted granted Critical
Publication of CN207966995U publication Critical patent/CN207966995U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electroluminescent Light Sources (AREA)

Abstract

本实用新型公开了一种像素排布结构及相关装置,第一子像素位于第一虚拟四边形的中心位置处和第一虚拟四边形的四个顶角位置处;第二子像素位于第一虚拟四边形的侧边中点位置处;第三子像素位于第二虚拟四边形内,四个第二虚拟四边形构成一个第一虚拟四边形。在第二虚拟四边形内,第三子像素与两个第一子像素之间的最小间距不相等;和/或,在第二虚拟四边形内,第三子像素与两个第二子像素之间的最小间距不相等,这种像素排布方式与现有相比,在同等工艺条件下可以使第一子像素、第二子像素和第三子像素紧密排列,尽可能的减小相邻像素之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。

Description

一种像素排布结构及相关装置
技术领域
本实用新型涉及显示技术领域,尤其涉及一种像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置。
背景技术
有机电致发光(Organic Light Emitting Diode,OLED)显示器件是当今平板显示器研究领域的热点之一,与液晶显示器相比,OLED显示器件具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等平板显示领域,OLED显示器件已经开始取代传统的液晶显示屏(Liquid Crystal Display,LCD)。
OLED显示器件的结构主要包括:衬底基板,制作在衬底基板上呈矩阵排列的像素。其中,各像素一般都是通过有机材料利用蒸镀成膜技术透过高精细金属掩膜板,在阵列基板上的相应的像素位置形成有机电致发光结构。
但是,目前OLED显示器件内,像素排布结构中像素之间的距离较大,导致同等分辨率的条件下,像素开口面积较小,从而需要增大驱动电流才能满足显示的亮度要求。但是OLED在大的驱动电流下工作容易导致器件老化速度增快,从而缩短OLED显示器件的寿命。
实用新型内容
有鉴于此,本实用新型实施例提供了一种像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置,用以解决现有OLED器件中存在的像素之间的距离较大的问题。
因此,本实用新型实施例提供了一种像素排布结构,包括:第一子像素,第二子像素和第三子像素;
所述第一子像素位于第一虚拟四边形的中心位置处和所述第一虚拟四边形的四个顶角位置处;
所述第二子像素位于所述第一虚拟四边形的侧边中点位置处;
所述第三子像素位于第二虚拟四边形内,所述第二虚拟四边形由位于所述第一虚拟四边形相邻两个侧边中点位置处的两个所述第二子像素、与该两个所述第二子像素均相邻且分别位于所述第一虚拟四边形的中心位置处和所述第一虚拟四边形的一顶角位置处的所述第一子像素作为顶角顺次相连形成,且四个所述第二虚拟四边形构成一个所述第一虚拟四边形;
在所述第二虚拟四边形内,所述第三子像素与两个所述第一子像素之间的最小间距不相等;和/或,在所述第二虚拟四边形内,所述第三子像素与两个所述第二子像素之间的最小间距不相等。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,在所述第二虚拟四边形内,所述第三子像素与两个所述第一子像素之间的最小间距分别为第一间距和第二间距,所述第一间距大于第二间距;
在所述第二虚拟四边形内,所述第三子像素与两个所述第二子像素之间的最小间距分别为第三间距和第四间距,所述第三间距大于第四间距;
所述第一间距等于所述第三间距;和/或,所述第二间距等于所述第四间距。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,在所述第一虚拟四边形内,所述第三子像素顺次连接构成等边四边形。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,在所述第一虚拟四边形内,所述第二子像素顺次连接构成等边四边形。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,位于第一虚拟四边形的中心位置处的所述第一子像素与位于所述第一虚拟四边形的四个顶角位置处的各所述第一子像素之间的间距相等。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,所述第三子像素的形状为不规则形状。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,各所述第三子像素的面积相同。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,在所述第一虚拟四边形内,所述第三子像素呈“X”状分布。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,所述第一子像素和所述第二子像素的形状为四边形。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,各所述第一子像素的面积相同,各所述第二子像素的面积相同。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,所述第一子像素为红色子像素,所述第二子像素为蓝色子像素;或,所述第一子像素为蓝色子像素,所述第二子像素为红色子像素;
所述第三子像素为绿色子像素。
在一种可能的实现方式中,在本实用新型实施例提供的上述像素排布结构中,所述第三子像素的面积小于所述第一子像素的面积,且所述第三子像素的面积小于所述第二子像素的面积。
另一方面,本实用新型实施例还提供了一种有机电致发光显示面板,包括本实用新型实施例提供的上述像素排布结构,其中,相邻的第一虚拟四边形以共用侧边的方式在行方向和列方向排列。
另一方面,本实用新型实施例还提供了一种显示装置,包括本实用新型实施例提供的上述有机电致发光显示面板。
另一方面,本实用新型实施例还提供了一种高精度金属掩模板,用于制作本实用新型实施例提供的上述像素排布结构,包括:多个开口区域,所述开口区域与所述第一子像素,第二子像素或第三子像素的形状和位置对应。
本实用新型实施例的有益效果包括:
本实用新型实施例提供的一种像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置,其中在像素排布结构中:第一子像素位于第一虚拟四边形的中心位置处和第一虚拟四边形的四个顶角位置处;第二子像素位于第一虚拟四边形的侧边中点位置处;第三子像素位于第二虚拟四边形内,第二虚拟四边形由位于第一虚拟四边形相邻两个侧边中点位置处的两个第二子像素、与该两个第二子像素均相邻且分别位于第一虚拟四边形的中心位置处和第一虚拟四边形的一顶角位置处的第一子像素作为顶角顺次相连形成,且四个第二虚拟四边形构成一个第一虚拟四边形。在第二虚拟四边形内,第三子像素与两个第一子像素之间的最小间距不相等;和/或,在第二虚拟四边形内,第三子像素与两个第二子像素之间的最小间距不相等,这种像素排布方式与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素、第二子像素和第三子像素紧密排列,尽可能的减小相邻像素之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
附图说明
图1为本实用新型实施例提供的像素排布结构的示意图之一;
图2为本实用新型实施例提供的像素排布结构的示意图之二;
图3为本实用新型实施例提供的像素排布结构的示意图之三;
图4为本实用新型实施例提供的像素排布结构的示意图之四;
图5为本实用新型实施例提供的像素排布结构的示意图之五;
图6为本实用新型实施例提供的像素排布结构的示意图之六;
图7为本实用新型实施例提供的像素排布结构的示意图之七;
图8为本实用新型实施例提供的有机电致发光显示面板的结构示意图;
图9为本实用新型实施例提供的像素排布结构中第三子像素的形状示意图。
具体实施方式
为了使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述,显然,所描述的实施例仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
附图中各部件的形状和大小不反映真实比例,目的只是示意说明本实用新型内容。
本实用新型实施例提供的一种像素排布结构,如图1所示包括:第一子像素01,第二子像素02和第三子像素03;
第一子像素01位于第一虚拟四边形的中心位置处和第一虚拟四边形的四个顶角位置处;
第二子像素02位于第一虚拟四边形的侧边中点位置处;
第三子像素03位于第二虚拟四边形内,第二虚拟四边形由位于第一虚拟四边形相邻两个侧边中点位置处的两个第二子像素02、与该两个第二子像素02均相邻且分别位于第一虚拟四边形的中心位置处和第一虚拟四边形的一顶角位置处的第一子像素01作为顶角顺次相连形成,且四个第二虚拟四边形构成一个第一虚拟四边形;
在第二虚拟四边形内,第三子像素03与两个第一子像素01之间的最小间距不相等,L1≠L2;和/或,在第二虚拟四边形内,第三子像素03与两个第二子像素02之间的最小间距不相等,L3≠L4。
具体地,本实用新型实施例提供的上述像素排布方式与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素01、第二子像素02和第三子像素03紧密排列,尽可能的减小相邻像素之间的间距。并且,在第二虚拟四边形内调整第三子像素03与两个第一子像素01之间的最小间距使其不相等,可以进一步减小第三子像素03与相邻第一子像素01之间的间距;在第二虚拟四边形内调整第三子像素03与两个第二子像素02之间的最小间距使其不相等,可以进一步减小第三子像素03与相邻第二子像素02之间的间距。从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
需要说明的是,在本实用新型实施例提供的上述像素排布结构中,提到的像素位于某一位置处,是指像素所在的位置范围,只要保证像素与该位置有重叠即可。在具体实施时,可以使像素的中心与该位置重叠,当然,像素的中心也可以与该位置不重叠,即两者存在偏移,在此不作限定。并且,像素的中心可以为像素图形的几何中心,也可以为像素发光颜色的中心,在此不做限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,为了保证各像素能够均匀分布,尽量使各像素的中心靠近所对应的位置。
需要说明的是,在本实用新型实施例提供的显示排布结构中提到的第一虚拟四边形为图1中最大的虚线框,第二虚拟四边形为图1中小的虚线框,在图1中第一虚拟四边形包括四个第二虚拟四边形,第一虚拟四边形和第二虚拟四边形可以长方形,也可以是正方形,或近似长方形和正方形,在此不做限定。
需要说明的是,在本实用新型实施例提供的显示排布结构中提到的第三子像素03与第一子像素01之间的最小间距,以及第三子像素03与两个第二子像素02之间的最小间距,指的是第三子像素03靠近第一子像素01(或第二子像素02)的边缘与第一子像素01(或第二子像素02)相对侧边之间的最短距离。
可选地,在本实用新型实施例提供的上述像素排布结构中,第三子像素03与相邻的第一子像素01之间的最小间距需要大于或等于工艺极限距离,第三子像素03与相邻的第二子像素02之间的最小间距需要大于或等于工艺极限距离,以满足工艺需求。并且,最小间距一般为工艺极限距离,最小间距的数值范围一般和使用的制作工艺有关,采用高精度金属掩模板(FMM)配合刻蚀工艺形成像素图形时,该最小间距约在16μm左右,采用激光或电铸等工艺形成像素图形时,该最小间距会更小。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图1所示,在第二虚拟四边形内,第三子像素03与两个第一子像素01之间的最小间距分别为第一间距L1和第二间距L2,第一间距L1大于第二间距L2;
在第二虚拟四边形内,第三子像素03与两个第二子像素02之间的最小间距分别为第三间距L3和第四间距L4,第三间距L3大于第四间距L4;
第一间距L1等于第三间距L3;和/或,第二间距L2等于第四间距L4。
具体地,在第二虚拟四边形内调整第三子像素03与两个第一子像素01之间的最小间距,以及与两个第二子像素02之间的最小间距,可以在同等工艺条件下使第一子像素01、第二子像素02和第三子像素03紧密排列,尽可能的减小相邻像素之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
并且,在第一虚拟四边形内的四个第二虚拟四边形中,每个第二虚拟四边形内的第一间距L1可以相同,或者,可以存在至少两个第二虚拟四边形内的第一间距L1不同的情况,在此不做限定。同样,每个第二虚拟四边形内的第二间距L2可以相同,或者,可以存在至少两个第二虚拟四边形内的第二间距L2不同的情况,在此不做限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图2所示,在第一虚拟四边形内,第三子像素03可以顺次连接构成等边四边形(图2中的菱形虚线框所示),即四个第三子像素03的中心连线距离相同,以最大限度的减小相邻第三子像素03之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图3所示,在第一虚拟四边形内,第二子像素02顺次连接构成等边四边形(图3中的菱形虚线框所示),即四个第二子像素02的中心连线距离相同,以最大限度的减小相邻第二子像素02之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图4所示,位于第一虚拟四边形的中心位置处的第一子像素01与位于第一虚拟四边形的四个顶角位置处的各第一子像素01之间的间距相等(图4中的“X”形虚线所示),可以认为相邻的四个第一子像素01顺次连接构成等边四边形,即四个第一子像素01的间距相同,以最大限度的减小相邻第一子像素01之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
可选地,第二子像素02、第一子像素01和第三子像素03的具体形状,位置关系,平行及角度关系等,可以根据需要进行设计,在实际工艺中,由于工艺条件的限制或其他因素,也可能会有一些偏差,因此各子像素的形状、位置及相对位置关系只要大致满足上述条件即可,均属于本实用新型实施例提供的像素排布结构。
可选地,在本实用新型实施例提供的上述像素排布结构中,第三子像素03的形状可以为不规则形状,即非传统意义上的诸如三角形、四边形、五边形、六边形、菱形、圆形、椭圆形等规则形状。不规则形状的图形例如图9示意出的各种形状,并且这些形状可以为对称图形也可以为不对称图形,在此不做限定。并且,不规则形状的某个侧边可以为曲线,即第三子像素03的形状可以为包括曲线的图形,例如可以是由部分曲线和部分直线构成的图形,在此不做限定。当然,第三子像素03也可以为规则形状,在此不做限定。
为了保证在制备时,对于同一种像素,掩膜图案能够一致,从而能够简化构图工艺,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图4所示,各第三子像素03的形状可以一致。
或者,可选地,在本实用新型实施例提供的上述像素排布结构中,也可以至少两个第三子像素03的形状不一致,在此不作限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,位于第一虚拟四边形的一条对角线方向上的两个第三子像素03的形状相同,位于第一虚拟四边形的另一条对角线方向上的两个第三子像素03的形状相同,位于第一虚拟四边形不同对角线方向的第三子像素的形状不同。或者,也可以位于第一虚拟四边形内的四个第三子像素03的形状各不相同,在此不做限定。
并且,可选地,在本实用新型实施例提供的上述像素排布结构中,在一个第一虚拟四边形中,四个第三子像素03图形相同或相似时,其排布角度可以相同,也可以如图1至图4所示,在第一虚拟四边形内,四个第三子像素03呈“X”状分布,即四个第三子像素03为长条状且沿长条状长度方向均指向第一虚拟四边形的中心位置;或者,四个第三子像素03图形的角度还可以任意旋转,在此不做限定。
为了保证在制备时,对于同一种像素,掩膜图案能够一致,从而能够简化构图工艺,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图4所示,各第一子像素01的形状可以一致,例如可以为四边形。
当然,在具体实施时,在本实用新型实施例提供的上述像素排布结构中,如图5和图6所示,也可以至少两个第一子像素01的形状不一致,在此不作限定。
并且,可选地,在本实用新型实施例提供的上述像素排布结构中,在一个第一虚拟四边形中,五个第一子像素01图形相同或相似时,其排布角度可以相同,也可以其排布角度任意旋转,在此不做限定。
为了保证在制备时,对于同一种像素,掩膜图案能够一致,从而能够简化构图工艺,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图4所示,各第二子像素02的形状一致,例如可以为四边形。
当然,在具体实施时,在本实用新型实施例提供的上述像素排布结构中,如图6所示,也可以至少两个第二子像素02的形状不一致,在此不作限定。
并且,可选地,在本实用新型实施例提供的上述像素排布结构中,在一个第一虚拟四边形中,四个第二子像素02图形相同或相似时,其排布角度可以相同,也可以其排布角度任意旋转,在此不做限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图1至图4所示,第一子像素01与第二子像素02的形状可以一致,例如均为四边形,或者第一子像素01与第二子像素02的形状也可以不一致,在此不作限定。
在具体实施时,在本实用新型实施例提供的上述像素排布结构中,第一子像素01和第二子像素02的形状可以规则的形状,也可以不规则的形状,在此不作限定。一般规则的图形在制作时更容易,因此,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图6所示,第一子像素01和第二子像素02的形状均为规则图形,例如圆形,椭圆形,如正方形,正六边形,正八边形等的正多边形,以及其他凸多边形,或曲面多边形等,在此不做限定。
需要说明的是,本实用新型实施例提到的像素的图形不一致,是指像素的形状不一致,例如一个为圆形,一个为矩形。反之,本实用新型实施例提到的像素的图形一致则是指像素的形状相似或相同,例如两个像素的形状均为三角形,不管面积是否相等,则认为该两个指像素的形状一致。
可选地,在本实用新型实施例提供的上述像素排布结构中,第一子像素01可以为红色子像素,第二子像素02可以为蓝色子像素;或,第一子像素01可以为蓝色子像素,第二子像素02可以为红色子像素;第三子像素03为绿色子像素。这样如图7所示,位于第二虚拟四边形内的绿色子像素G可以与位于第二虚拟四边形任意相邻两个角上的红色子像素R和蓝色子像素B构成一个发光像素点。
进一步地,由于人眼对绿光比较敏感,因此,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图6所示,第三子像素03的面积可以小于第一子像素01的面积,且第三子像素03的面积可以小于第二子像素02的面积。即绿色子像素的面积小于红色子像素的面积,绿色子像素的面积小于蓝色子像素的面积,换言之绿色子像素的面积最小。
可选地,在本实用新型实施例提供的上述像素排布结构中,第二子像素02的面积与第一子像素01的面积可以相同,即红色子像素的面积与蓝色子像素的面积相同。或者,第二子像素02的面积与第一子像素01的面积也可以不同,即红色子像素的面积与蓝色子像素的面积不同,在此不做限定。一般地,蓝色子像素的发光效率和寿命都低于红色子像素,因此,如图7所示,可以将蓝色子像素的面积设置为大于红色子像素的面积。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图1至图7所示,各第三子像素03的面积可以相同。从而保证在由第一子像素01、第二子像素02和第三子像素03组成的任意发光像素点中,第三子像素03的发光面积均相同。
当然,在具体实施时,在本实用新型实施例提供的上述像素排布结构中,也可以有至少两个第三子像素03的面积不相同,在此不作限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图1至图4所示,各第一子像素01的面积可以相同。从而保证在由第一子像素01、第二子像素02和第三子像素03组成的任意发光像素点中,第一子像素01的发光面积均相同。
当然,在具体实施时,在本实用新型实施例提供的上述像素排布结构中,如图5和图6所示,也可以有至少两个第一子像素01的面积不相同,在此不作限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,如图1至图5所示,各第二子像素02的面积可以相同。从而保证在由第一子像素01、第二子像素02和第三子像素03组成的任意发光像素点中,第二子像素02的发光面积均相同。
当然,在具体实施时,在本实用新型实施例提供的上述像素排布结构中,如图6所示,也可以有至少两个第二子像素02的面积不相同,在此不作限定。
基于同一实用新型构思,本实用新型实施例还提供了一种有机电致发光显示面板,如图8所示,包括多个紧密排列的像素排布结构(图8中以4个像素排布结构为例);该像素排布结构可以是本实用新型实施提供的上述任一种像素排布结构,相邻的第一虚拟四边形以共用侧边的方式在行方向和列方向排列。即相邻的两个像素排布结构共用位于相邻第一虚拟四边形侧边的第一子像素01和第二子像素02,例如图8中每一椭圆圈起来的三个像素为相邻两个像素排布结构共用的像素。由于该有机电致发光显示面板解决问题的原理与前述一种像素排布结构相似,因此该有机电致发光显示面板的实施可以参见前述素排布结构的实施,重复之处不再赘述。
具体地,本实用新型实施例提供的有机电致发光显示面板,如图8所示,第一子像素01和第二子像素02在行方向上依次交替排列,第一子像素01和第二子像素02在列方向上也依次交替排列,第三子像素01位于由两个第一子像素01和两个第二子像素02围成的第二虚拟四边形内,这样在显示时,任意相邻的两个第一子像素01和第二子像素02均可以和与其相邻的一个第三子像素03组成一个发光像素点,像素之间通过借色原理由低分辨率的物理分辨率实现高分辨率的显示效果。
基于同一实用新型构思,本实用新型实施例还提供了一种高精度金属掩模板,用于制作本实用新型实施例提供的上述像素排布结构,包括:均匀排布的多个开口区域,开口区域与第一子像素,第二子像素或第三子像素的形状和位置对应。
基于同一实用新型构思,本实用新型实施例还提供了一种显示装置,包括本实用新型实施例提供的上述任一种有机电致发光显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
本实用新型实施例提供的上述像素排布结构、有机发光显示面板、高精度金属掩模板及显示装置,其中在像素排布结构中:第一子像素位于第一虚拟四边形的中心位置处和第一虚拟四边形的四个顶角位置处;第二子像素位于第一虚拟四边形的侧边中点位置处;第三子像素位于第二虚拟四边形内,第二虚拟四边形由位于第一虚拟四边形相邻两个侧边中点位置处的两个第二子像素、与该两个第二子像素均相邻且分别位于第一虚拟四边形的中心位置处和第一虚拟四边形的一顶角位置处的第一子像素作为顶角顺次相连形成,且四个第二虚拟四边形构成一个第一虚拟四边形。在第二虚拟四边形内,第三子像素与两个第一子像素之间的最小间距不相等;和/或,在第二虚拟四边形内,第三子像素与两个第二子像素之间的最小间距不相等,这种像素排布方式与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素、第二子像素和第三子像素紧密排列,尽可能的减小相邻像素之间的间距,从而在同等分辨率的条件下增大像素开口面积,降低显示器件的驱动电流,进而增加显示器件的寿命。
显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。

Claims (15)

1.一种像素排布结构,其特征在于,包括:第一子像素,第二子像素和第三子像素;
所述第一子像素位于第一虚拟四边形的中心位置处和所述第一虚拟四边形的四个顶角位置处;
所述第二子像素位于所述第一虚拟四边形的侧边中点位置处;
所述第三子像素位于第二虚拟四边形内,所述第二虚拟四边形由位于所述第一虚拟四边形相邻两个侧边中点位置处的两个所述第二子像素、与该两个所述第二子像素均相邻且分别位于所述第一虚拟四边形的中心位置处和所述第一虚拟四边形的一顶角位置处的所述第一子像素作为顶角顺次相连形成,且四个所述第二虚拟四边形构成一个所述第一虚拟四边形;
在所述第二虚拟四边形内,所述第三子像素与两个所述第一子像素之间的最小间距不相等;和/或,在所述第二虚拟四边形内,所述第三子像素与两个所述第二子像素之间的最小间距不相等。
2.如权利要求1所述的像素排布结构,其特征在于,在所述第二虚拟四边形内,所述第三子像素与两个所述第一子像素之间的最小间距分别为第一间距和第二间距,所述第一间距大于第二间距;
在所述第二虚拟四边形内,所述第三子像素与两个所述第二子像素之间的最小间距分别为第三间距和第四间距,所述第三间距大于第四间距;
所述第一间距等于所述第三间距;和/或,所述第二间距等于所述第四间距。
3.如权利要求2所述的像素排布结构,其特征在于,在所述第一虚拟四边形内,所述第三子像素顺次连接构成等边四边形。
4.如权利要求1所述的像素排布结构,其特征在于,在所述第一虚拟四边形内,所述第二子像素顺次连接构成等边四边形。
5.如权利要求1所述的像素排布结构,其特征在于,位于第一虚拟四边形的中心位置处的所述第一子像素与位于所述第一虚拟四边形的四个顶角位置处的各所述第一子像素之间的间距相等。
6.如权利要求1所述的像素排布结构,其特征在于,所述第三子像素的形状为不规则形状。
7.如权利要求6所述的像素排布结构,其特征在于,各所述第三子像素的面积相同。
8.如权利要求7所述的像素排布结构,其特征在于,在所述第一虚拟四边形内,所述第三子像素呈“X”状分布。
9.如权利要求1所述的像素排布结构,其特征在于,所述第一子像素和所述第二子像素的形状为四边形。
10.如权利要求9所述的像素排布结构,其特征在于,各所述第一子像素的面积相同,各所述第二子像素的面积相同。
11.如权利要求1-10任一项所述的像素排布结构,其特征在于,所述第一子像素为红色子像素,所述第二子像素为蓝色子像素;或,所述第一子像素为蓝色子像素,所述第二子像素为红色子像素;
所述第三子像素为绿色子像素。
12.如权利要求11所述的像素排布结构,其特征在于,所述第三子像素的面积小于所述第一子像素的面积,且所述第三子像素的面积小于所述第二子像素的面积。
13.一种有机电致发光显示面板,其特征在于,包括如权利要求1-12任一项所述的像素排布结构,其中,相邻的第一虚拟四边形以共用侧边的方式在行方向和列方向排列。
14.一种显示装置,其特征在于,包括如权利要求13所述的有机电致发光显示面板。
15.一种高精度金属掩模板,用于制作如权利要求1-12任一项所述的像素排布结构,其特征在于,包括:多个开口区域,所述开口区域与所述第一子像素,第二子像素或第三子像素的形状和位置对应。
CN201820241941.8U 2018-02-09 2018-02-09 一种像素排布结构及相关装置 Active CN207966995U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820241941.8U CN207966995U (zh) 2018-02-09 2018-02-09 一种像素排布结构及相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820241941.8U CN207966995U (zh) 2018-02-09 2018-02-09 一种像素排布结构及相关装置

Publications (1)

Publication Number Publication Date
CN207966995U true CN207966995U (zh) 2018-10-12

Family

ID=63739023

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820241941.8U Active CN207966995U (zh) 2018-02-09 2018-02-09 一种像素排布结构及相关装置

Country Status (1)

Country Link
CN (1) CN207966995U (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019134521A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、其制作方法、显示面板、显示装置和掩模板
WO2019134522A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、其制作方法、显示面板、显示装置和掩模板
WO2019134495A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 一种像素排布结构、有机电致发光显示面板、显示装置及掩模板组件
CN110137207A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN110224016A (zh) * 2019-07-16 2019-09-10 云谷(固安)科技有限公司 像素结构及显示面板
CN111180606A (zh) * 2018-11-12 2020-05-19 三星显示有限公司 显示面板
US11114507B2 (en) 2018-01-02 2021-09-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
WO2022052390A1 (zh) * 2020-09-10 2022-03-17 京东方科技集团股份有限公司 像素阵列及显示装置
WO2022052011A1 (zh) * 2020-09-10 2022-03-17 京东方科技集团股份有限公司 显示基板、显示装置及高精度金属掩模板
US11342384B2 (en) 2018-01-02 2022-05-24 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
RU2779136C1 (ru) * 2020-09-10 2022-09-01 Боэ Текнолоджи Груп Ко., Лтд. Пиксельный массив и устройство отображения
US20220328573A1 (en) * 2020-09-10 2022-10-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel array and display device
US20220336541A1 (en) * 2020-09-10 2022-10-20 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, display device and high-precision metal mask

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11251231B2 (en) 2018-01-02 2022-02-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic light emitting diode display panel, display device and mask plate assembly
WO2019134522A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、其制作方法、显示面板、显示装置和掩模板
WO2019134495A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 一种像素排布结构、有机电致发光显示面板、显示装置及掩模板组件
US11730036B2 (en) 2018-01-02 2023-08-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic light emitting diode display panel, display device and mask plate assembly
US11342384B2 (en) 2018-01-02 2022-05-24 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
WO2019134521A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、其制作方法、显示面板、显示装置和掩模板
US10909901B2 (en) 2018-01-02 2021-02-02 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
US10991768B2 (en) 2018-01-02 2021-04-27 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device, and mask
US11114507B2 (en) 2018-01-02 2021-09-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
CN110137207A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置
KR20200055177A (ko) * 2018-11-12 2020-05-21 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 유기 발광 표시 장치
CN111180606B (zh) * 2018-11-12 2024-03-19 三星显示有限公司 显示面板
CN111180606A (zh) * 2018-11-12 2020-05-19 三星显示有限公司 显示面板
KR102607577B1 (ko) * 2018-11-12 2023-11-30 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 유기 발광 표시 장치
CN110224016A (zh) * 2019-07-16 2019-09-10 云谷(固安)科技有限公司 像素结构及显示面板
CN114730800A (zh) * 2020-09-10 2022-07-08 京东方科技集团股份有限公司 像素阵列及显示装置
US20220328573A1 (en) * 2020-09-10 2022-10-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel array and display device
US20220336541A1 (en) * 2020-09-10 2022-10-20 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, display device and high-precision metal mask
RU2779136C1 (ru) * 2020-09-10 2022-09-01 Боэ Текнолоджи Груп Ко., Лтд. Пиксельный массив и устройство отображения
US11812648B2 (en) * 2020-09-10 2023-11-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel array and display device
WO2022052390A1 (zh) * 2020-09-10 2022-03-17 京东方科技集团股份有限公司 像素阵列及显示装置
CN114730800B (zh) * 2020-09-10 2023-12-22 京东方科技集团股份有限公司 像素阵列及显示装置
US11864447B2 (en) * 2020-09-10 2024-01-02 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, display device and high-precision metal mask
WO2022052011A1 (zh) * 2020-09-10 2022-03-17 京东方科技集团股份有限公司 显示基板、显示装置及高精度金属掩模板

Similar Documents

Publication Publication Date Title
CN207966995U (zh) 一种像素排布结构及相关装置
CN208077981U (zh) 像素排布结构、显示面板、高精度金属掩模板及显示装置
CN207966994U (zh) 一种像素排布结构及相关装置
CN207966982U (zh) 一种像素排布结构及相关装置
CN110137206A (zh) 一种像素排布结构及相关装置
CN110137210A (zh) 一种像素排布结构及相关装置
US10950666B2 (en) Pixel structure, OLED display screen and evaporation mask
US20240016019A1 (en) Display substrate, fine metal mask set and display device
CN207781607U (zh) 像素排列结构、显示基板和显示装置
US10692940B2 (en) Pixel structure and display panel having the same
CN106960863B (zh) 显示像素排布结构、显示面板及显示面板的制备方法
CN109994505A (zh) 一种像素排布结构及相关装置
CN109994507A (zh) 一种像素排布结构及相关装置
CN207966985U (zh) 一种像素排布结构及相关装置
CN109994503B (zh) 一种像素排布结构及相关装置
CN206564254U (zh) 一种oled阵列基板和显示装置
CN207966984U (zh) 一种像素排布结构及相关装置
US11545527B2 (en) Pixel arrangement structure, high-precision metal mask, and display apparatus with hexagon pixel arrangement
CN109994509A (zh) 一种像素排布结构及相关装置
CN109935617A (zh) 像素排列结构、显示基板以及掩模板组
CN207966983U (zh) 一种像素排布结构及相关装置
CN109994504A (zh) 一种像素排布结构及相关装置
CN207966986U (zh) 一种像素排布结构及相关装置
CN207966988U (zh) 一种像素排布结构、高精度金属掩模板及显示装置
CN207966993U (zh) 一种像素排布结构、高精度金属掩模板及显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant