CN207586682U - 一种基于龙芯处理器的可快速定制时统模块 - Google Patents

一种基于龙芯处理器的可快速定制时统模块 Download PDF

Info

Publication number
CN207586682U
CN207586682U CN201721489780.6U CN201721489780U CN207586682U CN 207586682 U CN207586682 U CN 207586682U CN 201721489780 U CN201721489780 U CN 201721489780U CN 207586682 U CN207586682 U CN 207586682U
Authority
CN
China
Prior art keywords
fpga
uniting
loongson processor
data cell
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721489780.6U
Other languages
English (en)
Inventor
吴思璇
卢山
邹清杨
徐代阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changsha HCC Hiden Technology Co Ltd
Original Assignee
Changsha HCC Hiden Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changsha HCC Hiden Technology Co Ltd filed Critical Changsha HCC Hiden Technology Co Ltd
Priority to CN201721489780.6U priority Critical patent/CN207586682U/zh
Application granted granted Critical
Publication of CN207586682U publication Critical patent/CN207586682U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本实用新型公开了一种基于龙芯处理器的可快速定制时统模块,包括:龙芯处理器单元、FPGA时统数据单元和系统参数设置单元;所述龙芯处理器单元和系统参数设置单元均与FPGA时统数据单元相连接。本实用新型通过参数设置单元的输入输出设备,可以快速设置FPGA时统数据单元的内部参数,从而替代传统的采用JTAG烧录程序方式设置时统参数的方法,使得本实用新型的时统模块在需要调整参数时,能够通过输入输出设备快速设置,无需重新启动,极大地提高了时统模块的应用效率;同时,本实用新型提供的时统模块内置国产龙芯处理器,可以运行国产操作系统,国产中间件等。

Description

一种基于龙芯处理器的可快速定制时统模块
技术领域
本实用新型涉及计算机领域,尤其涉及一种基于龙芯处理器的可快速定制时统模块。
背景技术
目前军用舰载、机载等武器装备火控控制系统对时钟需要精准校时,传统的时统模块选用的是集成电路芯片作为主控芯片,其缺点是软件开发难度高,驱动移植性差,GPIO数量相对固定,无法根据实际情况进行快速定制需要到脉冲接口数量,且软硬件不能做到自主可控;同时,现有时统模块的内部参数一般通过JTAG接口烧写程序方式设置,无法对时统模块的内部参数进行实时定制,限制了时统模块的适用范围。
实用新型内容
为了解决现有技术所存在的问题,本实用新型提供了一种基于龙芯处理器的可快速定制时统模块,该时统模块即具备在国产化平台下实现时统处理功能,还具备快速定制时统参数的功能。
本实用新型提供了一种基于龙芯处理器的可快速定制时统模块,包括:龙芯处理器单元、FPGA时统数据单元和系统参数设置单元;
所述龙芯处理器单元和系统参数设置单元均与FPGA时统数据单元相连接。
在实际使用中,本实用新型提供的时统模块,可以通过系统参数设置单元根据不同的应用场景和要求,灵活配置FPGA时统数据单元的内部参数;同时,该时统模块集成了国产龙芯处理器,可以独立运行国产操作系统和国产中间件等。
进一步的,所述龙芯处理器单元包括龙芯3A2000型处理器芯片、DDR3内存颗粒和RS780E桥片;
其中,所述DDR3内存颗粒与龙芯3A2000型处理器芯片相连接;
所述龙芯3A2000型处理器芯片通过RS780E桥片提供的PCI-E总线与所述FPGA时统数据单元相连接。
龙芯处理器单元使得本实用新型提供的时统模块无需挂接到其他系统下,可独立运行国产操作系统(例如中标麒麟操作系统)和国产中间件等,符合当前产品国产化的大战略,且龙芯处理器具有强大的数据计算能力,能使时统模块工作更加流畅。
进一步的,所述FPGA时统数据单元包括FPGA芯片、温补晶振、电源和电平转换器;
其中,所述温补晶振和电平转换器均与FPGA芯片相连接。
FPGA时统数据单元用于对时统信号进行处理,实现如信号电平转换、脉冲识别、自守时、脉冲计数及夺路输出等功能,其中,温补晶振为高精度温补晶振,用于向FPGA芯片提供高精度的源时钟,FPGA芯片通过PPS秒脉冲调节温补晶振的计数值。
进一步的,系统参数设置单元包括STM32F105主控芯片、显示面板和按钮;
其中,所述显示面板和按钮均与所述STM32F105主控芯片相连接;
所述STM32F105主控芯片通过UART总线与所述FPGA时统数据单元相连接。
系统参数设置单元的主控芯片为STM32F105主控芯片,该芯片具备掉电参数保护功能,及时意外掉电,也能完整保存系统参数;在实际使用中,用户利用主控芯片调用现有库函数中的接口函数,通过显示面板和按钮根据实际情况和具体要求来设置FPGA时统数据单元的内部参数,实现对时统模块的快速定制,从而替代现有的采用JTAG烧录程序方式设置内部参数的过程,使得时统模块具有更好的适应性和使用上的灵活性。
有益效果
本实用新型提供的一种基于龙芯处理器的可快速定制时统模块,通过增加系统参数设置单元,从而实现对FPGA时统数据单元的内部参数快速定制,从而替代了用于设置时统参数的传统JTAG烧录程序方式,使得本实用新型的时统模块在需要调整参数时,能够通过系统参数设置单元快速设置,无需重新启动,极大地提高了时统模块的应用效率;同时,本实用新型提供的时统模块内置国产龙芯处理器,可以运行国产操作系统,国产中间件等。
附图说明
图1是本实用新型提供的一种基于龙芯处理器的可快速定制时统模块的结构示意图。
具体实施方式
为了更好的理解本实用新型的内容,下面结合具体实施例进行进一步阐述。
图1是本实用新型提供的一种基于龙芯处理器的可快速定制时统模块的结构示意图,本实用新型提供了一种基于龙芯处理器的可快速定制时统模块,包括:龙芯处理器单元100、FPGA时统数据单元200和系统参数设置单元300;龙芯处理器单元100和系统参数设置单元300均与FPGA时统数据单元200相连接。
在实际使用中,本实用新型提供的时统模块,可以通过系统参数设置单元根据不同的应用场景和要求,灵活配置FPGA时统数据单元的内部参数;同时,该时统模块集成了国产龙芯处理器,可以独立运行国产操作系统和国产中间件等。
在具体实施中,龙芯处理器单元100包括龙芯3A2000型处理器芯片101、DDR3内存颗粒102和RS780E桥片103;其中,DDR3内存颗粒102与龙芯3A2000型处理器芯片101相连接;龙芯3A2000型处理器芯片101通过RS780E桥片103提供的PCI-E总线与所述FPGA时统数据单元200相连接。
龙芯处理器单元使得本实用新型提供的时统模块无需挂接到其他系统下,可独立运行国产操作系统和国产中间件等,符合当前产品国产化的大战略,且龙芯处理器具有强大的数据计算能力,能使时统模块工作更加流畅。
FPGA时统数据单元200具体包括FPGA芯片201、温补晶振202、电源203和电平转换器204;其中,温补晶振201和电平转换器204均与FPGA芯片201相连接。
FPGA时统数据单元用于对时统信号进行处理,实现如信号电平转换、脉冲识别、自守时、脉冲计数及夺路输出等功能,其中,温补晶振为高精度温补晶振,用于向FPGA芯片提供高精度的源时钟,FPGA芯片通过PPS秒脉冲调节温补晶振的计数值。
系统参数设置单元300包括STM32F105主控芯片301、显示面板302和按钮303;其中,显示面板302和按钮303均与所述STM32F105主控芯片301相连接;STM32F105主控芯片301通过UART总线与FPGA时统数据单元200相连接。
系统参数设置单元的主控芯片为STM32F105主控芯片,该芯片具备掉电参数保护功能,及时意外掉电,也能完整保存系统参数;在实际使用中,用户利用主控芯片调用现有库函数中的接口函数,通过显示面板和按钮根据实际情况和具体要求来设置FPGA时统数据单元的内部参数,实现对时统模块的快速定制,从而替代现有的采用JTAG烧录程序方式设置内部参数的过程,使得时统模块具有更好的适应性和使用上的灵活性。在实际实施中,显示面板302可以采用带有输入功能的触屏显示器,进一步优化系统参数控制单元的交互体验感。
综上所述,本实用新型提供的一种基于龙芯处理器的可快速定制时统模块,通过增加系统参数设置单元,从而实现对FPGA时统数据单元的内部参数快速定制,从而替代了用于设置时统参数的传统JTAG烧录程序方式,使得本实用新型的时统模块在需要调整参数时,能够通过系统参数设置单元快速设置,无需重新启动,极大地提高了时统模块的应用效率;同时,本实用新型提供的时统模块内置国产龙芯处理器,可以运行国产操作系统,国产中间件等。
以上所述仅为本实用新型的实施例而已,并不用以限制本实用新型,凡在本实用新型精神和原则之内,所作任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (4)

1.一种基于龙芯处理器的可快速定制时统模块,其特征在于,包括:龙芯处理器单元、FPGA时统数据单元和系统参数设置单元;
所述龙芯处理器单元和系统参数设置单元均与FPGA时统数据单元相连接。
2.根据权利要求1所述的基于龙芯处理器的可快速定制时统模块,其特征在于,所述龙芯处理器单元包括龙芯3A2000型处理器芯片、DDR3内存颗粒和RS780E桥片;
其中,所述DDR3内存颗粒与龙芯3A2000型处理器芯片相连接;
所述龙芯3A2000型处理器芯片通过RS780E桥片提供的PCI-E总线与所述FPGA时统数据单元相连接。
3.根据权利要求2所述的基于龙芯处理器的可快速定制时统模块,其特征在于,所述FPGA时统数据单元包括FPGA芯片、温补晶振、电源和电平转换器;
其中,所述温补晶振和电平转换器均与FPGA芯片相连接。
4.根据权利要求3所述的基于龙芯处理器的可快速定制时统模块,其特征在于,系统参数设置单元包括STM32F105主控芯片、显示面板和按钮;
其中,所述显示面板和按钮均与所述STM32F105主控芯片相连接;
所述STM32F105主控芯片通过UART总线与所述FPGA时统数据单元相连接。
CN201721489780.6U 2017-11-10 2017-11-10 一种基于龙芯处理器的可快速定制时统模块 Active CN207586682U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721489780.6U CN207586682U (zh) 2017-11-10 2017-11-10 一种基于龙芯处理器的可快速定制时统模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721489780.6U CN207586682U (zh) 2017-11-10 2017-11-10 一种基于龙芯处理器的可快速定制时统模块

Publications (1)

Publication Number Publication Date
CN207586682U true CN207586682U (zh) 2018-07-06

Family

ID=62731377

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721489780.6U Active CN207586682U (zh) 2017-11-10 2017-11-10 一种基于龙芯处理器的可快速定制时统模块

Country Status (1)

Country Link
CN (1) CN207586682U (zh)

Similar Documents

Publication Publication Date Title
CN101419485B (zh) 一种功能可变的可穿戴计算机主板
CN105183128A (zh) 强制处理器进入低功率状态
CN102236621A (zh) 计算机接口信息配置系统及方法
CN101923369B (zh) 基板管理控制器时间管理系统及方法
CN105117193A (zh) 基于光的投影电脑
CN103607509B (zh) 一种移动终端的关机闹钟触发系统及其触发方法
CN105931540A (zh) 一种基于fpga的在线实验系统及在线实验方法
CN106200840A (zh) 一种计算机温度切换控制方法
CN207586682U (zh) 一种基于龙芯处理器的可快速定制时统模块
US20140181491A1 (en) Field-programmable module for interface bridging and input/output expansion
CN104246653A (zh) 固定频率处理单元操作的功耗最小化
CN106774027A (zh) 一种电网智能数据处理系统
CN215068135U (zh) SOC芯片内Flash存储器的低功耗控制装置
CN102236570B (zh) 一种龙芯刀片软关机的方法
CN206515664U (zh) 一种电网智能数据处理系统
EP0703530A2 (en) Detection of logic transitions in a data processing system
CN103760791B (zh) 一种汽车组合仪表通用开发装置
CN204188975U (zh) 一种时钟系统及计数器
US20140173370A1 (en) Debug system, apparatus and method thereof for providing graphical pin interface
CN103019994A (zh) 基于fpga的可变波特率串行通讯接口电路
CN101118533A (zh) 一种算法实体验证系统及方法
CN204143173U (zh) 一种数码管电子时钟
CN2909394Y (zh) 一种移动终端应用处理器
Hurst How to Accelerate Peripheral Monitoring in Low Power Wearables with DMA
CN204883192U (zh) 控制器

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant