CN207302632U - 时钟信号产生电路和电荷泵系统 - Google Patents

时钟信号产生电路和电荷泵系统 Download PDF

Info

Publication number
CN207302632U
CN207302632U CN201721056311.5U CN201721056311U CN207302632U CN 207302632 U CN207302632 U CN 207302632U CN 201721056311 U CN201721056311 U CN 201721056311U CN 207302632 U CN207302632 U CN 207302632U
Authority
CN
China
Prior art keywords
voltage
voltage signal
clock signal
resistance
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201721056311.5U
Other languages
English (en)
Inventor
马亮
李迪
刘大海
张登军
张亦锋
余作欢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Hongji Technology Co Ltd
Original Assignee
Sichuan Hongji Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Hongji Technology Co Ltd filed Critical Sichuan Hongji Technology Co Ltd
Priority to CN201721056311.5U priority Critical patent/CN207302632U/zh
Application granted granted Critical
Publication of CN207302632U publication Critical patent/CN207302632U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

本申请实施例公开了一种时钟信号产生电路和电荷泵系统,其特征在于,时钟信号产生电路包括:采样电路,用于对输入电压进行采样以得到第一电压信号;电压生成电路,用于提供第二电压信号;控制电路,用于根据第一电压信号和第二电压信号产生控制电压信号,控制电压信号的电压与第一电压信号的电压负相关;以及振荡电路,用于根据控制电压信号输出时钟信号,时钟信号的频率与输入电压的电压负相关,因此能够在输入电压过高时减小时钟信号的频率,降低功耗,并当输入电压过低时,提高时钟信号的频率,确保电荷泵系统可以有足够的输出电压。

Description

时钟信号产生电路和电荷泵系统
技术领域
本实用新型涉及存储器领域,尤其是涉及一种时钟产生电路和电荷泵系统。
背景技术
在信息时代,信息存储是信息技术中最重要的技术内容之一。各种闪存存储器得到了越来越广泛的应用。
基于低功耗、低成本的要求,存储器的输入电压VS通常比较低,例如2.5V、1.8V等,为了实现信息的“写入”和“擦除”,通常需要远高于输入电压VS的编程电压和擦除电压,例如8V、11V等。因此,电荷泵系统被广泛应用于存储器中,用于通过较低的输入电压获得较高的编程电圧和擦除电压。
在现有的时钟信号产生电路中,是直接使用输入电压Vs进入振荡模块产生时钟信号,时钟信号的频率和输入电压成正比变化。因为电荷泵的能力随时钟频率的增加而增加,同时功耗随输入电压的增加而增加,这样的话会造成在输入电压Vs为高电压的时候,电荷泵的功耗过高,造成能量损耗;在输入电压Vs为低电压的时候因为时钟频率过低,电荷泵的输出电压不足。
实用新型内容
有鉴于此,本实用新型旨在提供一种既可以降低功耗,又可以维持电荷泵的能力的时钟信号产生电路和一种使用该时钟信号产生电路的电荷泵系统。
根据本实用新型的一方面,提供一种时钟信号产生电路,其特征在于,包括:采样电路,用于对输入电压进行采样以得到第一电压信号;电压生成电路,用于提供第二电压信号;控制电路,用于根据所述第一电压信号和所述第二电压信号产生控制电压信号,所述控制电压信号的电压与所述第一电压信号的电压负相关;以及振荡电路,用于根据所述控制电压信号输出时钟信号,所述时钟信号的频率与所述输入电压的电压负相关。
优选地,所述第二电压信号的电压值恒定。
优选地,所述第二电压信号的电压与所述第一电压信号的电压负相关。
优选地,所述控制电路包括:反相电路,用于根据所述第一电压信号产生第三电压信号,所述第三电压信号的极性与所述第一电压信号的极性相反,所述第一电压信号的幅值绝对值与所述第三电压信号的幅值绝对值正相关;以及加法电路,用于对所述第三电压信号和所述第二电压信号进行加法运算以得到所述控制电压信号。
优选地,所述第三电压信号的幅值绝对值与所述第一电压信号的幅值绝对值呈正比关系。
优选地,所述反相电路包括第一电阻、第二电阻、第三电阻以及第一运算放大器,其中,所述第一运算放大器的反相输入端与所述第一电阻的一端相连接,所述第一电阻的另一端接收所述第一电压信号,所述第一运算放大器的反相输入端通过所述第二电阻与所述第一运算放大器的输出端相连,所述第一运算放大器的输出端提供所述第三电压信号,所述第三电阻连接在所述第一运算放大器的正相输入端和地之间。
优选地,所述加法电路包括第四电阻、第五电阻、第六电阻以及第二运算放大器,其中,所述第二运算放大器的正相输入端与所述第四电阻的一端以及所述第五电阻的一端相连,所述第四电阻的另一端接收所述第三电压信号,所述第五电阻的另一端接收所述第二电压信号,所述第六电阻连接在所述第二运算放大器的反相输入端与地之间,所述第二运算放大器的输出端与所述第二运算放大器的反相输入端相连并提供所述控制电压信号。
优选地,所述控制电压信号的极性为正,所述第二电压信号的电压大于等于所述第一电压信号的电压。
优选地,所述振荡电路包括电感电容型压控振荡器、电阻电容型压控振荡器或晶体压控振荡器。
根据本实用新型的另一方面,提供一种电荷泵系统,其特征在于,使用的输出时钟信号产生电路输出的时钟信号的频率变化趋势与所述输入电压的电压变化趋势相反。
与传统的时钟信号产生电路相比,本实用新型实施例的时钟信号产生电路产生的时钟信号的频率和输入电压的幅值具有负相关的关系。采用这种结构的时钟信号产生电路在输入电压过高的时候,可以减小时钟信号的频率,降低功耗。当输入电压过低时,提高时钟信号的频率,确保电荷泵系统可以有足够的输出电压。因此,本实用新型实施例提供的时钟信号产生电路可以有效地降低功耗,提高电荷泵的效率。
附图说明
通过以下参照附图对本实用新型实施例的描述,本实用新型的上述以及其他目的、特征和优点将更为清楚。
图1示出现有技术的电荷泵的简化电路示意图。
图2示出现有技术的一种时钟信号产生电路的示意性框图。
图3示出根据本实用新型第一实施例的时钟信号产生电路的示意性框图。
图4示出输出时钟信号的频率和输入电压的关系曲线示意图。
图5示出图3中的控制电路的局部示意性框图。
图6示出图3的控制电路的局部电路示意图。
具体实施方式
以下将参照附图更详细地描述本实用新型。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
在下文中描述了本实用新型的许多特定的细节,例如电路的组成和结构,以便更清楚地理解本实用新型。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本实用新型。
图1示出现有技术的电荷泵的简化电路示意图。如图1所示,现有的电荷泵电路需要四个时钟信号,分别是第一时钟CLK1、第二时钟CLK2和第三时钟CLK3、第四时钟CLK4。
图2示出现有技术的一种时钟信号产生电路的示意性框图。如图2所示,该时钟信号产生电路包括振荡模块110,重叠修整模块120和时钟驱动模块130。振荡模块110用于接受输入电压Vs,然后产生单一的时钟信号CLK,重叠修整模块120将时钟信号CLK转换成幅度和时钟信号CLK相同的四个子时钟信号,包括:第一时钟信号CLK1_L、第二子时钟信号CLK2_L、第三子时钟信号CLK3_L和第四子时钟信号CLK4_L。第一时钟信号CLK1_L、第二子时钟信号CLK2_L、第三子时钟信号CLK3_L和第四子时钟信号CLK4_L相对时钟信号CLK的延时很小可以忽略,上述四个时钟中第一子时钟信号CLK1_L和第三子时钟信号CLK3_L的位相相同,第二子时钟信号CLK2_L和第四子时钟信号CLK4_L的位相相同,并且第一子时钟信号CLK1_L和第二子时钟信号CLK2_L的位相相反,上述四个子时钟信号的频率相同。上述四个子时钟信号在经过时钟驱动模块130进行放大之后,得到为电荷泵140提供时钟的次时钟信号CLK1、CLK2、CLK3、CLK4,次时钟信号CLK1对应第一子时钟信号CLK1_L,次时钟信号CLK2对应第二子时钟信号CLK2_L,次时钟信号CLK3_L对应于第三子时钟信号CLK3_L,次时钟信号CLK4对应于第四子时钟信号CLK4_L。次时钟信号CLK1、CLK2、CLK3、CLK4用于为电荷泵140提供时钟。
现有技术通过直接使用输入电压Vs进入振荡模块产生时钟信号,时钟信号的频率和输入电压成正相关变化。因为电荷泵的能力随时钟频率的增加而增加,同时功耗随输入电压的增加而增加,这样的话会造成在输入电压Vs为高电压的时候,电荷泵的功耗过高,造成能量损耗;在输入电压Vs为低电压的时候因为时钟频率过低,电荷泵的输出电压不足。
图3示出根据本实用新型第一实施例的时钟信号产生电路的示意性框图。
如图3所示,该时钟信号产生电路包括采样电路210、参考电压生成电路220、控制电路230和振荡电路240。采样电路用于对输入电压Vs进行采样以得到第一电压信号Vsample。参考电压生成电路220提供一个不随第一电压信号Vsample变化的第二电压信号Vref,第二电压信号Vref的电压值可以是恒定的,也可以与第一电压信号Vsample的电压负相关。第一电压信号Vsample和第二电压信号Vref进入控制电路230,由控制电路230产生控制电压信号Vctl,控制电压信号Vctl的电压与第一电压信号Vsample的电压负相关。振荡电路240在控制电压信号Vctl的作用下输出时钟信号clk,该时钟信号clk的频率和输入电压的幅值负相关,如图4所示。
图5示出图3中的控制电路的局部示意性框图。如图5所示,图3的控制电路230包括反相电路231和加法电路232。反相电路231输入第一电压信号Vsample,输出第三电压信号Va,第三电压信号Va的极性和第一电压信号Vsample相反,并且第三电压信号Va的幅值绝对值和第一电压信号Vsample的幅值绝对值正相关,优选地,第三电压信号Va的幅值绝对值和第一电压信号Vsample的幅值绝对值成正比或者相等。加法电路232输入第三电压信号Va和第二电压信号Vref,对第三电压信号Va和第二电压信号Vref进行加法运算,输出控制电压信号Vctl,所以输出的控制电压信号Vctl的电压和第一电压信号Vsample的电压负相关,即变化趋势相反。
图6示出图3的控制电路的局部电路示意图。如图6所示,反相电路231包括第一电阻R1、第二电阻R2、第三电阻R3和第一运算放大器A1。其中,第一运算放大器A1的反相输入端与第一电阻R1的一端相连接,第一电阻R1的另一端接收第一电压信号Vsample,并且,第一运算放大器A1的反相输入端通过第二电阻R2与第一运算放大器A1的输出端相连,第一运算放大器A1的输出端提供第三电压信号Va,第三电阻R3连接在第一运算放大器A1的正相输入端和地之间。
加法电路232包括第四电阻R4、第五电阻R5、第六电阻R6以及第二运算放大器A2。其中,第二运算放大器A2的正相输入端与第四电阻R4的一端以及第五电阻R5的一端相连,第四电阻R4的另一端接收第三电压信号Va,第五电阻R5的另一端接收第二电压信号Vref,第六电阻R6连接在第二运算放大器A2的反相输入端与地之间,第二运算放大器A2的输出端与第二运算放大器A2的反相输入端相连并提供所述控制电压信号Vctl。
振荡电路240可以通过多种方式实现,包括电感电容型压控振荡器、电阻电容型压控振荡器或晶体压控振荡器。
本实用新型的第二实施例还提供一种电荷泵系统,其中采用至少一个如上所述的时钟信号产生电路,用于产生一个或多个时钟信号。
综上所述,与传统的时钟信号产生电路和电荷泵系统相比,本实用新型实施例的时钟信号产生电路和电荷泵系统的时钟信号的频率变化趋势和输入电压的幅值的变化趋势是相反的。在一些优选地实施例中,当输入电压增大时,输出时钟信号的频率减小,降低电荷泵系统的功耗。当输入电压减小的时候,输出时钟信号的频率增大,以确保电荷泵系统有足够的输出电压。所以,本实用新型的时钟信号产生电路可以有效的降低电荷泵系统的功耗,提高电荷泵系统的效率。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本实用新型的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该实用新型仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本实用新型的原理和实际应用,从而使所属技术领域技术人员能很好地利用本实用新型以及在本实用新型基础上的修改使用。本实用新型仅受权利要求书及其全部范围和等效物的限制。

Claims (10)

1.一种时钟信号产生电路,其特征在于,包括:
采样电路,用于对输入电压进行采样以得到第一电压信号;
电压生成电路,用于提供第二电压信号;
控制电路,用于根据所述第一电压信号和所述第二电压信号产生控制电压信号,所述控制电压信号的电压与所述第一电压信号的电压负相关;以及
振荡电路,用于根据所述控制电压信号输出时钟信号,所述时钟信号的频率与所述输入电压的电压负相关。
2.根据权利要求1所述的时钟信号产生电路,其特征在于,所述第二电压信号的电压值恒定。
3.根据权利要求1所述的时钟信号产生电路,其特征在于,所述第二电压信号的电压与所述第一电压信号的电压负相关。
4.根据权利要求1所述的时钟信号产生电路,其特征在于,所述控制电路包括:
反相电路,用于根据所述第一电压信号产生第三电压信号,所述第三电压信号的极性与所述第一电压信号的极性相反,所述第一电压信号的幅值绝对值与所述第三电压信号的幅值绝对值正相关;以及
加法电路,用于对所述第三电压信号和所述第二电压信号进行加法运算以得到所述控制电压信号。
5.根据权利要求4所述的时钟信号产生电路,其特征在于,所述第三电压信号的幅值绝对值与所述第一电压信号的幅值绝对值呈正比关系。
6.根据权利要求4所述的时钟信号产生电路,其特征在于,所述反相电路包括第一电阻、第二电阻、第三电阻以及第一运算放大器,
其中,所述第一运算放大器的反相输入端与所述第一电阻的一端相连接,所述第一电阻的另一端接收所述第一电压信号,所述第一运算放大器的反相输入端通过所述第二电阻与所述第一运算放大器的输出端相连,所述第一运算放大器的输出端提供所述第三电压信号,所述第三电阻连接在所述第一运算放大器的正相输入端和地之间。
7.根据权利要求4所述的时钟信号产生电路,其特征在于,所述加法电路包括第四电阻、第五电阻、第六电阻以及第二运算放大器,
其中,所述第二运算放大器的正相输入端与所述第四电阻的一端以及所述第五电阻的一端相连,所述第四电阻的另一端接收所述第三电压信号,所述第五电阻的另一端接收所述第二电压信号,所述第六电阻连接在所述第二运算放大器的反相输入端与地之间,所述第二运算放大器的输出端与所述第二运算放大器的反相输入端相连并提供所述控制电压信号。
8.根据权利要求1所述的时钟信号产生电路,其特征在于,所述控制电压信号的极性为正,所述第二电压信号的电压大于等于所述第一电压信号的电压。
9.根据权利要求1所述的时钟信号产生电路,其特征在于,所述振荡电路包括电感电容型压控振荡器、电阻电容型压控振荡器或晶体压控振荡器。
10.一种电荷泵系统,其特征在于,包括至少一个如权利要求1至9任一项所述的时钟信号产生电路。
CN201721056311.5U 2017-08-22 2017-08-22 时钟信号产生电路和电荷泵系统 Expired - Fee Related CN207302632U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721056311.5U CN207302632U (zh) 2017-08-22 2017-08-22 时钟信号产生电路和电荷泵系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721056311.5U CN207302632U (zh) 2017-08-22 2017-08-22 时钟信号产生电路和电荷泵系统

Publications (1)

Publication Number Publication Date
CN207302632U true CN207302632U (zh) 2018-05-01

Family

ID=62443323

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721056311.5U Expired - Fee Related CN207302632U (zh) 2017-08-22 2017-08-22 时钟信号产生电路和电荷泵系统

Country Status (1)

Country Link
CN (1) CN207302632U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107464579A (zh) * 2017-08-22 2017-12-12 四川泓芯科技有限公司 时钟信号产生电路和电荷泵系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107464579A (zh) * 2017-08-22 2017-12-12 四川泓芯科技有限公司 时钟信号产生电路和电荷泵系统
CN107464579B (zh) * 2017-08-22 2023-06-02 珠海博雅科技股份有限公司 时钟信号产生电路和电荷泵系统

Similar Documents

Publication Publication Date Title
US8710907B2 (en) Clock generator circuit for a charge pump
US6437609B1 (en) Charge pump type voltage booster circuit
CN102377412B (zh) 低耗电的弛张型振荡器
CN105958817B (zh) 一种电荷泵
CN105071786A (zh) 一种采用半周期预充电补偿技术的电阻电容型弛豫振荡器
CN1916806A (zh) 电荷泵控制电路
CN103312158B (zh) 升压电路
CN206060529U (zh) 一种电荷泵
CN106787691B (zh) 电荷泵电路、电荷泵系统和存储器
CN100557973C (zh) 一种振荡器
CN207302632U (zh) 时钟信号产生电路和电荷泵系统
CN111537803A (zh) 一种低功耗宽范围电容检测电路及方法
CN103457465B (zh) 一种具有外部可调限流功能的恒流/恒压dc-dc转换系统
US6285241B1 (en) Internal voltage boosting circuit
CN103580651B (zh) 低相位抖动的振荡器
CN102487244A (zh) 高电压发生器和产生高电压的方法
CN112583355A (zh) 高精度张弛振荡器
CN107464579A (zh) 时钟信号产生电路和电荷泵系统
CN103326707B (zh) 一种兼容多种ddr的输入接收电路
CN207200573U (zh) 一种电荷泵电路
CN205864253U (zh) 一种电荷泵控制电路
TW200427223A (en) Voltage stabilizer of charge pump
CN203966563U (zh) 一种非交叠四相位时钟产生电路
CN107968564B (zh) 基于开关电容的微能量收集升压dc-dc转换电路
CN103413567A (zh) 参考电压提供电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180501

Termination date: 20210822

CF01 Termination of patent right due to non-payment of annual fee