CN207115972U - 一种led显示屏消影控制电路 - Google Patents
一种led显示屏消影控制电路 Download PDFInfo
- Publication number
- CN207115972U CN207115972U CN201720613028.1U CN201720613028U CN207115972U CN 207115972 U CN207115972 U CN 207115972U CN 201720613028 U CN201720613028 U CN 201720613028U CN 207115972 U CN207115972 U CN 207115972U
- Authority
- CN
- China
- Prior art keywords
- shadow
- disappears
- control
- voltage
- clamp
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本实用新型提供了一种LED显示屏消影控制电路,与直流电源和控制装置相连,其特征在于,LED显示屏消影控制电路包括时序控制信号产生模块和消影控制模块,其中,时序控制信号产生模块,电连接于控制装置和消影控制模块,用于根据来自控制装置的协议信号进行时序处理以产生时序控制信号;消影控制模块,电连接于直流电源和LED显示屏,用于根据时序控制信号产生钳位电压,并使消影电压等于钳位电压,消除LED显示屏的拖影。本实用新型通过协议信号设置芯片内部钳位电压,进而达到控制消影电压的目的,消除了寄生电容差异、N管放电能力差异和放电时间差异对消影电压的影响,借此可有效解决LED显示屏首行偏暗的现象。
Description
技术领域
本实用新型涉及LED驱动控制领域,尤其涉及一种LED显示屏消影控制电路。
背景技术
在日常的LED显示屏中,通常采用两种芯片分别接在LED的阳极和阴极来实现对显示要求的控制。其中,控制LED阳极的芯片称为行管(如图1所示的P0、N0…P7、N7),控制LED阴极的芯片称为恒流源(如图1所示的I0、I2…I15),行管和恒流源彼此相互配合以实现对LED开关或亮度的控制,即,当行管输出高电平并且恒流源输出低电平时,使得LED两端正向偏置电压超过开启电压Vf,LED便处于正常发光状态;此外,当行管输出和恒流源输出关闭时,处于高阻状态,使得LED两端的正向偏置远低于开启电压Vf,此时LED便不发光。然而在实际应用中,由于LED两端寄生电容(如图1中的CR0)的存在,使得行管输出和恒流源输出为高阻状态时,寄生电容的电荷未通过有效放电路径被释放掉,使LED两端的电压并未明显降低到预设值,使得LED处于暗亮状态,在显示效果的表现为拖影。为了解决此类现象,一种常用的方法是当行管输出为高阻态时,通过芯片内部放电路径释放寄生电容的电荷,使得行管输出端的电压降低到一个不足以开启LED的电位,以达到消除拖影的目的,故该电压亦被称为消影电压。
图1所示为现有技术中LED显示屏的连接示意图,图2所示为图1所示的行管的工作示意图,图3所示为图1所示的行管的输出端时序示意图。如图2所示,在标号①的时段,P0管导通,N0管关闭,LED阳极被拉至VDD,并且电流通过P0管对行线寄生电容CR0进行充电;在标号②的时段,P0管关闭,N0管导通,此时行线寄生电容CR0通过N0管对地进行放电,经放电时间tdischarge后,CR0两端的电压下降到Vanti-ghost(消影电压),此时LED两端电压低于开启电压,LED处于关闭状态,等待下一次的开启。由此可知,通过控制寄生电容的放电时间tdischarge,可以达到控制行线的消影电压Vanti-ghost的目的。
但在实际应用方案中,存在以下问题:
1)LED显示屏的不同行线之间的寄生电容CR存在差异,导致相同放电能力的N管和放电时间tdischarge却产生不同的行消影电压Vanti-ghost;
2)由于行管片间差异,用于行消影驱动的N管驱动能力大小不一,放电时间tdischarge存在偏差,亦会产生不同的行消影电压,导致行消影电压一致性较差。
发明内容
本实用新型的目的在于提供一种LED显示屏消影控制电路和方法。
一方面,本实用新型实施例提供一种LED显示屏消影控制电路,与直流电源和控制装置相连,所述LED显示屏消影控制电路包括时序控制信号产生模块和消影控制模块,其中,
所述时序控制信号产生模块,电连接于所述控制装置和所述消影控制模块,用于根据来自所述控制装置的协议信号进行时序处理以产生时序控制信号;
所述消影控制模块,电连接于所述直流电源和LED显示屏,用于根据所述时序控制信号产生钳位电压,并使消影电压等于所述钳位电压,消除所述LED显示屏的拖影。
优选地,所述时序控制信号包括钳位电压使能信号、显示使能信号和消影使能信号,所述消影控制模块包括钳位电压产生单元和显示控制单元,
所述钳位电压产生单元,控制端连接于所述时序控制信号产生模块的输出端,输入端连接于所述直流电源,第一输出端连接于所述显示控制单元,用于在所述钳位电压使能信号的控制下,产生所述钳位电压,并将所述钳位电压传输到所述显示控制单元;
所述显示控制单元,接收显示所述显示使能信号的第一控制端和接收所述消影使能信号的第二控制端均连接于所述时序控制信号产生模块的输出端,第一输入端连接于所述钳位电压产生单元的第一输出端,第二输入端连接于所述直流电源,输出端连接于所述LED显示屏,用于在所述显示使能信号和所述消影使能信号的控制下,控制所述LED显示屏发光,并为所述LED显示屏的寄生电容提供放电路径,使所述消影电压等于所述钳位电压。
优选地,所述时序控制信号还包括钳位电压复位信号,所述消影控制模块还包括钳位电压复位单元,控制端连接于所述时序控制信号产生模块的输出端,输入端连接于所述钳位电压产生单元的第二输出端,用于在消影完成后,对所述钳位电压进行复位。
优选地,所述钳位电压产生单元包括钳位电流源、第一PMOS管、钳位电容和电压移位子单元,
所述钳位电流源的输入端连接所述直流电源,所述钳位电流源的输出端连接所述第一PMOS管的源极,所述第一PMOS管的栅极为所述钳位电压产生单元的控制端,所述第一PMOS管的漏极连接所述钳位电容的第一端,所述钳位电容的第一端还连接于所述电压移位子单元的第一端,所述钳位电容的第二端接地,所述电压移位子单元的第二端为所述钳位电压产生单元的第一输出端,所述第一PMOS管的漏极为所述钳位电压产生单元的第二输出端。
优选地,所述显示控制单元包括第二PMOS管、第三PMOS管和第一NMOS管,
所述第二PMOS管的源极连接所述直流电源,所述第二PMOS管的栅极为所述显示控制单元的第一控制端,所述第二PMOS管的漏极连接所述第三PMOS管的源极,所述第二PMOS管的漏极和所述第三PMOS管的源极共同形成所述显示控制单元的输出端,所述第三PMOS管的栅极为所述显示控制单元的输入端,所述第三PMOS管的漏极连接所述第一NMOS管的漏极,所述第一NMOS管的栅极为所述显示控制单元的第二控制端,所述第一NMOS管的源极接地。
优选地,所述钳位电压复位单元包括第二NMOS管,所述第二NMOS管的栅极为所述钳位电压复位单元的控制端,所述第二NMOS管的漏级为所述钳位电压复位单元的输入端,所述第二NMOS管的源极接地。
实施本实用新型实施例,具有如下有益效果:在本实用新型中,在消影功能开启前,获取协议信号,通过协议信号设置各个模块的时序控制信号,在时序控制信号的控制下,产生钳位电压;进入消影状态后,钳位电压被传输到输出端口,产生消影电压;消影状态结束后,钳位电压被拉至低电位。因此,通过控制钳位电压即可实现对消影电压的控制,消除了寄生电容差异、N管放电能力差异和放电时间差异对消影电压的影响,借此可有效解决LED显示屏首行偏暗的现象。
附图说明
下面将结合附图和实施例对本实用新型作进一步说明,在附图中:
图1所示为现有技术中LED显示屏的连接示意图;
图2所示为图1所示的行管的工作示意图;
图3所示为图1所示的行管的输出端时序示意图;
图4所示为本实用新型第一实施例提供的LED显示屏消影控制电路的模块结构图;
图5所示为本实用新型第二实施例提供的LED显示屏消影控制电路的模块结构图;
图6示出了本实用新型第二实施例提供的消影控制模块的示例电路结构图;
图7所示为图6所示的消影控制模块的各时序控制信号的时序图;
图8所示为图6所示的消影控制模块的输出端口电压的时序图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
实施例一
图4示出了本实用新型第一实施例提供的LED显示屏消影控制电路的模块结构图,为了便于说明,仅示出了与本实用新型第一实施例相关的部分,详述如下:
LED显示屏消影控制电路100与直流电源200和控制装置300相连,所述LED显示屏消影控制电路100包括时序控制信号产生模块110和消影控制模块120,其中:
所述时序控制信号产生模块110,电连接于所述控制装置300和所述消影控制模块120,用于根据来自所述控制装置300的协议信号进行时序处理以产生时序控制信号;
所述消影控制模块120,电连接于所述直流电源200和LED显示屏400,用于根据所述时序控制信号产生钳位电压,并使消影电压等于所述钳位电压,消除所述LED显示屏的拖影。
本实施例通过协议信号设置芯片内部钳位电压,进而达到控制消影电压的目的,消除了寄生电容差异、N管放电能力差异和放电时间差异对消影电压的影响,借此可有效解决LED显示屏首行偏暗的现象。
实施例二
图5示出了本实用新型第二实施例提供的LED显示屏消影控制电路的模块结构图,为了便于说明,仅示出了与本实用新型第二实施例相关的部分,详述如下:
所述时序控制信号包括钳位电压使能信号、显示使能信号和消影使能信号,所述消影控制模块120包括钳位电压产生单元121和显示控制单元122:
所述钳位电压产生单元121,控制端连接于所述时序控制信号产生模块110的输出端,输入端连接于所述直流电源200,第一输出端连接于所述显示控制单元122,用于在所述钳位电压使能信号的控制下,产生所述钳位电压,并将所述钳位电压传输到所述显示控制单元;
所述显示控制单元122,接收显示所述显示使能信号的第一控制端和接收所述消影使能信号的第二控制端均连接于所述时序控制信号产生模块110的输出端,第一输入端连接于所述钳位电压产生单元121的第一输出端,第二输入端连接于所述直流电源200,输出端连接于所述LED显示屏400,用于在所述显示使能信号和所述消影使能信号的控制下,控制所述LED显示屏发光,并为所述LED显示屏的寄生电容提供放电路径,使所述消影电压等于所述钳位电压。
作为本实用新型一实施例,所述时序控制信号还包括钳位电压复位信号,所述消影控制模块120还包括钳位电压复位单元123,控制端连接于所述时序控制信号产生模块110的输出端,输入端连接于所述钳位电压产生单元121的第二输出端,用于在消影完成后,对所述钳位电压进行复位。
本实施例在消影功能开启前,获取协议信号,通过协议信号设置各个模块的时序控制信号,通过钳位电压产生单元产生钳位电压;进入消影状态后,钳位电压被传输到输出端口,产生消影电压;消影状态结束后,钳位电压被拉至低电位。因此,通过控制钳位电压即可实现对消影电压的控制,消除了寄生电容差异、N管放电能力差异和放电时间差异对消影电压的影响,借此可有效解决LED显示屏首行偏暗的现象。
图6示出了本实用新型第二实施例提供的消影控制模块的示例电路结构图,详述如下:
作为本实用新型一实施例,所述钳位电压产生单元121包括钳位电流源Iclamp、第一PMOS管P1、钳位电容Cclamp和电压移位子单元。如图6所示,所述钳位电流源Iclamp的输入端连接所述直流电源VDD,所述钳位电流源Iclamp的输出端连接所述第一PMOS管P1的源极,所述第一PMOS管P1的栅极为所述钳位电压产生单元的控制端,所述第一PMOS管P1的漏极连接所述钳位电容Cclamp的第一端,所述钳位电容Cclamp的第一端还连接于所述电压移位子单元的第一端,所述钳位电容Cclamp的第二端接地,所述电压移位子单元的第二端为所述钳位电压产生单元的第一输出端1,所述第一PMOS管P1的漏极为所述钳位电压产生单元的第二输出端2。
作为本实用新型一实施例,所述显示控制单元122包括第二PMOS管P2、第三PMOS管P3和第一NMOS管N1。如图6所示,所述第二PMOS管P2的源极连接所述直流电源VDD,所述第二PMOS管P2的栅极为所述显示控制单元的第一控制端1,所述第二PMOS管P2的漏极连接所述第三PMOS管P3的源极,所述第二PMOS管P2的漏极和所述第三PMOS管P3的源极共同形成所述显示控制单元的输出端,所述第三PMOS管P3的栅极为所述显示控制单元的输入端,所述第三PMOS管P3的漏极连接所述第一NMOS管N1的漏极,所述第一NMOS管N1的栅极为所述显示控制单元的第二控制端2,所述第一NMOS管N1的源极接地。
作为本实用新型一实施例,所述钳位电压复位单元123包括第二NMOS管N2,所述第二NMOS管N2的栅极为所述钳位电压复位单元123的控制端,所述第二NMOS管N2的漏极为所述钳位电压复位单元的输入端,所述第二NMOS管N2的源极接地。
以下结合具体例子对LED显示屏消隐控制电路的工作原理进行详细说明:
图7所示为图6所示的消影控制模块的各时序控制信号的时序图,图8所示为图6所示的消影控制模块的输出端口电压的时序图。如图7所示,从上至下依次为在本实用新型实施例中,显示使能信号、钳位电压使能信号、消影使能信号和钳位电压复位信号,其中,显示使能信号和钳位电压使能信号为低电平有效,消影使能信号和钳位电压复位信号为高电平有效。
如图7标号①的时段,端口附近的P2管导通,N1管截止,显示控制单元122的输出为高电平,使得LED阳极电压被拉到高电平,进而LED能够正常导通发光,见图6标号①过程。
如图7标号②的时段,P2管断开,N1管仍处于关闭状态,此时显示控制单元122的输出端口悬空,由于寄生电容的作用,输出维持高电平;并且在钳位电压产生单元121内部,P1管导通,对钳位电容Cclamp进行充电,经充电时间tclamp后到达钳位电压Vclamp=Iclamp×tclamp/Cclamp,其中tclamp时间由输入协议信号设置。见图6标号②的过程,充电后的钳位电压Vclamp经过电压移位模块后变为Vclamp-|VTP|,其中VTP为P3管的阈值电压。
经过充电时间tclamp后,进入消影过程,如图7标号③的时段,显示控制单元122的N1管导通,寄生电容CR0通过P3管和N1管对地进行放电,使得LED阳极电压达到(Vclamp-|VTP|)+|VTP|=Vclamp,即此时消影电压Vanti-ghost等于钳位电压Vclamp,见图6标号③的过程。
在消影状态结束时,如图7标号④的时段,N1管截止,N2管导通,钳位电容Cclamp通过N2管对地进行放电,钳位电压被拉至低电位,见图6标号④的过程。
在本实施例中,通过协议信号设置各个模块的时序控制信号和钳位电容的充电时间,并控制消影电压等于钳位电压,由于钳位电压仅与钳位电容、钳位电流源和钳位电容的充电时间有关,因此,消除了寄生电容差异、N管放电能力差异和放电时间差异对消影电压的影响,借此可有效解决LED显示屏首行偏暗的现象。
以上所揭露的仅为本实用新型一种较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (6)
1.一种LED显示屏消影控制电路,与直流电源和控制装置相连,其特征在于,所述LED显示屏消影控制电路包括时序控制信号产生模块和消影控制模块,其中,
所述时序控制信号产生模块,电连接于所述控制装置和所述消影控制模块,用于根据来自所述控制装置的协议信号进行时序处理以产生时序控制信号;
所述消影控制模块,电连接于所述直流电源和LED显示屏,用于根据所述时序控制信号产生钳位电压,并使消影电压等于所述钳位电压,消除所述LED显示屏的拖影。
2.根据权利要求1所述的LED显示屏消影控制电路,其特征在于,所述时序控制信号包括钳位电压使能信号、显示使能信号和消影使能信号,所述消影控制模块包括钳位电压产生单元和显示控制单元,
所述钳位电压产生单元,控制端连接于所述时序控制信号产生模块的输出端,输入端连接于所述直流电源,第一输出端连接于所述显示控制单元,用于在所述钳位电压使能信号的控制下,产生所述钳位电压,并将所述钳位电压传输到所述显示控制单元;
所述显示控制单元,接收显示所述显示使能信号的第一控制端和接收所述消影使能信号的第二控制端均连接于所述时序控制信号产生模块的输出端,第一输入端连接于所述钳位电压产生单元的第一输出端,第二输入端连接于所述直流电源,输出端连接于所述LED显示屏,用于在所述显示使能信号和所述消影使能信号的控制下,控制所述LED显示屏发光,并为所述LED显示屏的寄生电容提供放电路径,使所述消影电压等于所述钳位电压。
3.根据权利要求2所述的LED显示屏消影控制电路,其特征在于,所述时序控制信号还包括钳位电压复位信号,所述消影控制模块还包括钳位电压复位单元,控制端连接于所述时序控制信号产生模块的输出端,输入端连接于所述钳位电压产生单元的第二输出端,用于在消影完成后,对所述钳位电压进行复位。
4.根据权利要求3所述的LED显示屏消影控制电路,其特征在于,所述钳位电压产生单元包括钳位电流源、第一PMOS管、钳位电容和电压移位子单元,
所述钳位电流源的输入端连接所述直流电源,所述钳位电流源的输出端连接所述第一PMOS管的源极,所述第一PMOS管的栅极为所述钳位电压产生单元的控制端,所述第一PMOS管的漏极连接所述钳位电容的第一端,所述钳位电容的第一端还连接于所述电压移位子单元的第一端,所述钳位电容的第二端接地,所述电压移位子单元的第二端为所述钳位电压产生单元的第一输出端,所述第一PMOS管的漏极为所述钳位电压产生单元的第二输出端。
5.根据权利要求3所述的LED显示屏消影控制电路,其特征在于,所述显示控制单元包括第二PMOS管、第三PMOS管和第一NMOS管,
所述第二PMOS管的源极连接所述直流电源,所述第二PMOS管的栅极为所述显示控制单元的第一控制端,所述第二PMOS管的漏极连接所述第三PMOS管的源极,所述第二PMOS管的漏极和所述第三PMOS管的源极共同形成所述显示控制单元的输出端,所述第三PMOS管的栅极为所述显示控制单元的输入端,所述第三PMOS管的漏极连接所述第一NMOS管的漏极,所述第一NMOS管的栅极为所述显示控制单元的第二控制端,所述第一NMOS管的源极接地。
6.根据权利要求5所述的LED显示屏消影控制电路,其特征在于,所述钳位电压复位单元包括第二NMOS管,所述第二NMOS管的栅极为所述钳位电压复位单元的控制端,所述第二NMOS管的漏极为所述钳位电压复位单元的输入端,所述第二NMOS管的源极接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201720613028.1U CN207115972U (zh) | 2017-05-27 | 2017-05-27 | 一种led显示屏消影控制电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201720613028.1U CN207115972U (zh) | 2017-05-27 | 2017-05-27 | 一种led显示屏消影控制电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207115972U true CN207115972U (zh) | 2018-03-16 |
Family
ID=61594674
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201720613028.1U Withdrawn - After Issue CN207115972U (zh) | 2017-05-27 | 2017-05-27 | 一种led显示屏消影控制电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN207115972U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106952610A (zh) * | 2017-05-27 | 2017-07-14 | 深圳市明微电子股份有限公司 | 一种led显示屏消影控制电路和方法 |
CN114299853A (zh) * | 2021-12-24 | 2022-04-08 | 杭州海康威视数字技术股份有限公司 | Led显示屏调节系统、方法、设备及可读存储介质 |
CN115527485A (zh) * | 2022-10-19 | 2022-12-27 | 惠科股份有限公司 | 显示面板的驱动方法、显示面板和显示面板的调试方法 |
-
2017
- 2017-05-27 CN CN201720613028.1U patent/CN207115972U/zh not_active Withdrawn - After Issue
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106952610A (zh) * | 2017-05-27 | 2017-07-14 | 深圳市明微电子股份有限公司 | 一种led显示屏消影控制电路和方法 |
CN114299853A (zh) * | 2021-12-24 | 2022-04-08 | 杭州海康威视数字技术股份有限公司 | Led显示屏调节系统、方法、设备及可读存储介质 |
CN115527485A (zh) * | 2022-10-19 | 2022-12-27 | 惠科股份有限公司 | 显示面板的驱动方法、显示面板和显示面板的调试方法 |
CN115527485B (zh) * | 2022-10-19 | 2023-09-05 | 惠科股份有限公司 | 显示面板的驱动方法、显示面板和显示面板的调试方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106952610A (zh) | 一种led显示屏消影控制电路和方法 | |
CN207115972U (zh) | 一种led显示屏消影控制电路 | |
CN105185293B (zh) | 一种显示面板、其驱动方法及显示装置 | |
CN103489408B (zh) | 显示屏驱动控制电路和显示屏 | |
CN108281124A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN109166532A (zh) | 一种背光源的调光控制系统、调光控制方法及显示装置 | |
CN102522063A (zh) | 一种消除led动态显示残影的led显示系统 | |
CN105161053B (zh) | 一种防拖影行扫控制芯片及防拖影led显示电路 | |
CN202383980U (zh) | 一种消除led动态显示残影的led显示系统 | |
CN104409056A (zh) | 一种扫描驱动电路 | |
CN108022964A (zh) | Oled显示面板及oled显示器 | |
CN105185299A (zh) | 一种led显示灰度补偿驱动装置、系统及其方法 | |
CN107731180A (zh) | 栅极驱动电路 | |
CN104966505A (zh) | 削角电路、具有该电路的液晶显示装置及驱动方法 | |
CN206096714U (zh) | 一种显示面板和显示装置 | |
CN104599628A (zh) | 发光元件阵列广告牌与其中的列开关电路及其控制方法 | |
CN108320701B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN102214436A (zh) | 反相器电路和显示装置 | |
CN103927993A (zh) | 显示屏背光控制电路、方法及显示设备 | |
CN107230449A (zh) | 像素单元电路、驱动方法、像素电路和显示装置 | |
CN101815179A (zh) | Cmos图像传感器 | |
CN108052041A (zh) | 远程开关机控制装置及系统 | |
CN108665837A (zh) | 扫描驱动电路及其驱动方法和平板显示装置 | |
CN207938294U (zh) | 一种led驱动显示电路 | |
CN208422358U (zh) | Led显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20180316 Effective date of abandoning: 20230523 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20180316 Effective date of abandoning: 20230523 |
|
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned |