CN206193605U - 一种cpu核心模块主板 - Google Patents

一种cpu核心模块主板 Download PDF

Info

Publication number
CN206193605U
CN206193605U CN201621106414.3U CN201621106414U CN206193605U CN 206193605 U CN206193605 U CN 206193605U CN 201621106414 U CN201621106414 U CN 201621106414U CN 206193605 U CN206193605 U CN 206193605U
Authority
CN
China
Prior art keywords
way
cpu
types
220pin
holding wires
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201621106414.3U
Other languages
English (en)
Inventor
魏廷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xi'an Ding Ding Industrial Intelligent Technology Co Ltd
Original Assignee
Xi'an Ding Ding Industrial Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xi'an Ding Ding Industrial Intelligent Technology Co Ltd filed Critical Xi'an Ding Ding Industrial Intelligent Technology Co Ltd
Priority to CN201621106414.3U priority Critical patent/CN206193605U/zh
Application granted granted Critical
Publication of CN206193605U publication Critical patent/CN206193605U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Bus Control (AREA)

Abstract

本实用新型提供一种CPU核心模块主板,包括电路板,该电路板上设有一个T1042型CPU和一个220pin连接器,其中T1042型CPU和220pin连接器之间设有一路PCIE×4信号线和三路PCIE×1信号线;T1042型CPU还分别通过两路RGMII信号线连接有两个88E1111芯片,两个88E1111芯片分别通过两路千兆网络信号线与220pin连接器连接。本实用新型提供的CPU核心模块主板,以NXP公司提供的T1042型CPU为平台,支持多种信号接口,可以搭配多种实时操作系统,从而可以满足客户不同应用场景的需求,方便实用。

Description

一种CPU核心模块主板
技术领域
本实用新型涉及计算机设备技术领域,尤其涉及一种CPU核心模块主板。
背景技术
目前,现有技术中通常使用的是基于X86架构的comE核心模块,该comE核心模块是国际工业电气协会定义的计算机标准模块,是一个以全新的高速计算机接口为主的标准,支持PCIE、SATA、千兆网口、USB以及GPIO信号等,但是其在尺寸为长84cm、宽55cm的主板上定义的信号最多只能支持6个PCIEx1总线和1路千兆网络。
恩智浦公司(NXP)推出了T1042型CPU,为满足不同客户在不同应用场景的需求,以及对PCIEx1总线和千兆网络等的需求,急需要研发出一款基于T1042型CPU的CPU核心模块主板,以满足使用需求。
实用新型内容
本实用新型提供一种CPU核心模块主板,以解决现有技术中没有满足客户需求的基于T1042型CPU的CPU核心模块主板的问题。
本实用新型提供一种CPU核心模块主板,包括电路板,所述电路板上设有一个T1042型CPU和一个220pin连接器,所述T1042型CPU和所述220pin连接器之间设有一路PCIE×4信号线和三路PCIE×1信号线;所述T1042型CPU还分别通过两路RGMII信号线连接有两个88E1111芯片,两个所述88E1111芯片分别通过两路千兆网络信号线与所述220pin连接器连接。
作为本实用新型的优选方式,所述T1042型CPU和所述220pin连接器之间还设有两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线。
作为本实用新型的优选方式,所述T1042型CPU还分别通过一路TDMA信号线连接有一个DS90C387芯片,所述DS90C387芯片通过一路LVDS信号线与所述220pin连接器连接。
作为本实用新型的优选方式,所述T1042型CPU还通过一路DDR4信号线连接有内存颗粒。
作为本实用新型的优选方式,所述T1042型CPU还通过一路SATA信号线连接有一个SM631G16BA芯片。
作为本实用新型的优选方式,所述T1042型CPU还通过一路JTAG信号线连接有一个COP CONN连接器。
作为本实用新型的优选方式,所述T1042型CPU还通过一路IFC信号线连接有一个Nor Flash芯片和一个Nand Flash芯片。
作为本实用新型的优选方式,所述T1042型CPU还通过一路SPI信号线连接有一个SPI Flash芯片。
本实用新型提供的一种CPU核心模块主板,以NXP公司提供的基于PowerPC架构的T1042型CPU为平台,能够支持更多的PCIEx1总线和千兆网络,并能够进一步扩展出多种信号接口,可以搭配多种实时操作系统,从而可以满足客户不同应用场景的需求,方便实用。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的一种CPU核心模块主板的结构示意图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。
参照图1所示,本实用新型实施例公开了一种CPU核心模块主板,以NXP公司提供的T1042型CPU为平台,能够支持更多的PCIEx1总线和千兆网络,并能够进一步扩展出多种信号接口。
具体地,该主板包括一个电路板,该电路板上设有一个T1042型CPU和一个220pin连接器,其中T1042型CPU和220pin连接器之间设有一路PCIE×4信号线和三路PCIE×1信号线。另外,T1042型CPU还分别通过两路RGMII信号线连接有两个88E1111芯片,这两个88E1111芯片又分别通过两路千兆网络信号线与220pin连接器连接。
通过设置T1042型CPU和220pin连接器,可以实现本实施例提供的基于T1042型CPU的CPU核心模块主板与外围扩展主板的连接。
进一步地,在T1042型CPU和220pin连接器之间设置一路PCIE×4信号线和三路PCIE×1信号线,总共七路PCIE×1信号线,比原有comE核心模块定义的六路PCIE×1信号线多出一路,从而本实施例提供的CPU核心模块主板可以外扩一个PCIEx4接口和三个PCIEx1接口。其中,设置的PCIEx4接口可以进一步外接显卡或者万兆网卡,设置的PCIEx1接口可以外接网卡、声卡、通讯接口卡以及可编程定制卡等,满足多种使用需求。
进一步地,通过两个88E1111芯片将两路RGMII信号转换成两路千兆网络,比原有comE核心模块定义的一路千兆网络多出一路,从而本实施例提供的CPU核心模块主板可以外扩两个千兆网络接口。该CPU核心模块主板与外围扩展主板通信时,当其中一路千兆网络因为不可控因素断开时,另一路千兆网络可以实时地实现断开那一路千兆网络的功能。两个千兆网络接口可以实现冗余、双保险的功能。
在上述实施例的基础上,T1042型CPU和220pin连接器之间还设有两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线。
通过在T1042型CPU和220pin连接器之间另外设置两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线,从而本实施例提供的CPU核心模块主板可以外扩两个USB接口,两个RS232接口以及两个I2C通信接口。该CPU核心模块主板与外围扩展主板通信时,两个USB接口、两个RS232接口以及两个I2C通信接口可以实现冗余、双保险的功能。
在上述实施例的基础上,T1042型CPU还分别通过一路TDMA信号线连接有一个DS90C387芯片,DS90C387芯片通过一路LVDS信号线与220pin连接器连接。
通过一个DS90C387芯片将一路TDMA信号转换成LVDS信号,从而本实施例提供的CPU核心模块主板可以外扩一个LVDS接口。基于该LVDS接口,可以在显示屏上实现一个可操作图形界面。
在上述实施例的基础上,T1042型CPU还通过一路DDR4信号线连接有内存颗粒。
T1042型CPU通过一路DDR4信号线连接有2GB容量的内存颗粒,可以使本实施例提供的CPU核心模块主板本身具有2GB容量的内存。
在上述实施例的基础上,T1042型CPU还通过一路SATA信号线连接有一个SM631G16BA芯片。
T1042型CPU通过一路SATA信号线连接有16GB容量的SM631G16BA芯片,可以使本实施例提供的CPU核心模块主板本身具有16GB容量SATA硬盘的存储能力。
在上述实施例的基础上,T1042型CPU还通过一路JTAG信号线连接有一个COP CONN连接器。
T1042型CPU通过一路JTAG信号线连接有一个两排(每排8脚)的COP CONN连接器,可以方便地对本实施例提供的CPU核心模块主板进行调试。
在上述实施例的基础上,T1042型CPU还通过一路IFC信号线连接有一个Nor Flash芯片和一个Nand Flash芯片。
T1042型CPU通过一路IFC信号线分别连接有一个128MB容量的Nor Flash芯片和一个1GB容量的Nand Flash芯片,可以使本实施例提供的CPU核心模块主板本身具有128MB容量Nor Flash和1GB容量Nand Flash的存储能力。
在上述实施例的基础上,T1042型CPU还通过一路SPI信号线连接有一个SPI Flash芯片。
T1042型CPU通过一路SPI信号线连接有一个64MB容量的SPI Flash芯片,可以使本实施例提供的CPU核心模块主板本身具有64MB容量SPI Flash存储能力。
本实用新型提供的CPU核心模块主板,以NXP公司提供的基于PowerPC架构的T1042型CPU为平台,能够支持更多的PCIEx1总线和千兆网络,并能够进一步扩展出多种信号接口,可以搭配多种实时操作系统,从而可以满足客户不同应用场景的需求,方便实用。
以上所述仅为本实用新型的较佳实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (8)

1.一种CPU核心模块主板,其特征在于,包括电路板,所述电路板上设有一个T1042型CPU和一个220pin连接器,所述T1042型CPU和所述220pin连接器之间设有一路PCIE×4信号线和三路PCIE×1信号线;所述T1042型CPU还分别通过两路RGMII信号线连接有两个88E1111芯片,两个所述88E1111芯片分别通过两路千兆网络信号线与所述220pin连接器连接。
2.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU和所述220pin连接器之间还设有两路USB2.0信号线、两路RS232串口信号线和两路I2C信号线。
3.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU还分别通过一路TDMA信号线连接有一个DS90C387芯片,所述DS90C387芯片通过一路LVDS信号线与所述220pin连接器连接。
4.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU还通过一路DDR4信号线连接有内存颗粒。
5.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU还通过一路SATA信号线连接有一个SM631G16BA芯片。
6.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU还通过一路JTAG信号线连接有一个COP CONN连接器。
7.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU还通过一路IFC信号线连接有一个Nor Flash芯片和一个Nand Flash芯片。
8.根据权利要求1所述的CPU核心模块主板,其特征在于,所述T1042型CPU还通过一路SPI信号线连接有一个SPI Flash芯片。
CN201621106414.3U 2016-10-09 2016-10-09 一种cpu核心模块主板 Expired - Fee Related CN206193605U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621106414.3U CN206193605U (zh) 2016-10-09 2016-10-09 一种cpu核心模块主板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621106414.3U CN206193605U (zh) 2016-10-09 2016-10-09 一种cpu核心模块主板

Publications (1)

Publication Number Publication Date
CN206193605U true CN206193605U (zh) 2017-05-24

Family

ID=58730400

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621106414.3U Expired - Fee Related CN206193605U (zh) 2016-10-09 2016-10-09 一种cpu核心模块主板

Country Status (1)

Country Link
CN (1) CN206193605U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107861565A (zh) * 2017-10-23 2018-03-30 天津市英贝特航天科技有限公司 一种基于龙芯处理器的计算机控制系统

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107861565A (zh) * 2017-10-23 2018-03-30 天津市英贝特航天科技有限公司 一种基于龙芯处理器的计算机控制系统

Similar Documents

Publication Publication Date Title
CN104021107A (zh) 一种支持NVMe PCIE SSD系统设计方法
CN203870529U (zh) 通用串行总线服务器
CN209044589U (zh) 一种三槽位pcie扩展装置
CN104123213A (zh) 一种sas硬盘背板远程管理系统
CN204256732U (zh) 基于PCI-Express接口的高速数据传输装置
CN107645457A (zh) 一种PCIe交换机系统和方法
CN107943733A (zh) 一种单板间并行总线的互联方法
CN206193605U (zh) 一种cpu核心模块主板
CN105279123A (zh) 双冗余1553b总线的串口转换结构及转换方法
CN106407150A (zh) 一种基于COM‑Express的1553B总线协议模块
CN107168911A (zh) 一种用于处理器的pcie扩展方法以及扩展设备
CN109240957A (zh) 一种m.2硬盘接口转usb接口电路及转换方法
CN208046756U (zh) 视频显示处理装置
CN215679358U (zh) 基于zynq芯片的超高速信息采集与存储设备
CN209560534U (zh) 一种支持PCIe M.2 SSD的转接卡
CN205809774U (zh) 一种服务器及其内部的服务器主板
CN206193764U (zh) 一种cpu模块功能测试主板
CN209313953U (zh) 一种星载成像设备数据传输与采集系统
CN107705388A (zh) 一种基于RapidIO总线的防护记录器
CN208654871U (zh) 用于航空无人机记录仪的电路板及航空无人机记录仪
CN209248518U (zh) 一种固态硬盘扩展板卡及服务器
CN209086914U (zh) 多usb接口及多pci-e扩展接口的工控主板
CN113268445A (zh) 一种基于vpx架构的国产双控混合存储控制模块实现方法
CN202551030U (zh) 蓝牙适配器及蓝牙通信系统
CN204203965U (zh) 一种用于便携式地面测试设备的数据传输板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170524

Termination date: 20191009