CN206149237U - 一种多路差分信号转ttl电平信号的转换及防护系统 - Google Patents

一种多路差分信号转ttl电平信号的转换及防护系统 Download PDF

Info

Publication number
CN206149237U
CN206149237U CN201621178617.3U CN201621178617U CN206149237U CN 206149237 U CN206149237 U CN 206149237U CN 201621178617 U CN201621178617 U CN 201621178617U CN 206149237 U CN206149237 U CN 206149237U
Authority
CN
China
Prior art keywords
row
differential signal
input pin
conversion chip
road
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201621178617.3U
Other languages
English (en)
Inventor
张丽丽
屈乐乐
白玉
贾亮
赵晨光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenyang Aerospace University
Original Assignee
Shenyang Aerospace University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenyang Aerospace University filed Critical Shenyang Aerospace University
Priority to CN201621178617.3U priority Critical patent/CN206149237U/zh
Application granted granted Critical
Publication of CN206149237U publication Critical patent/CN206149237U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

一种多路差分信号转TTL电平信号的转换及防护系统,包括差分信号接收保护电路单元和差分信号转TTL电平信号转换单元;差分信号接收保护电路单元包括第一电阻排、第二电阻排、第三电阻排、第四电阻排、第一耦合电阻、第二耦合电阻、第三耦合电阻、第四耦合电阻、第五耦合电阻、第六耦合电阻、第七耦合电阻、第八耦合电阻、第一排式瞬态抑制器、第二排式瞬态抑制器、第三排式瞬态抑制器和第四排式瞬态抑制器,差分信号转TTL电平信号转换单元包括第一转换芯片和第二转换芯片;本实用新型解决因远程设备控制在远距离的传输时由于抗干扰能力差受到外部因素的干扰,适于远距离传输多路差分信号、接收TTL电平信号仪器之间的电平信号转换设备。

Description

一种多路差分信号转TTL电平信号的转换及防护系统
技术领域
本实用新型属于电子应用技术领域,具体涉及到一种多路差分信号转TTL电平信号的转换及防护系统。
背景技术
近年来,随着远程设备控制的需求,使得多种多路信号需要远距离的传输,这就造成了各种信号电平之间的转换也越来越多。TTL电平信号在远距离传输时由于抗干扰能力差,容易受到外部因素的干扰,传输距离非常有限,一般在9600bps传输率时传输距离不超过5米。
差分信号在远距离传输遇到外部干扰信号时,干扰信号同时作用在两根信号线上,只要保证两路信号线之间的电平差值,就可以保证某条信号的电平高于另一条时为1,反之为0,有效抵抗了长距离传输时的外部干扰。
因此差分信号弥补了TTL电平信号在远距离传输时的使用限制,为了满足接收信号为多路TTL电平信号的仪器能够在远程控制中得到应用,就需要设计一种多路差分信号转换成TTL电平信号时所采用的转换及防护系统。
发明内容
本实用新型的目的是提出一种多路差分信号转TTL电平信号的转换及防护系统防护系统,以此来解决因远程设备控制在远距离的传输时由于抗干扰能力差受到外部因素的干扰,适用于各种远距离传输多路差分信号、接收TTL电平信号仪器之间的电平信号转换设备。
本实用新型是通过以下技术方案来实现的:一种多路差分信号转TTL电平信号的防护系统,包括差分信号接收保护电路单元和差分信号转TTL电平信号转换单元;
所述差分信号接收保护电路单元包括第一电阻排、第二电阻排、第三电阻排、第四电阻排、第一耦合电阻、第二耦合电阻、第三耦合电阻、第四耦合电阻、第五耦合电阻、第六耦合电阻、第七耦合电阻、第八耦合电阻、第一排式瞬态抑制器、第二排式瞬态抑制器、第三排式瞬态抑制器和第四排式瞬态抑制器;
所述差分信号转TTL电平信号转换单元包括第一转换芯片和第二转换芯片;
接收外部多路差分信号后,通过所述差分信号接收保护电路单元和差分信号转TTL电平信号转换单元将多路差分信号转换为TTL电平信号输出;
差分信号接收保护电路单元的电路连接关系:第1路差分信号1+分别接入到第一电阻排的输入脚8、第一耦合电阻的一端、第一排式瞬态抑制器的输入脚8上;第1路差分信号1-分别接入到第一电阻排的输入脚7、第一耦合电阻的另一端、第一排式瞬态抑制器的输入脚7上;
第2路差分信号2+分别接入到第一电阻排的输入脚6、第二耦合电阻的一端、第一排式瞬态抑制器的输入脚6上;第2路差分信号2-分别接入到第一电阻排的输入脚5、第二耦合电阻的另一端、第一排式瞬态抑制器的输入脚5上;
第3路差分信号3+分别接入到第二电阻排的输入脚8、第三耦合电阻的一端、第二排式瞬态抑制器的输入脚8上;第3路差分信号3-分别接入到第二电阻排的输入脚7、第三耦合电阻的另一端、第二排式瞬态抑制器的输入脚7上;
第4路差分信号4+分别接入到第二电阻排的输入脚6、第四耦合电阻的一端、第二排式瞬态抑制器的输入脚6上;第4路差分信号4-分别接入到第二电阻排的输入脚5、第四耦合电阻的另一端、第二排式瞬态抑制器的输入脚5上;
第5路差分信号5+分别接入到第三电阻排的输入脚7、第五耦合电阻的一端、第三排式瞬态抑制器的输入脚7上;第5路差分信号5-分别接入到第三电阻排的输入脚8、第五耦合电阻的另一端、第三排式瞬态抑制器的输入脚8上;
第6路差分信号6+分别接入到第三电阻排的输入脚5、第六耦合电阻的一端、第三排式瞬态抑制器的输入脚5上;第6路差分信号6-分别接入到第三电阻排的输入脚6、第六耦合电阻的另一端、第三排式瞬态抑制器的输入脚6上;
第7路差分信号7+分别接入到第四电阻排的输入脚7、第七耦合电阻的一端、第四排式瞬态抑制器的输入脚7上;第7路差分信号7-分别接入到第四电阻排的输入脚8、第七耦合电阻的另一端、第四排式瞬态抑制器的输入脚8上;
第8路差分信号8+分别接入到第四电阻排的输入脚5、第八耦合电阻的一端、第四排式瞬态抑制器的输入脚5上;第8路差分信号8-分别接入到第四电阻排的输入脚6、第八耦合电阻的另一端、第四排式瞬态抑制器的输入脚6上;
差分信号转TTL电平信号转换单元的电路连接关系:第1路差分信号1+接入到第一转换芯片的引脚1A上,第1路差分信号1-接入到第一转换芯片的引脚1B上,并由第一转换芯片的1Y引脚输出第1路TTL电平信号1;第2路差分信号2+接入到第一转换芯片的引脚2A上,第1路差分信号2-接入到第一转换芯片的引脚2B上,并由第一转换芯片的2Y引脚输出第2路TTL电平信号2;第3路差分信号3+接入到第一转换芯片的引脚4 A上,第3路差分信号3-接入到第一转换芯片的引脚4B上,并由第一转换芯片的4Y引脚输出第1路TTL电平信号3;第4路差分信号4+接入到第一转换芯片的引脚3A上,第1路差分信号4-接入到第一转换芯片的引脚3B上,并由第一转换芯片的3Y引脚输出第1路TTL电平信号4;第5路差分信号5+接入到第二转换芯片的引脚2A上,第5路差分信号5-接入到第二转换芯片的引脚2B上,并由第二转换芯片的2Y引脚输出第5路TTL电平信号5;第6路差分信号6+接入到第二转换芯片的引脚1A上,第6路差分信号6-接入到第二转换芯片的引脚1B上,并由第二转换芯片的1Y引脚输出第6路TTL电平信号6;第7路差分信号7+接入到第二转换芯片的引脚3A上,第7路差分信号7-接入到第二转换芯片的引脚3B上,并由第二转换芯片的3Y引脚输出第7路TTL电平信号7;第8路差分信号8+接入到第二转换芯片的引脚4A上,第8路差分信号8-接入到第二转换芯片的引脚4B上,并由第二转换芯片的4Y引脚输出第8路TTL电平信号8。
作为一种优选的技术方案,根据权利要求1所述的一种多路差分信号转TTL电平信号的防护系统,其特征在于:所述第一电阻排、第二电阻排、第三电阻排和第四电阻排均设置为1kΩ的封装为SO8的电阻排。
作为一种优选的技术方案,所述第一耦合电阻、第二耦合电阻、第三耦合电阻、第四耦合电阻、第五耦合电阻、第六耦合电阻、第七耦合电阻和第八耦合电阻均设置为阻值为120Ω的封装为0805的电阻。
作为一种优选的技术方案,所述第一排式瞬态抑制器、第二排式瞬态抑制器、第三排式瞬态抑制器和第四排式瞬态抑制器均选用PHLI公司生产的封装为SO8、规格型号为SMDA12C的排式瞬态抑制器。
作为一种优选的技术方案,所述第一转换芯片和第二转换芯片均选用AMD公司生产的封装为DIP-16、规格型号为AM26LS32的差分信号转换芯片。
作为一种优选的技术方案,所述第一电阻排、第二电阻排的输入脚1和输入脚3均接+5V电源形成上拉电阻,且输入脚2和输入脚4均接电源地形成下拉电阻,所述第三电阻排和第四电阻排的输入脚2和输入脚4均接+5V电源形成上拉电阻,且输入脚1和输入脚3均接电源地形成下拉电阻,所述第一排式瞬态抑制器、第二排式瞬态抑制器、第三排式瞬态抑制器和第四排式瞬态抑制器的输入脚1、输入脚2、输入脚3和输入脚4均接电源地形成续流回路。
作为一种优选的技术方案,所述第一转换芯片和第二转换芯片的输入引脚4均外接+5V电源,所述第一转换芯片和第二转换芯片的输入引脚12均接电源地。
本实用新型的电阻排用于上拉电压,防止该信号电压值在传输过程中变低而导致转换芯片不能识别。
本实用新型的耦合电阻是用于匹配差分信号,连接于正负差分信号之间。
本实用新型的瞬态抑制器是对信号电压值的稳压滤波,防止该信号电压值过高而损坏转换芯片。
本实用新型在外接+5V电源信号作用下,接收外部多路差分信号后,通过差分信号接收保护电路单元以防止外来差分信号过压、过流损坏差分信号转TTL电平信号转换单元,多路差分信号通过差分信号转TTL电平信号转换单元的转换,将差分信号转换为TTL电平信号输出。
与现有技术相比较,本实用新型的有意效果在于:(1)本实用新型解决因远程设备控制在远距离的传输时由于抗干扰能力差受到外部因素的干扰,广泛适用于各种远距离传输多路差分信号、接收TTL电平信号仪器之间的电平信号转换设备;(2)本实用新型不仅完全开发了转换芯片(19)的实用价值,同时很好地对其进行了过压保护,使其能够可靠地将多路差分信号转换为TTL电平信号;(3)本实用新型结构简单、外接信号资源丰富,同时节省了硬件资源;(4)输出信号稳定,抖动小,性能良好,可靠性高,使用性能灵活。
附图说明
图1是多路差分信号转TTL电平信号的结构框图;
图2是图1中差分信号接收保护电路单元的连接示意图;
图3是图1中差分信号转TTL电平信号转换单元的连接示意图。
图中序号说明:1为差分信号接收保护电路单元,2为差分信号转TTL电平信号转换单元, 3第一电阻排,4第二电阻排,5第三电阻排,6第四电阻排,7第一耦合电阻,8第二耦合电阻,9第三耦合电阻,10第四耦合电阻,11第五耦合电阻,12第六耦合电阻,13第七耦合电阻,14第八耦合电阻,15第一排式瞬态抑制器,16第二排式瞬态抑制器,17第三排式瞬态抑制器,18第四排式瞬态抑制器,19第一转换芯片,20第二转换芯片。
具体实施方式
下面结合附图和具体实施例对本实用新型的技术方案进行详细的描述,以便进一步了解本实用新型,但并非作为本实用新型所附权利要求保护范围的限制。
结合图1、图2和图3:一种多路差分信号转TTL电平信号的防护系统,包括差分信号接收保护电路单元1和差分信号转TTL电平信号转换单元2;
所述差分信号接收保护电路单元1包括第一电阻排3、第二电阻排4、第三电阻排5、第四电阻排6、第一耦合电阻7、第二耦合电阻8、第三耦合电阻9、第四耦合电阻10、第五耦合电阻11、第六耦合电阻12、第七耦合电阻13、第八耦合电阻14、第一排式瞬态抑制器15、第二排式瞬态抑制器16、第三排式瞬态抑制器17和第四排式瞬态抑制器18
所述差分信号转TTL电平信号转换单元2包括第一转换芯片19和第二转换芯片20;
接收外部多路差分信号后,通过所述差分信号接收保护电路单元1和差分信号转TTL电平信号转换单元2将多路差分信号转换为TTL电平信号输出;
差分信号接收保护电路单元1的电路连接关系:第1路差分信号1+分别接入到第一电阻排3的输入脚8、第一耦合电阻7的一端、第一排式瞬态抑制器15的输入脚8上;第1路差分信号1-分别接入到第一电阻排3的输入脚7、第一耦合电阻7的另一端、第一排式瞬态抑制器15的输入脚7上;
第2路差分信号2+分别接入到第一电阻排3的输入脚6、第二耦合电阻8的一端、第一排式瞬态抑制器15的输入脚6上;第2路差分信号2-分别接入到第一电阻排3的输入脚5、第二耦合电阻8的另一端、第一排式瞬态抑制器15的输入脚5上;
第3路差分信号3+分别接入到第二电阻排4的输入脚8、第三耦合电阻9的一端、第二排式瞬态抑制器16的输入脚8上;第3路差分信号3-分别接入到第二电阻排4的输入脚7、第三耦合电阻9的另一端、第二排式瞬态抑制器16的输入脚7上;
第4路差分信号4+分别接入到第二电阻排4的输入脚6、第四耦合电阻10的一端、第二排式瞬态抑制器16的输入脚6上;第4路差分信号4-分别接入到第二电阻排4的输入脚5、第四耦合电阻10的另一端、第二排式瞬态抑制器16的输入脚5上;
第5路差分信号5+分别接入到第三电阻排5的输入脚7、第五耦合电阻11的一端、第三排式瞬态抑制器17的输入脚7上;第5路差分信号5-分别接入到第三电阻排5的输入脚8、第五耦合电阻11的另一端、第三排式瞬态抑制器17的输入脚8上;
第6路差分信号6+分别接入到第三电阻排5的输入脚5、第六耦合电阻12的一端、第三排式瞬态抑制器17的输入脚5上;第6路差分信号6-分别接入到第三电阻排5的输入脚6、第六耦合电阻12的另一端、第三排式瞬态抑制器17的输入脚6上;
第7路差分信号7+分别接入到第四电阻排6的输入脚7、第七耦合电阻13的一端、第四排式瞬态抑制器18的输入脚7上;第7路差分信号7-分别接入到第四电阻排6的输入脚8、第七耦合电阻13的另一端、第四排式瞬态抑制器18的输入脚8上;
第8路差分信号8+分别接入到第四电阻排6的输入脚5、第八耦合电阻14的一端、第四排式瞬态抑制器18的输入脚5上;第8路差分信号8-分别接入到第四电阻排6的输入脚6、第八耦合电阻14的另一端、第四排式瞬态抑制器18的输入脚6上;
差分信号转TTL电平信号转换单元的电路连接关系:第1路差分信号1+接入到第一转换芯片19的引脚1A上,第1路差分信号1-接入到第一转换芯片19的引脚1B上,并由第一转换芯片19的1Y引脚输出第1路TTL电平信号1;第2路差分信号2+接入到第一转换芯片19的引脚2A上,第1路差分信号2-接入到第一转换芯片19的引脚2B上,并由第一转换芯片19的2Y引脚输出第2路TTL电平信号2;第3路差分信号3+接入到第一转换芯片19的引脚4A上,第3路差分信号3-接入到第一转换芯片19的引脚4B上,并由第一转换芯片19的4Y引脚输出第1路TTL电平信号3;第4路差分信号4+接入到第一转换芯片19的引脚3A上,第1路差分信号4-接入到第一转换芯片19的引脚3B上,并由第一转换芯片19的3Y引脚输出第1路TTL电平信号4;第5路差分信号5+接入到第二转换芯片20的引脚2A上,第5路差分信号5-接入到第二转换芯片20的引脚2B上,并由第二转换芯片20的2Y引脚输出第5路TTL电平信号5;第6路差分信号6+接入到第二转换芯片20的引脚1A上,第6路差分信号6-接入到第二转换芯片20的引脚1B上,并由第二转换芯片20的1Y引脚输出第6路TTL电平信号6;第7路差分信号7+接入到第二转换芯片20的引脚3A上,第7路差分信号7-接入到第二转换芯片20的引脚3B上,并由第二转换芯片20的3Y引脚输出第7路TTL电平信号7;第8路差分信号8+接入到第二转换芯片20的引脚4A上,第8路差分信号8-接入到第二转换芯片20的引脚4B上,并由第二转换芯片20的4Y引脚输出第8路TTL电平信号8;
作为一种优选的技术方案,根据权利要求1所述的一种多路差分信号转TTL电平信号的防护系统,其特征在于:所述第一电阻排3、第二电阻排4、第三电阻排5和第四电阻排6均设置为1kΩ的封装为SO8的电阻排。
作为一种优选的技术方案,所述第一耦合电阻7、第二耦合电阻8、第三耦合电阻9、第四耦合电阻10、第五耦合电阻11、第六耦合电阻12、第七耦合电阻13和第八耦合电阻14均设置为阻值为120Ω的封装为0805的电阻。
作为一种优选的技术方案,所述第一排式瞬态抑制器15、第二排式瞬态抑制器16、第三排式瞬态抑制器17和第四排式瞬态抑制器18均选用PHLI公司生产的封装为SO8、规格型号为SMDA12C的排式瞬态抑制器。
作为一种优选的技术方案,所述第一转换芯片19和第二转换芯片20均选用AMD公司生产的封装为DIP-16、规格型号为AM26LS32的差分信号转换芯片。
作为一种优选的技术方案,所述第一电阻排3、第二电阻排4的输入脚1和输入脚3均接+5V电源形成上拉电阻,且输入脚2和输入脚4均接电源地形成下拉电阻,所述第三电阻排5和第四电阻排6的输入脚2和输入脚4均接+5V电源形成上拉电阻,且输入脚1和输入脚3均接电源地形成下拉电阻,所述第一排式瞬态抑制器15、第二排式瞬态抑制器16、第三排式瞬态抑制器17和第四排式瞬态抑制器18的输入脚1、输入脚2、输入脚3和输入脚4均接电源地形成续流回路。
作为一种优选的技术方案,所述第一转换芯片19和第二转换芯片20的输入引脚4均外接+5V电源,所述第一转换芯片19和第二转换芯片20的输入引脚12均接电源地。
本实用新型的电阻排用于上拉电压,防止该信号电压值在传输过程中变低而导致转换芯片不能识别。
本实用新型的耦合电阻是用于匹配差分信号,连接于正负差分信号之间。
本实用新型的瞬态抑制器是对信号电压值的稳压滤波,防止该信号电压值过高而损坏转换芯片。
本实用新型在外接+5V电源信号作用下,接收外部多路差分信号后,通过差分信号接收保护电路单元以防止外来差分信号过压、过流损坏差分信号转TTL电平信号转换单元,多路差分信号通过差分信号转TTL电平信号转换单元的转换,将差分信号转换为TTL电平信号输出。
在图2中,第1路差分信号1+分别接入到第一电阻排3的输入脚8、第一耦合电阻7的一端、第一排式瞬态抑制器15的输入脚8上;同时, 第1路差分信号1+也接入图3中的第一转换芯片19的引脚1A上;第1路差分信号是要接入图3中的第一转换芯片19的引脚1A上,图2中的电阻排3作用是用于上拉电压,防止该信号电压值在传输过程中变低而导致转换芯片19不能识别,耦合电阻7的作用是用于匹配差分信号,连接于正负差分信号之间;瞬态抑制器15的作用是对信号电压值的稳压滤波,防止该信号电压值过高而损坏转换芯片19。
在图2中,第1路差分信号1-分别接入到第一电阻排3的输入脚7、第一耦合电阻7的另一端、第一排式瞬态抑制器15的输入脚7上;同时, 第1路差分信号1-也接入图3中的第一转换芯片19的引脚1B上。同样对第2路差分信号到第8路差分信号重复同样的操作。
本实用新型解决因远程设备控制在远距离的传输时由于抗干扰能力差受到外部因素的干扰,广泛适用于各种远距离传输多路差分信号、接收TTL电平信号仪器之间的电平信号转换设备。
本实用新型不仅完全开发了转换芯片的实用价值,同时很好地对其进行了过压保护,使其能够可靠地将多路差分信号转换为TTL电平信号。
本实用新型结构简单、外接信号资源丰富,同时节省了硬件资源。
输出信号稳定,抖动小,性能良好,可靠性高,使用性能灵活。
以上显示和描述了本实用新型的基本原理、主要特征和本实用新型的优点。本行业的技术人员应该了解,本实用新型不受上述实施例的限制,上述实施例和说明书中描述的只是说明本实用新型的原理,在不脱离本实用新型精神和范围的前提下本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。本实用新型要求保护范围由所附的权利要求书及其等同物界定。

Claims (7)

1.一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:包括差分信号接收保护电路单元(1)和差分信号转TTL电平信号转换单元(2);
所述差分信号接收保护电路单元(1)包括第一电阻排(3)、第二电阻排(4)、第三电阻排(5)、第四电阻排(6)、第一耦合电阻(7)、第二耦合电阻(8)、第三耦合电阻(9)、第四耦合电阻(10)、第五耦合电阻(11)、第六耦合电阻(12)、第七耦合电阻(13)、第八耦合电阻(14)、第一排式瞬态抑制器(15)、第二排式瞬态抑制器(16)、第三排式瞬态抑制器(17)和第四排式瞬态抑制器(18)
所述差分信号转TTL电平信号转换单元(2)包括第一转换芯片(19)和第二转换芯片(20);
接收外部多路差分信号后,通过所述差分信号接收保护电路单元(1)和差分信号转TTL电平信号转换单元(2)将多路差分信号转换为TTL电平信号输出;
差分信号接收保护电路单元(1)的电路连接关系:第1路差分信号1+分别接入到第一电阻排(3)的输入脚8、第一耦合电阻(7)的一端、第一排式瞬态抑制器(15)的输入脚8上;第1路差分信号1-分别接入到第一电阻排(3)的输入脚7、第一耦合电阻(7)的另一端、第一排式瞬态抑制器(15)的输入脚7上;
第2路差分信号2+分别接入到第一电阻排(3)的输入脚6、第二耦合电阻(8)的一端、第一排式瞬态抑制器(15)的输入脚6上;第2路差分信号2-分别接入到第一电阻排(3)的输入脚5、第二耦合电阻(8)的另一端、第一排式瞬态抑制器(15)的输入脚5上;
第3路差分信号3+分别接入到第二电阻排(4)的输入脚8、第三耦合电阻(9)的一端、第二排式瞬态抑制器(16)的输入脚8上;第3路差分信号3-分别接入到第二电阻排(4)的输入脚7、第三耦合电阻(9)的另一端、第二排式瞬态抑制器(16)的输入脚7上;
第4路差分信号4+分别接入到第二电阻排(4)的输入脚6、第四耦合电阻(10)的一端、第二排式瞬态抑制器(16)的输入脚6上;第4路差分信号4-分别接入到第二电阻排(4)的输入脚5、第四耦合电阻(10)的另一端、第二排式瞬态抑制器(16)的输入脚5上;
第5路差分信号5+分别接入到第三电阻排(5)的输入脚7、第五耦合电阻(11)的一端、第三排式瞬态抑制器(17)的输入脚7上;第5路差分信号5-分别接入到第三电阻排(5)的输入脚8、第五耦合电阻(11)的另一端、第三排式瞬态抑制器(17)的输入脚8上;
第6路差分信号6+分别接入到第三电阻排(5)的输入脚5、第六耦合电阻(12)的一端、第三排式瞬态抑制器(17)的输入脚5上;第6路差分信号6-分别接入到第三电阻排(5)的输入脚6、第六耦合电阻(12)的另一端、第三排式瞬态抑制器(17)的输入脚6上;
第7路差分信号7+分别接入到第四电阻排(6)的输入脚7、第七耦合电阻(13)的一端、第四排式瞬态抑制器(18)的输入脚7上;第7路差分信号7-分别接入到第四电阻排(6)的输入脚8、第七耦合电阻(13)的另一端、第四排式瞬态抑制器(18)的输入脚8上;
第8路差分信号8+分别接入到第四电阻排(6)的输入脚5、第八耦合电阻(14)的一端、第四排式瞬态抑制器(18)的输入脚5上;第8路差分信号8-分别接入到第四电阻排(6)的输入脚6、第八耦合电阻(14)的另一端、第四排式瞬态抑制器(18)的输入脚6上;
差分信号转TTL电平信号转换单元的电路连接关系:同时,将第1路差分信号1+接入到第一转换芯片(19)的引脚1A上,第1路差分信号1-接入到第一转换芯片(19)的引脚1B上,并由第一转换芯片(19)的1Y引脚输出第1路TTL电平信号1;同时,将第2路差分信号2+接入到第一转换芯片(19)的引脚2A上,第1路差分信号2-接入到第一转换芯片(19)的引脚2B上,并由第一转换芯片(19)的2Y引脚输出第2路TTL电平信号2;同时,将第3路差分信号3+接入到第一转换芯片(19)的引脚4A上,第3路差分信号3-接入到第一转换芯片(19)的引脚4B上,并由第一转换芯片(19)的4Y引脚输出第1路TTL电平信号3;同时,将第4路差分信号4+接入到第一转换芯片(19)的引脚3A上,第1路差分信号4-接入到第一转换芯片(19)的引脚3B上,并由第一转换芯片(19)的3Y引脚输出第1路TTL电平信号4;同时,将第5路差分信号5+接入到第二转换芯片(20)的引脚2A上,第5路差分信号5-接入到第二转换芯片(20)的引脚2B上,并由第二转换芯片(20)的2Y引脚输出第5路TTL电平信号5;同时,将第6路差分信号6+接入到第二转换芯片(20)的引脚1A上,第6路差分信号6-接入到第二转换芯片(20)的引脚1B上,并由第二转换芯片(20)的1Y引脚输出第6路TTL电平信号6;同时,将第7路差分信号7+接入到第二转换芯片(20)的引脚3A上,第7路差分信号7-接入到第二转换芯片(20)的引脚3B上,并由第二转换芯片(20)的3Y引脚输出第7路TTL电平信号7;同时,将第8路差分信号8+接入到第二转换芯片(20)的引脚4A上,第8路差分信号8-接入到第二转换芯片(20)的引脚4B上,并由第二转换芯片(20)的4Y引脚输出第8路TTL电平信号8。
2.根据权利要求1所述的一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:所述第一电阻排(3)、第二电阻排(4)、第三电阻排(5)和第四电阻排(6)均设置为1kΩ的封装为SO8的电阻排。
3.根据权利要求1所述的一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:所述第一耦合电阻(7)、第二耦合电阻(8)、第三耦合电阻(9)、第四耦合电阻(10)、第五耦合电阻(11)、第六耦合电阻(12)、第七耦合电阻(13)和第八耦合电阻(14)均设置为阻值为120Ω的封装为0805的电阻。
4.根据权利要求1所述的一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:所述第一排式瞬态抑制器(15)、第二排式瞬态抑制器(16)、第三排式瞬态抑制器(17)和第四排式瞬态抑制器(18)均选用PHLI公司生产的封装为SO8、规格型号为SMDA12C的排式瞬态抑制器。
5.根据权利要求1所述的一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:所述第一转换芯片(19)和第二转换芯片(20)均选用AMD公司生产的封装为DIP-16、规格型号为AM26LS32的差分信号转换芯片。
6.根据权利要求1所述的一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:所述第一电阻排(3)、第二电阻排(4)的输入脚1和输入脚3均接+5V电源形成上拉电阻,且输入脚2和输入脚4均接电源地形成下拉电阻,所述第三电阻排(5)和第四电阻排(6)的输入脚2和输入脚4均接+5V电源形成上拉电阻,且输入脚1和输入脚3均接电源地形成下拉电阻,所述第一排式瞬态抑制器(15)、第二排式瞬态抑制器(16)、第三排式瞬态抑制器(17)和第四排式瞬态抑制器(18)的输入脚1、输入脚2、输入脚3和输入脚4均接电源地形成续流回路。
7.根据权利要求1所述的一种多路差分信号转TTL电平信号的转换及防护系统,其特征在于:所述第一转换芯片(19)和第二转换芯片(20)的输入引脚4均外接+5V电源,所述第一转换芯片(19)和第二转换芯片(20)的输入引脚12均接电源地。
CN201621178617.3U 2016-10-27 2016-10-27 一种多路差分信号转ttl电平信号的转换及防护系统 Expired - Fee Related CN206149237U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621178617.3U CN206149237U (zh) 2016-10-27 2016-10-27 一种多路差分信号转ttl电平信号的转换及防护系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621178617.3U CN206149237U (zh) 2016-10-27 2016-10-27 一种多路差分信号转ttl电平信号的转换及防护系统

Publications (1)

Publication Number Publication Date
CN206149237U true CN206149237U (zh) 2017-05-03

Family

ID=58624416

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621178617.3U Expired - Fee Related CN206149237U (zh) 2016-10-27 2016-10-27 一种多路差分信号转ttl电平信号的转换及防护系统

Country Status (1)

Country Link
CN (1) CN206149237U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115878539A (zh) * 2023-01-31 2023-03-31 北京智芯微电子科技有限公司 串口自适应电路、电子设备和电路板

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115878539A (zh) * 2023-01-31 2023-03-31 北京智芯微电子科技有限公司 串口自适应电路、电子设备和电路板
CN115878539B (zh) * 2023-01-31 2023-05-16 北京智芯微电子科技有限公司 串口自适应电路、电子设备和电路板

Similar Documents

Publication Publication Date Title
CN206149237U (zh) 一种多路差分信号转ttl电平信号的转换及防护系统
CN103795442B (zh) 一种基于ofdm模式调制的低压电力线载波通信电路
JP2008160490A (ja) 電力線通信用acアダプタ及び情報端末
CN108233991B (zh) 一种基于rs485的直流载波通讯系统
CN104283587A (zh) 一种具有共模电流抑制能力的能量与信息时分复合传输系统
CN203933616U (zh) 一种信号传输系统
CN107273330B (zh) 三线制串行通信接口隔离电路模块
CN202550527U (zh) 智能型电机专用驱动器485通信电路
CN205232203U (zh) 一种大功率can总线发送电路
CN208316749U (zh) 一种基于变压器的rs485总线通讯电路
CN205453744U (zh) 一种自收发防雷击的rs-485电路
CN207529181U (zh) 一种rs485通信电路
CN201569170U (zh) 带有错接补救功能的燃气热水器通讯系统
CN206585563U (zh) 一种三相电表宽带载波通信装置
CN221263821U (zh) 具有光耦隔离的rs485通信电路及通信系统
CN201854028U (zh) 带PoE功能的千兆网防雷器
CN105471477A (zh) 一种基于多绕组耦合电感电力线载波通讯系统及方法
CN209545433U (zh) Igbt互锁驱动电路及芯片和电子设备
CN108737237A (zh) 一种基于变压器的rs485总线通讯电路
Despande et al. An adaptive impedance matching technique for narrowband power line communication in residential smart grids
CN205453689U (zh) 一种can蓝牙数据传输装置
CN214751855U (zh) Rs485通信电路及电子设备
CN205792638U (zh) 以太网接口通信模组
CN203206258U (zh) 一种poe设备的保护电路
CN113169922B (zh) 控制器局域网络通信的电路和装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170503

Termination date: 20181027