CN206057764U - 阵列基板和显示装置 - Google Patents
阵列基板和显示装置 Download PDFInfo
- Publication number
- CN206057764U CN206057764U CN201621091012.0U CN201621091012U CN206057764U CN 206057764 U CN206057764 U CN 206057764U CN 201621091012 U CN201621091012 U CN 201621091012U CN 206057764 U CN206057764 U CN 206057764U
- Authority
- CN
- China
- Prior art keywords
- public electrode
- distribution
- sub
- array base
- base palte
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000009826 distribution Methods 0.000 claims abstract description 126
- 230000003068 static effect Effects 0.000 claims abstract description 41
- 238000007599 discharging Methods 0.000 claims description 30
- 238000005516 engineering process Methods 0.000 abstract description 5
- 230000007423 decrease Effects 0.000 abstract description 3
- 239000010409 thin film Substances 0.000 description 10
- 230000010349 pulsation Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 230000005611 electricity Effects 0.000 description 3
- 239000010408 film Substances 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 230000002457 bidirectional effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000011218 segmentation Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000010408 sweeping Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
- H01L27/027—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements specially adapted to provide an electrical current path other than the field effect induced current path
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0292—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using a specific configuration of the conducting means connecting the protective devices, e.g. ESD buses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
- H01L27/1244—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
本实用新型属于显示技术领域,具体涉及一种阵列基板和显示装置。该阵列基板包括公共电极线以及与所述公共电极线连接的公共电极配线,所述公共电极配线包括两段以上公共电极子配线,每一所述公共电极子配线通过第一静电放电单元与功能线连接、并通过第二静电放电单元与所述公共电极线连接,所述公共电极子配线与功能线垂直设置、且与所述公共电极线平行或垂直设置。该阵列基板通过将每个COF对应的显示区域的公共电极配线进行分段或采用多条公共电极子配线设计方式,有效避免了公共电极配线的漏电流流入数据扫描线,或不同数据扫描线之间的电压相互影响;同时避免了公共电极配线的漏电流流入公共电极线,进而避免了引起显示装置的画面显示品质下降。
Description
技术领域
本实用新型属于显示技术领域,具体涉及一种阵列基板和显示装置。
背景技术
在半导体器件中,静电损伤(Electro Static Discharge,简称ESD)是一种常见的不良现象。在薄膜晶体管(Thin Film Transistor,简称TFT)中,静电损伤会导致绝缘介质击穿,引起阈值电压漂移或者栅极和源极、漏极之间的短路。对于包括薄膜晶体管的集成器件如TFT-LCD(Liquid Crystal Display,液晶显示器件),在工作过程中,数据扫描线或栅极扫描线的静电荷积累到一定的程度,分离栅极和源极、漏极的绝缘层就有可能发生击穿,从而导致源极和栅极短路DGS,即使绝缘层没有发生击穿,积累静电也会引起栅极和源极之间的电压差异,导致TFT阈值电压漂移而改变TFT的工作特性。
目前,为了降低静电放电对显示面板的影响,通常采用静电保护电路对TFT-LCD制造过程或工作过程中产生的高压静电进行释放进而保持显示面板内外电荷的均衡。静电放电单元由多个TFT构成,采用如图1所示的显示面板内外电荷均衡的方式,容易出现在静电放电单元的TFT关断后,数据扫描线4/栅极扫描线和公共电极/公共电极配线2上产生漏电流引起电压波动的现象,包括:1)公共电极的漏电流流入公共电极配线,经公共电极配线再流入数据扫描线,造成数据扫描线电压波动,影响显示画面品质;2)数据扫描线或公共电极配线的过多电荷通过静电放电单元流入公共电极线,造成公共电极电压波动,造成Flicker、Cross-Talk或偏绿等不良。
可见,设计一种具有较佳静电放电释放能力、保持稳定电荷的阵列基板成为目前亟待解决的技术问题。
发明内容
本实用新型所要解决的技术问题是针对现有技术中存在的上述不足,提供一种阵列基板和显示装置,至少部分解决阵列基板静电放电释放能力、保持稳定电荷的问题。
解决本实用新型技术问题所采用的技术方案是该阵列基板,包括公共电极线以及与所述公共电极线连接的公共电极配线,所述公共电极配线包括两段以上公共电极子配线,每一所述公共电极子配线通过第一静电放电单元与功能线连接、并通过第二静电放电单元与所述公共电极线连接,所述公共电极子配线与所述功能线垂直设置、且与所述公共电极线平行或垂直设置。
优选的是,所述公共电极配线包括位于同一直线的、分离的多段所述公共电极子配线,所述公共电极子配线的长度小于所述公共电极线与所述公共电极子配线平行部分的长度。
优选的是,所述公共电极配线包括互相平行的多段所述公共电极子配线,最长的所述公共电极子配线的长度等于所述公共电极线与所述公共电极子配线平行部分的长度。
优选的是,所述功能线的数量与所述第一静电放电单元的数量相同。
优选的是,每一所述公共电极子配线与多组所述第一静电放电单元连接,每一组所述第一静电放电单元为至少一个具有双向导通型的静电放电器件;或者为至少两个具有相反导通方向的静电放电器件,具有相反导通方向的两个静电放电器件并联连接。
优选的是,每一所述公共电极子配线上设置有相同组数的所述第一静电放电单元。
优选的是,每一所述公共电极子配线与至少一组所述第二静电放电单元连接,每一组所述第二静电放电单元为一个具有双向导通型的静电放电器件;或者为两个具有相反导通方向的静电放电器件,具有相反导通方向的两个静电放电器件并联连接。
作为一种优选方案,所述功能线为数据扫描线,所述数据扫描线与数据驱动芯片连接,处于同一所述数据驱动芯片的扇出区的所述数据扫描线与同一所述公共电极子配线连接;或者,处于不同所述数据驱动芯片的扇出区中对应位置处的所述数据扫描线与同一所述公共电极子配线连接。
作为一种优选方案,所述功能线为栅极扫描线,所述栅极扫描线与栅极驱动芯片连接,处于同一所述栅极驱动芯片的扇出区的所述栅极扫描线与同一所述公共电极子配线连接;或者,处于不同所述栅极驱动芯片的扇出区中对应位置处的所述栅极扫描线与同一所述公共电极子配线连接。
一种显示装置,包括上述阵列基板。
本实用新型的有益效果是:该阵列基板提供了一种新的静电放电器件的设计结构,通过将每个COF对应的显示区域的公共电极配线进行分段或采用多条公共电极子配线设计方式,有效避免了公共电极配线的漏电流流入数据扫描线,或不同数据扫描线之间的电压相互影响,造成数据扫描线电压波动;或公共电极配线的漏电流流入公共电极线,造成公共电极电压波动,进而避免了引起显示装置的画面显示品质下降。
附图说明
图1为现有技术中阵列基板的局部结构示意图;
图2为本实用新型实施例1中阵列基板的局部结构示意图;
图3为本实用新型实施例2中阵列基板的局部结构示意图;
附图标示中:
1-公共电极线;2-公共电极配线;20-公共电极子配线;31-第一静电放电单元;32-第二静电放电单元;4-数据扫描线;5-dummy线;6-COF区。
具体实施方式
为使本领域技术人员更好地理解本实用新型的技术方案,下面结合附图和具体实施方式对本实用新型阵列基板和显示装置作进一步详细描述。
实施例1:
本实施例提供一种阵列基板,该阵列基板采用静电放电单元疏导数据扫描线和公共电极/公共电极配线上产生的漏电流,从而有效保证显示面板内外电荷均衡。
如图2所示,该阵列基板包括公共电极线1以及与公共电极线1连接的公共电极配线,公共电极配线包括两段以上公共电极子配线20,每一公共电极子配线20通过第一静电放电单元31与功能线连接、并通过第二静电放电单元32与公共电极线1连接,公共电极子配线20与公共电极线1平行设置。该阵列基板通过将公共电极配线进行分段,有效避免了公共电极配线的漏电流过大而流入功能线或公共电极线1,避免造成功能线或公共电极线1的电压波动。
在本实施例的阵列基板中,与静电放电器件相连的公共电极配线的结构中,公共电极配线包括位于同一直线的、分离的多段公共电极子配线20,公共电极子配线20的长度小于公共电极线1与公共电极子配线平行部分的长度。通过将现有技术中一条整的公共电极配线分为几段,减小每一段公共电极子配线20的负荷量,从而分散漏电流的疏导,避免较大的漏电流流入功能线或公共电极线1。
在本实施例的阵列基板中,功能线为数据扫描线4(图2中以S1、S2……Sn-1示出),数据扫描线4与数据驱动芯片连接,数据扫描线4与公共电极子配线20垂直设置,公共电极子配线20与公共电极线1平行设置,且处于同一数据驱动芯片的扇出区的数据扫描线4与同一公共电极子配线20连接。此时,公共电极子配线20与公共电极线1平行设置,将每个COF(Chip On Flex或Chip On Film,常称覆晶薄膜,是一种将驱动IC固定于柔性线路板上的晶粒软膜构装技术),对应的显示区域的数据扫描线4与公共电极子配线20分段连接。
从图2中可见,该阵列基板中还与数据扫描线4平行设置有dummy线5(图2中以dummy示出),dummy线5通常悬置,用于阵列基板中数据扫描线4修补备用或在触控屏中提高触控性。由于本实施例阵列基板中dummy线5的作用与现有技术中dummy线5的作用相同,且结构并不做改动,因此这里不做详述。
优选的是,功能线的数量与第一静电放电单元31的数量相同,使得每一功能线均能得到有效保护。
在图2中,每一公共电极子配线20与多组第一静电放电单元31连接,每一组第一静电放电单元31为至少一个具有双向导通型的静电放电器件;或者为至少两个具有相反导通方向的静电放电器件,具有相反导通方向的两个静电放电器件并联连接。将第一静电放电单元31设置为双向电流疏导功能,能对流经其中的电流,不管是从数据扫描线4至公共电极线1还是从公共电极线1至数据扫描线4的漏电流均能进行有效疏导。
优选的是,每一公共电极子配线20上设置有相同组数的第一静电放电单元31,通过限定与每一公共电极子配线20连接的第一静电放电单元31的数量,保持每一公共电极子配线20的负载均衡。
同样,每一公共电极子配线20与至少一组第二静电放电单元32连接,每一组第二静电放电单元32为一个具有双向导通型的静电放电器件;或者为两个具有相反导通方向的静电放电器件,具有相反导通方向的两个静电放电器件并联连接。将第二静电放电单元32设置为双向电流疏导功能,能对流经其中的电流,不管是从数据扫描线4至公共电极线1还是从公共电极线1至数据扫描线4的漏电流均能进行有效疏导。
容易理解的是,在阵列基板的显示区,包括多个由栅极扫描线和数据扫描线4垂直交叉围成的像素区,像素区内设置有像素薄膜晶体管,同一行像素区中的像素薄膜晶体管与同一栅极扫描线连接,同一列像素区中的像素薄膜晶体管与同一数据扫描线4连接,公共电极子配线20、公共电极线1与栅极扫描线互相平行设置(与数据扫描线4垂直设置)。这样,该阵列基板除公共电极子配线20的结构改变外,其他线结构都与现有技术的对应线结构相同,在达到面板内外电荷平衡的状态下,简化制备工艺。
本实施例的阵列基板,通过将静电放电器件与数据扫描线相连接的公共电极配线进行分段设计,避免过多的电荷积累到公共电极配线,进而通过静电放电器件的薄膜晶体管流入数据扫描线或公共电极线;同时也避免了不同数据扫描线之间的电荷相互影响而造成数据扫描线的电压波动,达到避免数据扫描线或公共电极积累过多的电荷而造成电压波动的目的。
实施例2:
本实施例提供一种阵列基板,该阵列基板采用静电放电单元疏导数据扫描线和公共电极/公共电极配线上产生的漏电流,从而有效保证显示面板内外电荷均衡。与实施例1中的阵列基板不同的是,本实施例中公共电极配线的分段方式不同。
在本实施例的阵列基板中,与静电放电器件相连的公共电极配线结构如图3所示,公共电极配线包括互相平行的多段公共电极子配线20,最长的公共电极子配线20的长度等于公共电极线1与公共电极子配线平行部分的长度。图3中,根据COF区6的设置数量以及静电放电器件的容量,将一条整的公共电极配线分为三条,三条公共电极子配线20的长度大致等于公共电极线的横向长度。每一公共电极子配线20根据与COF区6连接的功能线的位置,长度稍有不同(例如图2中位于最上方的一条公共电极子配线20长度最长,位于最下方的一条公共电极子配线20长度最短,居于二者之间的公共电极子配线20长度居中)。通过将一条整的公共电极配线分为几条,减小每一条公共电极子配线20的负荷量,从而分散漏电流的疏导,避免较大的漏电流流入功能线或公共电极线1。
在本实施例的阵列基板中,功能线为数据扫描线4,数据扫描线4与数据驱动芯片连接,处于不同数据驱动芯片的扇出区中对应位置处的数据扫描线4与同一公共电极子配线20连接。此时,公共电极子配线20与公共电极线1平行设置,将每个COF区6对应的显示区域的数据扫描线4与公共电极子配线20分段连接。
本实施例阵列基板的静电放电器件的设置与实施例1中静电放电器件的设置相同,以及其他结构的设置与实施例1中对应结构的设置相同,这里不再详述。
优选的是,功能线的数量与第一静电放电单元31的数量相同,使得每一功能线均能得到有效保护。
本实施例的阵列基板,通过将静电放电器件与数据扫描线相连接的公共电极配线细分为多条(例如图3所示的三条)公共电极配线的设计方式,避免过多的电荷积累到公共电极配线,进而通过静电放电器件的薄膜晶体管流入数据扫描线或公共电极线;同时也避免了不同数据扫描线之间的电荷相互影响而造成数据扫描线的电压波动,达到避免数据扫描线或公共电极积累过多的电荷而造成电压波动的目的。
实施例3:
本实施例提供一种阵列基板,该阵列基板采用静电放电单元疏导栅极扫描线和公共电极/公共电极配线上产生的漏电流,从而有效保证显示面板内外电荷均衡。
该阵列基板包括公共电极线以及与公共电极线连接的公共电极配线,公共电极配线包括两段以上公共电极子配线,每一公共电极子配线通过第一静电放电单元与功能线连接、并通过第二静电放电单元与公共电极线连接,公共电极子配线与公共电极线垂直设置。该阵列基板通过将公共电极配线进行分段或采用多条公共电极配线设计方式,有效避免了公共电极配线的漏电流过大而流入功能线或公共电极线,避免造成功能线或公共电线的电压波动。
在本实施例的阵列基板中,功能线为栅极扫描线,栅极扫描线与栅极驱动芯片连接,处于同一栅极驱动芯片的扇出区的栅极扫描线与同一公共电极子配线连接;或者,处于不同栅极驱动芯片的扇出区中对应位置处的栅极扫描线与同一公共电极子配线连接。此时,栅极扫描线与公共电极子配线垂直设置,公共电极子配线与公共电极线垂直设置,将多个COF区对应的显示区域的栅极扫描线分类与公共电极子配线进行连接。
在本实施例的阵列基板中,与静电放电器件相连的公共电极配线的结构可参考图2,公共电极配线包括位于同一直线的、分离的多段公共电极子配线,公共电极子配线的长度小于一个栅极驱动芯片的扇出区相当的长度。或者,与静电放电器件相连的公共电极配线的结构可参考图3,公共电极配线包括互相平行的多段公共电极子配线,公共电极子配线的长度等于多个栅极驱动芯片的扇出区相当的长度。
容易理解的是,在阵列基板的显示区,包括多个由栅极扫描线和数据扫描线垂直交叉围成的像素区,像素区内设置有薄膜晶体管,同一行像素区中的薄膜晶体管与同一栅极扫描线连接,同一列像素区中的薄膜晶体管与同一数据扫描线连接,公共电极子配线与栅极扫描线垂直设置,公共电极线与栅极扫描线平行设置。
本实施例阵列基板的静电放电器件的设置与实施例1或实施例2中静电放电器件的设置相同,其他结构的设置与实施例1或实施例2中对应结构的设置相同,这里不再详述。
本实用新型实施例1-实施例3中的阵列基板提供了一种新的静电放电器件的设计结构,通过将每个COF对应的显示区域的公共电极配线进行分段或采用多条公共电极子配线设计方式,有效避免了公共电极配线的漏电流流入栅极扫描线,或不同栅极扫描线之间的电压相互影响,造成栅极扫描线电压波动;同时避免了公共电极配线的漏电流流入公共电极线,造成公共电极电压波动,进而避免了引起显示装置的画面显示品质下降。
实施例4:
本实施例提供一种显示装置,该显示装置包括实施例1-实施例3中任一的阵列基板。
该显示装置包括电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
该显示装置由于采用较佳静电放电释放能力、保持稳定电荷的阵列基板,因此具有较佳的显示品质。
可以理解的是,以上实施方式仅仅是为了说明本实用新型的原理而采用的示例性实施方式,然而本实用新型并不局限于此。对于本领域内的普通技术人员而言,在不脱离本实用新型的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本实用新型的保护范围。
Claims (10)
1.一种阵列基板,包括公共电极线以及与所述公共电极线连接的公共电极配线,其特征在于,所述公共电极配线包括两段以上公共电极子配线,每一所述公共电极子配线通过第一静电放电单元与功能线连接、并通过第二静电放电单元与所述公共电极线连接,所述公共电极子配线与所述功能线垂直设置、且与所述公共电极线平行或垂直设置。
2.根据权利要求1所述的阵列基板,其特征在于,所述公共电极配线包括位于同一直线的、分离的多段所述公共电极子配线,所述公共电极子配线的长度小于所述公共电极线与所述公共电极子配线平行部分的长度。
3.根据权利要求1所述的阵列基板,其特征在于,所述公共电极配线包括互相平行的多段所述公共电极子配线,最长的所述公共电极子配线的长度等于所述公共电极线与所述公共电极子配线平行部分的长度。
4.根据权利要求1所述的阵列基板,其特征在于,所述功能线的数量与所述第一静电放电单元的数量相同。
5.根据权利要求1所述的阵列基板,其特征在于,每一所述公共电极子配线与多组所述第一静电放电单元连接,每一组所述第一静电放电单元为至少一个具有双向导通型的静电放电器件;或者为至少两个具有相反导通方向的静电放电器件,具有相反导通方向的两个静电放电器件并联连接。
6.根据权利要求1所述的阵列基板,其特征在于,每一所述公共电极子配线上设置有相同组数的所述第一静电放电单元。
7.根据权利要求1所述的阵列基板,其特征在于,每一所述公共电极子配线与至少一组所述第二静电放电单元连接,每一组所述第二静电放电单元为一个具有双向导通型的静电放电器件;或者为两个具有相反导通方向的静电放电器件,具有相反导通方向的两个静电放电器件并联连接。
8.根据权利要求1-7任一项所述的阵列基板,其特征在于,所述功能线为数据扫描线,所述数据扫描线与数据驱动芯片连接,处于同一所述数据驱动芯片的扇出区的所述数据扫描线与同一所述公共电极子配线连接;或者,处于不同所述数据驱动芯片的扇出区中对应位置处的所述数据扫描线与同一所述公共电极子配线连接。
9.根据权利要求1、4-7任一项所述的阵列基板,其特征在于,所述功能线为栅极扫描线,所述栅极扫描线与栅极驱动芯片连接,处于同一所述栅极驱动芯片的扇出区的所述栅极扫描线与同一所述公共电极子配线连接;或者,处于不同所述栅极驱动芯片的扇出区中对应位置处的所述栅极扫描线与同一所述公共电极子配线连接。
10.一种显示装置,其特征在于,包括权利要求1-9任一项所述阵列基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201621091012.0U CN206057764U (zh) | 2016-09-28 | 2016-09-28 | 阵列基板和显示装置 |
US15/719,065 US10288961B2 (en) | 2016-09-28 | 2017-09-28 | Array substrate and display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201621091012.0U CN206057764U (zh) | 2016-09-28 | 2016-09-28 | 阵列基板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206057764U true CN206057764U (zh) | 2017-03-29 |
Family
ID=58366983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201621091012.0U Active CN206057764U (zh) | 2016-09-28 | 2016-09-28 | 阵列基板和显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10288961B2 (zh) |
CN (1) | CN206057764U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023240383A1 (zh) * | 2022-06-13 | 2023-12-21 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3315829B2 (ja) * | 1994-11-17 | 2002-08-19 | 株式会社東芝 | 半導体装置 |
-
2016
- 2016-09-28 CN CN201621091012.0U patent/CN206057764U/zh active Active
-
2017
- 2017-09-28 US US15/719,065 patent/US10288961B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023240383A1 (zh) * | 2022-06-13 | 2023-12-21 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180088421A1 (en) | 2018-03-29 |
US10288961B2 (en) | 2019-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105093593B (zh) | 显示基板及其测试方法、显示装置 | |
CN104699321B (zh) | 触控显示基板和触控显示装置 | |
CN105975129B (zh) | 显示面板及其测试方法、使用方法 | |
CN101604103B (zh) | 液晶显示器设备的阵列基板 | |
CN105843439B (zh) | 显示装置 | |
CN103150047B (zh) | 集成触摸屏中的公共电极连接 | |
CN102566167B (zh) | 一种阵列基板 | |
CN109471306A (zh) | 具有补充负载结构的显示器 | |
CN102109688B (zh) | 液晶显示面板、阵列基板及驱动线线缺陷检测方法 | |
CN105487317A (zh) | 一种基板及显示装置 | |
CN106057112A (zh) | 成盒测试电路以及液晶显示基板 | |
JPH11167129A (ja) | 静電気保護回路を有する液晶表示装置及びこの回路を利用した表示検査方法 | |
CN207183274U (zh) | 阵列基板、显示面板和显示装置 | |
CN100585854C (zh) | 显示面板及其测试系统 | |
CN101236338A (zh) | 阵列基板和具有该阵列基板的显示面板 | |
US11450292B2 (en) | Charge sharing circuit and method for liquid crystal display panel to improve display effect | |
CN104965369A (zh) | 一种阵列基板、显示面板以及显示装置 | |
CN110299070A (zh) | 一种显示面板和显示装置 | |
CN102640203B (zh) | 有源矩阵基板和显示装置 | |
CN105739768A (zh) | 一种触控显示面板和一种触控显示设备 | |
CN107577099A (zh) | 阵列基板、液晶显示面板及液晶显示装置 | |
CN106206746A (zh) | 薄膜晶体管、goa电路、显示基板和显示装置 | |
CN109192120A (zh) | 一种显示面板及显示装置 | |
CN103280199A (zh) | 一种消除关机残影的电路及阵列基板 | |
CN102629049B (zh) | 静电防护结构、阵列基板、液晶面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |