CN205722748U - 一种低压差分信号的防电磁干扰电路及显示屏接口电路 - Google Patents
一种低压差分信号的防电磁干扰电路及显示屏接口电路 Download PDFInfo
- Publication number
- CN205722748U CN205722748U CN201620355296.3U CN201620355296U CN205722748U CN 205722748 U CN205722748 U CN 205722748U CN 201620355296 U CN201620355296 U CN 201620355296U CN 205722748 U CN205722748 U CN 205722748U
- Authority
- CN
- China
- Prior art keywords
- display screen
- low voltage
- screen interface
- voltage differential
- differential signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型属于信号处理领域,提供了一种低压差分信号的防电磁干扰电路及显示屏接口电路,所述低压差分信号的防电磁干扰电路包括:对输入显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。在本实用新型的实施例中,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,可对输入至显示屏接口芯片的低压差分信号中的时钟信号进行滤波,大大减小了所述低压差分信号的对外辐射,降低了其对整机EMI测试的影响。
Description
技术领域
本实用新型属于信号处理领域,尤其涉及一种低压差分信号的防电磁干扰电路及显示屏接口电路。
背景技术
目前,市场上绝大多数液晶显示屏都是低压差分信号(low voltagedifferential signal,LVDS)输入。低压差分信号是一种高速、低电压、低功率、低噪声的小摆幅差分信号,其一般是通过一对平行的PCB(Printed circuit board,印刷电路板)走线或者平行的电缆线直接输入至液晶显示屏的接口。
由低压差分信号的特点可知,每一组低压差分信号都包含几对数据信号及一对时钟信号。在实际应用中,若将低压差分信号直接输入至液晶显示屏的接口,则其产生的辐射会严重影响整机的EMI(Electromagnetic interface,电磁干扰)测试。而由对比试验可知,低压差分信号所产生的辐射主要是由其时钟信号引起的,所以只需对输入至液晶显示屏的低压差分信号中的时钟信号进行相应的处理就可减少其辐射程度。
实用新型内容
本实用新型实施例的目的在于提供一种低压差分信号的防电磁干扰电路及显示屏接口电路,旨在解决现有技术中若直接将低压差分信号输入至显示屏接口,则低压差分信号产生的辐射会影响整机的EMI测试的问题。
本实用新型实施例是这样实现的,一种低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:
对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。
进一步的,所述滤波单元包括:
第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;
所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。
本实用新型的另一目的还在于提供一种显示屏接口电路,所述显示屏接口电路包括显示屏接口芯片,所述显示屏接口电路还包括低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路连接于所述显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:
对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。
进一步的,所述滤波单元包括:
第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;
所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。
在本实用新型的实施例中,所述低压差分信号的防电磁干扰电路包括:对输入显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。在本实用新型的实施例中,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,可对输入至显示屏接口芯片的低压差分信号中的时钟信号进行滤波,大大减小了所述低压差分信号的对外辐射,降低了其对整机EMI测试的影响。
附图说明
图1是本实用新型实施例提供的低压差分信号的防电磁干扰电路的模块结构图;
图2是本实用新型实施例提供的低压差分信号的防电磁干扰电路的电路结构图;
图3是本实用新型实施例提供的显示屏接口电路的电路结构图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
实施例一:
本实用新型第一实施例提供了一种低压差分信号的防电磁干扰电路。
图1示出了本实用新型实施例提供的低压差分信号的防电磁干扰电路的模块结构,为了便于说明,仅示出了与本实用新型实施例相关的部分。
一种低压差分信号的防电磁干扰电路,接于显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-),所述低压差分信号的防电磁干扰电路包括:
对输入显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-)的低压差分信号进行滤波的滤波单元10。
在本实施例中,在显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-)连接了滤波单元10,可对输入显示屏接口芯片U1的低压差分信号中的时钟信号进行滤波,降低了时钟信号产生的辐射对整机EMI测试的影响。
图2示出了本实用新型实施例提供的低压差分信号的防电磁干扰电路的电路结构图,为了便于说明,仅示出了与本实用新型实施例相关的部分。
作为本实用新型的一实施例,滤波单元10包括:
第一磁珠L1、第二磁珠L2、第一滤波电容C1和第二滤波电容C2;
第一磁珠L1和第二磁珠L2分别串接于显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第一端和第二滤波电容C2的第一端分别接显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第二端和第二滤波电容C2的第二端共接于地。
作为本实用新型的一实施例,显示屏接口芯片U1可以为DVI接口芯片。
在本实施例中,第一磁珠L1和第一滤波电容C1、第二磁珠L2和第二滤波电容C2分别构成滤波网络,在实际应用中,可根据输入的时钟信号的多少相应地增加滤波网络。
在本实施例中,由于低压差分信号中的时钟信号本身就是一对稳定的高频信号,所以构成滤波网络的器件的值不能太大,否则会造成信号的衰减,从而影响显示画面的质量。根据经验,第一磁珠L1和第二磁珠L2一般选取22欧(100MHz)以内,第一滤波电容C1和第二滤波电容C2一般选取12pF以内的。在能达到EMI测试要求的情况下,电感和电容都尽量选小的。
实施例二:
本实用新型第二实施例提供了一种显示屏接口电路。
图3示出了本实用新型实施例提供的显示屏接口电路的电路结构图,为了便于说明,仅示出了与本实用新型实施例相关的部分。
一种显示屏接口电路,包括显示屏接口芯片U1,所述显示屏接口电路还包括低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-),所述低压差分信号的防电磁干扰电路包括:
对输入显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-)的低压差分信号进行滤波的滤波单元10。
作为本实用新型的一实施例,滤波单元10包括:
第一磁珠L1、第二磁珠L2、第一滤波电容C1和第二滤波电容C2;
第一磁珠L1和第二磁珠L2分别串接于显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第一端和第二滤波电容C2的第一端分别接显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第二端和第二滤波电容C2的第二端共接于地。
作为本实用新型的一实施例,显示屏接口芯片U1可以为DVI接口芯片。
在本实施例中,第一磁珠L1和第一滤波电容C1、第二磁珠L2和第二滤波电容C2分别构成滤波网络,在实际应用中,可根据输入的时钟信号的多少相应地增加滤波网络。
在本实施例中,由于低压差分信号中的时钟信号本身就是一对稳定的高频信号,所以构成滤波网络的器件的值不能太大,否则会造成信号的衰减,从而影响显示画面的质量。根据经验,第一磁珠L1和第二磁珠L2一般选取22欧(100MHz)以内,第一滤波电容C1和第二滤波电容C2一般选取12pF以内的。在能达到EMI测试要求的情况下,电感和电容都尽量选小的。
在本实用新型的实施例中,所述低压差分信号的防电磁干扰电路包括:对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。在本实用新型的实施例中,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,可对输入至显示屏接口芯片的低压差分信号中的时钟信号进行滤波,大大减小了所述低压差分信号的对外辐射,降低了对整机的EMI测试的影响。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (4)
1.一种低压差分信号的防电磁干扰电路,其特征在于,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:
对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。
2.如权利要求1所述的低压差分信号的防电磁干扰电路,其特征在于,所述滤波单元包括:
第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;
所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。
3.一种显示屏接口电路,所述显示屏接口电路包括显示屏接口芯片,其特征在于,所述显示屏接口电路还包括低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路连接于所述显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:
对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。
4.如权利要求3所述的显示屏接口电路,其特征在于,所述滤波单元包括:
第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;
所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620355296.3U CN205722748U (zh) | 2016-04-22 | 2016-04-22 | 一种低压差分信号的防电磁干扰电路及显示屏接口电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620355296.3U CN205722748U (zh) | 2016-04-22 | 2016-04-22 | 一种低压差分信号的防电磁干扰电路及显示屏接口电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205722748U true CN205722748U (zh) | 2016-11-23 |
Family
ID=57294182
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620355296.3U Active CN205722748U (zh) | 2016-04-22 | 2016-04-22 | 一种低压差分信号的防电磁干扰电路及显示屏接口电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205722748U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109448655A (zh) * | 2018-12-26 | 2019-03-08 | 惠科股份有限公司 | 滤波电路及显示装置 |
WO2021120275A1 (zh) * | 2019-12-19 | 2021-06-24 | Tcl华星光电技术有限公司 | 滤波电路及电子设备 |
-
2016
- 2016-04-22 CN CN201620355296.3U patent/CN205722748U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109448655A (zh) * | 2018-12-26 | 2019-03-08 | 惠科股份有限公司 | 滤波电路及显示装置 |
WO2021120275A1 (zh) * | 2019-12-19 | 2021-06-24 | Tcl华星光电技术有限公司 | 滤波电路及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104036743A (zh) | 一种生成伽马参考电压的电路、阵列基板及显示装置 | |
CN104079165B (zh) | 一种具有抑制电磁干扰的显示屏 | |
CN203691738U (zh) | 柔性电路板及移动通信终端 | |
CN205722748U (zh) | 一种低压差分信号的防电磁干扰电路及显示屏接口电路 | |
CN205883377U (zh) | 一种抗干扰的手机摄像头及手机 | |
CN203775311U (zh) | 摄像模组及电子设备 | |
CN106897241A (zh) | 一种应用于移动终端内的usb接口电路及移动终端 | |
CN204650515U (zh) | 一种mipi屏及lvds屏的兼容电路 | |
CN203193684U (zh) | 用于移动终端的lvds电路以及pcb板 | |
CN101241685A (zh) | 信号接收装置及具有该装置的显示装置 | |
CN107959485A (zh) | 一种改善电磁兼容性能的方法 | |
CN103841754B (zh) | 一种改善电磁干扰的电子装置 | |
TWM466365U (zh) | 網路訊號耦合之雜訊濾除電路 | |
US9270499B2 (en) | Network signal enhancement circuit assembly | |
CN103997335B (zh) | 时序控制器的信号频率的设定装置、方法以及显示设备 | |
CN110018408B (zh) | 家庭网关类通信终端未能通过传导骚扰试验的调整方法 | |
CN203574792U (zh) | 一种音视频传输电路和系统以及一种音视频输出设备 | |
CN209517353U (zh) | 一种差分信号滤波电路和差分信号处理器 | |
CN109119844A (zh) | 音频接口装置及音频设备 | |
CN205647258U (zh) | 一种用于减少开关电源emi噪声的电路结构 | |
CN205038948U (zh) | 提高led显示屏电磁兼容性的电路 | |
CN205725776U (zh) | 一种终端及其fm假台消除电路 | |
CN104573222A (zh) | 一种降低emi风险的有源晶振布线方法 | |
CN204131369U (zh) | 一种电子系统和电压转换电路 | |
CN204667849U (zh) | 交互教学大屏同步hdmi输出装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |