CN205540687U - 一种支持同步三显、板载ddr超低功耗主板 - Google Patents
一种支持同步三显、板载ddr超低功耗主板 Download PDFInfo
- Publication number
- CN205540687U CN205540687U CN201620300790.XU CN201620300790U CN205540687U CN 205540687 U CN205540687 U CN 205540687U CN 201620300790 U CN201620300790 U CN 201620300790U CN 205540687 U CN205540687 U CN 205540687U
- Authority
- CN
- China
- Prior art keywords
- module
- vga
- signal
- lvds
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型公开了一种支持同步三显、板载DDR超低功耗主板,包括中央处理器模块、电源管理模块、内存模块、主芯片组模块、时钟发生器模块、外部接口模块和三路同步显示输出模块。所述三路同步显示输出模块包括三路同步显示输出电路、VGA转换电路和LVDS转换电路,所述LVDS转换电路的输入连接于所述VGA转换电路的输出,用于将经所述VGA转换电路转换后得到的三路VGA信号中的其中一路VGA信号转换为LVDS信号;所述三路同步显示输出电路连接于所述VGA转换电路剩余两路VGA信号的输出端和所述LVDS转换电路的输出端,用于将转换后得到的两路VGA信号和一路LVDS信号同步显示输出且输出的三路信号完全同步且无延时,在满足了多路显示需求的同时,具有良好的可扩展性和兼容性。
Description
技术领域
本实用新型涉及一种计算机主机硬件电路设计,尤其涉及一种支持同步三显、板载DDR超低功耗主板。
背景技术
市场上通用的计算机主板视频信号显示输出通常只有一路VGA信号或者一路DVI信号,只能满足只需要一路图像显示的应用场景。而在某些特殊应用场景如军用多屏作战态势显示、工业多屏监控等应用场景时,往往需要计算机主板能够同步输出多路视频信号。另外,在面对复杂环境时,对视频信号的抗干扰能力也有较高的要求,需要采用差分LVDS通道传输视频信号保证图像的质量。
实用新型内容
为了克服现有技术的不足,本实用新型提供一种支持同步三显、板载DDR超低功耗主板,意在满足通用计算机主板应用需求的同时也可以充分满足有多路显示需求的应用场景。
为此,本实用新型公开了一种支持同步三显、板载DDR超低功耗主板,包括中央处理器模块、电源管理模块、内存模块、主芯片组模块、时钟发生器模块、外部接口模块和三路同步显示输出模块。
所述电源管理模块与其他各模块均电连接,用于实现外部输入电源至内部各模块电源的转换、分配与控制。
所述时钟发生器模块与其他各模块均电连接,用于为各模块提供必要的时钟信号。
所述主芯片组模块双向信号连通所述中央处理器模块和外部接口模块,用于完成总线桥接、扩展和外部接口控制。
所述外部接口模块通过主芯片组模块与中央处理器模块双向信号连接,用于实现中央处理器模块与外部接口间的通信。
所述内存模块与其他各模块均电连接,用于为各模块提供高速充足的存储空间。
所述中央处理器模块与其他各模块均双向信号连接,用于完成指令的取址与执行,且集成丰富的功能寄存器,通过配置各寄存器完成对其他各模块的控制和应用;所述中央处理器模块预置启动固件程序。
所述三路同步显示输出模块与所述中央处理器双向信号连接,且预置信号转换固件程序;所述三路同步显示输出模块包括三路同步显示输出电路、VGA转换电路和LVDS转换电路,所述VGA转换电路连接于所述中央处理器模块的输出端,用于实现中央处理器模块单路VGA视频信号转换为三路VGA信号,所述LVDS转换电路的输入连接于所述VGA转换电路的输出,用于将经所述VGA转换电路转换后得到的三路VGA信号中的其中一路VGA信号转换为LVDS信号;所述三路同步显示输出电路连接于所述VGA转换电路剩余两路VGA信号的输出端和所述LVDS转换电路的输出端,用于将转换后得到的两路VGA信号和一路LVDS信号同步显示输出。
进一步地,所述外部接口模块包括USB接口电路、网络接口电路、硬盘接口电路、串行通信接口电路和键盘鼠标接口电路。
本实用新型提供的所述支持同步三显、板载DDR超低功耗主板实现了两路VGA信号和一路LVDS信号的输出,且输出的三路信号完全同步显示,无显示延时,在满足了多路显示需求的同时,具有良好的可扩展性和兼容性。
附图说明
图1为本实用新型提供的一种支持同步三显、板载DDR超低功耗主板的结构框图;
图2为图1中三路同步显示输出模块的结构框图。
具体实施方式
下面结合附图对本实用新型的实施例进行详述。
请参阅图1,本实用新型提供一种支持同步三显、板载DDR超低功耗主板,包括中央处理器模块1、电源管理模块2、内存模块3、主芯片组模块4、时钟发生器模块5、外部接口模块6和三路同步显示输出模块7。
所述电源管理模块2与其他各模块均电连接,用于实现外部输入电源至内部各模块电源的转换、分配与控制。
所述时钟发生器模块5与其他各模块均电连接,用于为各模块提供必要的时钟信号。
所述主芯片组模块4双向信号连通所述中央处理器模块1和外部接口模块6,用于完成总线桥接、扩展和外部接口控制。
所述外部接口模块6通过主芯片组模块4与中央处理器模块1双向信号连接,用于实现中央处理器模块1与外部接口间的通信;且所述外部接口模块6包括USB接口电路、网络接口电路、硬盘接口电路、串行通信接口电路和键盘鼠标接口电路。
所述内存模块3与其他各模块均电连接,用于为各模块提供高速充足的存储空间。
所述中央处理器模块1与其他各模块均双向信号连接,用于完成指令的取址与执行,且集成丰富的功能寄存器,通过配置各寄存器完成对其他各模块的控制和应用;所述中央处理器模块1预置启动固件程序。
请参阅图2,所述三路同步显示输出模块7与所述中央处理器1双向信号连接,且预置信号转换固件程序;所述三路同步显示输出模块7包括三路同步显示输出电路73、VGA转换电路71和LVDS转换电路72,所述VGA转换电路71连接于所述中央处理器模块1的输出端,用于实现中央处理器模块1单路VGA视频信号转换为三路VGA信号,所述LVDS转换电路72的输入连接于所述VGA转换电路71的输出,用于将经所述VGA转换电路71转换后得到的三路VGA信号中的其中一路VGA信号转换为LVDS信号;所述三路同步显示输出电路73连接于所述VGA转换电路71剩余两路VGA信号的输出端和所述LVDS转换电路72的输出端,用于将转换后得到的两路VGA信号和一路LVDS信号同步显示输出。
工作时,主板上电后,电源管理模块2为其他各模块供电,时钟发生器模块5为其他各模块提供时钟信号;中央处理器模块1固件程序开始运行,初始化内存模块3、主芯片组模块4、外部接口模块6,同时输出一路VGA视频信号。此时,三路同步显示输出模块7的固件程序也开始运行,通过VGA转换电路71将该单路VGA信号转换为三路VGA信号(VGA1、VGA2、VGA3),其中VGA3通过LVDS转换电路转换为一路LVDS信号,所述两路VGA信号(VGA1、VGA2)和一路LVDS信号同步显示输出;且两路VGA视频信号可外接通用显示设备,一路LVDS视频信号可外接同接口类型的显示设备。
综上,所述支持同步三显、板载DDR超低功耗主板实现了两路VGA信号和一路LVDS信号的输出,且输出的三路信号完全同步显示,无显示延时,在满足了多路显示需求的同时,具有良好的可扩展性和兼容性。
以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,根据本实用新型的技术方案及其实用新型构思加以等同替换或改变,都应涵盖在本实用新型的保护范围之内。
Claims (2)
1.一种支持同步三显、板载DDR超低功耗主板,其特征在于,包括中央处理器模块、电源管理模块、内存模块、主芯片组模块、时钟发生器模块、外部接口模块和三路同步显示输出模块,其中:
电源管理模块,与其他各模块均电连接,用于实现外部输入电源至内部各模块电源的转换、分配与控制;
时钟发生器模块,与其他各模块均电连接,用于为各模块提供必要的时钟信号;
主芯片组模块,双向信号连通所述中央处理器模块和外部接口模块,用于完成总线桥接、扩展和外部接口控制;
外部接口模块,通过主芯片组模块与中央处理器模块双向信号连接,用于实现中央处理器模块与外部接口间的通信;
内存模块,与其他各模块均电连接,用于为各模块提供高速充足的存储空间;
中央处理器模块,与其他各模块均双向信号连接,用于完成指令的取址与执行,且集成丰富的功能寄存器,通过配置各寄存器完成对其他各模块的控制和应用;所述中央处理器模块预置启动固件程序;
三路同步显示输出模块,与所述中央处理器双向信号连接,且预置信号转换固件程序;所述三路同步显示输出模块包括三路同步显示输出电路、VGA转换电路和LVDS转换电路,所述VGA转换电路连接于所述中央处理器模块的输出端,用于实现中央处理器模块单路VGA视频信号转换为三路VGA信号,所述LVDS转换电路的输入连接于所述VGA转换电路的输出,用于将经所述VGA转换电路转换后得到的三路VGA信号中的其中一路VGA信号转换为LVDS信号;所述三路同步显示输出电路连接于所述VGA转换电路剩余两路VGA信号的输出端和所述LVDS转换电路的输出端,用于将转换后得到的两路VGA信号和一路LVDS信号同步显示输出。
2.根据权利要求1所述的一种支持同步三显、板载DDR超低功耗主板,其特征在于,所述外部接口模块包括USB接口电路、网络接口电路、硬盘接口电路、串行通信接口电路和键盘鼠标接口电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620300790.XU CN205540687U (zh) | 2016-04-12 | 2016-04-12 | 一种支持同步三显、板载ddr超低功耗主板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620300790.XU CN205540687U (zh) | 2016-04-12 | 2016-04-12 | 一种支持同步三显、板载ddr超低功耗主板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205540687U true CN205540687U (zh) | 2016-08-31 |
Family
ID=56790340
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620300790.XU Expired - Fee Related CN205540687U (zh) | 2016-04-12 | 2016-04-12 | 一种支持同步三显、板载ddr超低功耗主板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205540687U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108874037A (zh) * | 2018-06-08 | 2018-11-23 | 山东超越数控电子股份有限公司 | 一种国产笔记本三屏显示系统及方法 |
-
2016
- 2016-04-12 CN CN201620300790.XU patent/CN205540687U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108874037A (zh) * | 2018-06-08 | 2018-11-23 | 山东超越数控电子股份有限公司 | 一种国产笔记本三屏显示系统及方法 |
CN108874037B (zh) * | 2018-06-08 | 2020-09-11 | 山东超越数控电子股份有限公司 | 一种国产笔记本三屏显示系统及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107728712B (zh) | 一种自主可控计算机主板 | |
CN101937326A (zh) | 一种多cpu并行视频处理系统、级联系统及其方法 | |
CN104599227A (zh) | 用于高速ccd数据存储的ddr3仲裁控制器及方法 | |
CN102664873A (zh) | 一种带bmc的国产龙芯cpu服务器的kvm-over-ip实现方法 | |
CN104915303A (zh) | 基于PXIe总线的高速数字I/O系统 | |
CN106970894A (zh) | 一种基于Arria10的FPGA异构加速卡 | |
CN204595692U (zh) | 基于申威410处理器和申威套片的vpx计算机主板 | |
CN203191885U (zh) | 一种基于双路龙芯3b cpu的服务器主板 | |
CN107704413A (zh) | 一种基于vpx架构的加固型并行信息处理平台 | |
CN203405756U (zh) | 嵌入式主板 | |
CN105118441A (zh) | 用于异步控制系统的led显示屏控制卡 | |
CN202383569U (zh) | 一种具有多功能、可扩展的pcie接口装置的主板 | |
CN205540687U (zh) | 一种支持同步三显、板载ddr超低功耗主板 | |
CN103019640B (zh) | 一种基于网络的嵌入式kvm远程管理设备 | |
CN207408859U (zh) | Emp3288嵌入式计算机核心板 | |
US9747246B2 (en) | Electronic device for communicating between a microcontroller unit (MCU) and a host processor and related methods | |
CN104951268A (zh) | 一种基于cpci扩展高性能显卡的实现方法 | |
CN107358928A (zh) | 一种超高分辨率图形信号发生器及其启动、升级方法 | |
CN203133695U (zh) | 一种基于ast2300 控制芯片的bmc卡 | |
CN107370651B (zh) | 一种spi从机之间的通信方法 | |
WO2020143794A1 (zh) | 显示控制系统和显示装置 | |
CN209928413U (zh) | 一种COMe模块和计算机 | |
CN209821699U (zh) | 基于边缘计算应用的算力板 | |
CN207233366U (zh) | 一种超高分辨率图形信号发生器 | |
CN205230035U (zh) | 一种基于高端服务器的PCIE Box板卡 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20160831 Termination date: 20190412 |