CN205452263U - 一种框架外露多芯片单搭倒装平铺夹芯封装结构 - Google Patents
一种框架外露多芯片单搭倒装平铺夹芯封装结构 Download PDFInfo
- Publication number
- CN205452263U CN205452263U CN201521097945.6U CN201521097945U CN205452263U CN 205452263 U CN205452263 U CN 205452263U CN 201521097945 U CN201521097945 U CN 201521097945U CN 205452263 U CN205452263 U CN 205452263U
- Authority
- CN
- China
- Prior art keywords
- lead frame
- chip
- horizontal segment
- time horizontal
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/37124—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/37147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Lead Frames For Integrated Circuits (AREA)
Abstract
本实用新型涉及一种框架外露多芯片单搭倒装平铺夹芯封装结构,它包括第一引线框(21)、第二引线框(22)、第三引线框(23)、第一芯片(24)和第二芯片(25),所述第一芯片(24)夹设在第一引线框(21)与第二引线框(22)之间,所述第一芯片(24)正面配置于所述第一引线框(21)上,所述第二芯片(25)夹设在第二引线框(22)与第三引线框(23)之间,所述第二芯片(25)正面配置于所述第一下水平段(223)上,所述第一引线框(21)下表面和第一下水平段(223)下表面齐平。本实用新型的有益效果是:具有较低的封装电阻和封装电感,具有较好的散热性,整条产品一体成型,生产效率高。
Description
技术领域
本实用新型涉及一种框架外露多芯片单搭倒装平铺夹芯封装结构,属于半导体封装技术领域。
背景技术
近年来,随着电子产品对功率密度不断的追求,无论是Diode(二级管)还是Transistor(三极管)的封装,尤其是Transistor中的MOS产品正朝着更大功率、更小尺寸、更快速、散热更好的趋势在发展。封装的一次性制造方式也由单颗封装技术慢慢朝向小区域甚至更大区域的高密度高难度低成本一次性封装技术冲刺与挑战。
因此,也对MOS产品的封装在寄生的电阻、电容、电感等的各种电性能、封装的结构、封装的热消散性能力、封装的信赖性方面以及高难度一次性封装技术方面有了更多的要求。
传统的Diode(二级管)以及Transistor(三极管)或是MOS产品的封装一般依据产品特性、功率的不同以及成本的考虑因素,利用了金线、银合金线、铜线、铝线以及铝带的焊线方式作为芯片与内引脚的主要的互联技术,从而实现电气连接。然而焊线的技术方式对产品的性能存在了以下几个方面的限制与缺陷:
一、封装与制造方面的限制与缺陷:
1)、焊接能力(Bondability)方面:常常会因为金属丝材料、金属引脚材料的变化以及设备与工具的参数片变化、性能与精度的变化以及保养与校正管理而造成的第一焊点以及第二焊点结合面的虚焊、脱落、断点、颈部裂缝、塌线以及短路等种种的困扰,导致了封装良率无法提升、成本无法下降、可靠性的不稳定;
2)、一次性高密度封装技术方面:传统的互联方式几乎都是在矩阵型金属引线框上采用单颗芯片一颗一颗芯片重复进行装片、金属丝采高温超声一根线一根线的焊接方式。而这样情况下无论是专业的装片机、球焊打线机、键合铝线/铝带机或是铜片搭接机等机器设备再高速的重复动作都无法提升生产效率、无法降低单位成本,也因为设备不断的提升生产速度同样的也提升了制造的不稳定性。
二、封装产品的特性能方面的限制与缺陷:
1)、热消散方面:传统的Diode(二级管)以及Transistor(三极管)或是MOS的封装产品,一般都是由塑封料包覆、只留外部引脚暴露在塑封体之外,由于塑封料本身不是一种热导的物质,所以传统的Diode(二级管)以及Transistor(三极管)或是MOS产品在工作时所产生的热量很难通过塑封料消散出塑封料物质的封装体,只能依靠细细的金属丝互联在金属引脚材料来帮助热能的消散,但是这种热消散的途径对热的消散能力是非常有限的,反而形成热消散的阻力;
2)、电阻率(Resistivity)方面:大家都知道电阻率(resistivity)是用来表示各种物质电阻特性的物理量。在温度一定的情况下,有公式R=ρl/s其中的ρ就是电阻率,l为材料的长度,s为面积。可以看出,材料的电阻大小正比于材料的长度,而反比于其面积。由上式可知电阻率的定义:ρ=Rs/l。传统的Diode(二级管)以及Transistor(三极管)或是MOS的封装产品,采用焊线形成互联,由此可清楚的知道用来执行电源或是信号的金属丝会因为,导体材料的长度与截面积的变化而影响到电阻率的大小以及接触电阻的损耗,尤其是应用在功率方面的产品影响更是明显。
为解决上述问题,业界对传统的Diode(二级管)以及Transistor(三极管)或是MOS的封装产品进行了改进,用金属带、金属夹板代替焊线,来降低封装电阻、电感与期望改善热消散的能力。
如图1所示,为一种现有的MOS封装结构,此结构中引线框11包含管芯焊盘和引脚,在引线框11的管芯焊盘上植入第一芯片12、第二芯片13。第一芯片12的源极通过第一金属夹板14电耦合至引线框11,第一芯片12的栅极通过第一金属焊线16电耦合至引线框11。第二芯片13的源极通过第二金属夹板15电耦合至引线框11,第二芯片13的栅极通过第二金属焊线17电耦合至引线框11。再进行包封、切割、测试等后续工序。此MOS封装结构用金属夹板取代了传统MOS封装中的焊线,降低了部分封装电阻,但是还是存在以下缺陷:首先,此MOS封装结构中芯片的漏极、源极和栅极与引线框形成互联分别要用到不同的设备,制程复杂,设备的购置成本较高;其次,此MOS封装结构在把金属夹板和金属焊线耦合至芯片和引脚上时,只能一颗颗芯片进行,无法整条一体成型,制造效率较低。
实用新型内容
本实用新型所要解决的技术问题是针对上述现有技术提供一种框架外露多芯片单搭倒装平铺夹芯封装结构,其工艺简单,生产成本较低,具有较低的封装电阻和封装电感,具有较好的散热性,整条产品可一体成型,生产效率高。
本实用新型解决上述问题所采用的技术方案为:一种框架外露多芯片单搭倒装平铺夹芯封装结构,它包括第一引线框、第二引线框、第三引线框、第一芯片和第二芯片,所述第二引线框和第三引线框呈Z形,所述Z形的第二引线框包括第一上水平段、第一中间连接段和第一下水平段,所述Z形的第三引线框包括第二上水平段、第二中间连接段和第二下水平段,所述第一芯片夹设在第一引线框与第一上水平段之间,所述第一芯片正面配置于所述第一引线框上,所述第一芯片的正面和背面分别通过锡膏与第一引线框和第一上水平段电性连接,所述第二芯片夹设在第一下水平段与第二上水平段之间,所述第二芯片正面配置于所述第一下水平段上,所述第二芯片的正面和背面分别通过锡膏与第一下水平段和第二上水平段电性连接,所述第一引线框、第二引线框和第三引线框外包封有塑封料,所述第一引线框下表面和第一下水平段下表面齐平,所述第一上水平段上表面和第二上水平段上表面齐平,所述第一引线框下表面、第一下水平段下表面、第一上水平段上表面以及第二上水平段上表面均暴露于塑封料之外,所述第二下水平段下表面搭设在第一引线框上表面上。
所述第一引线框、第二引线框和第三引线框的材质可以为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。
所述第一芯片和第二芯片为可以与金属锡结合的二极芯片、三极芯片或多极芯片。
与现有技术相比,本实用新型的优点在于:
1、本实用新型一种框架外露多芯片单搭倒装平铺夹芯封装结构的第二引线框与第三引线框直接与MOS芯片的源极和栅极形成电性连接,取代了传统MOS芯片封装中利用金属焊线形成互联的工艺,充分减少了封装电阻,本实用新型的技术可以比传统封装设计的封装电阻降低至少30%以上;
2、本实用新型一种框架外露多芯片单搭倒装平铺夹芯封装结构的第二引线框与第三引线框直接通过锡膏与MOS芯片的源极和栅极形成电性连接,完全减免了金属焊线的互联工序,完全节省了金属焊线互联工序的设备购置、工序材料等成本。且本实用新型的第二引线框和第三引线框都为整条一体成型的,与芯片形成电性连接也是整条一步完成,与传统金属焊线、金属片互联一个个芯片形成互联的工艺相比,工艺较为简单,生产效率有了明显的提高;
3、本实用新型的一种框架外露多芯片单搭倒装平铺夹芯封装结构由于芯片上下两个表面都直接与引线框相接触,芯片工作时产生的热量可通过引线框散出,且本实用新型的第一引线框下表面、第二引线框部分上下表面以及第三引线框部分上表面直接暴露在塑封料之外,本实用新型的框架外露多芯片单搭倒装平铺夹芯封装结构具有较好的散热性能;而且本实用新型可再依据产品功率、导热或是散热的不同自由的在引线框上外加散热器,用以进一步增加产品热消散的能力;
4、本实用新型的一种框架外露多芯片单搭倒装平铺夹芯封装结构使用上下压板压住整体框架进行回流焊,使得框架在回流焊时不易被锡膏受热熔解后的冷却过程的凝聚所顶起,保证框架结构的总高度,防止芯片的移动或旋转,并且能确保框架暴露外脚的共面性。
附图说明
图1为一种已知的MOS封装结构示意图。
图2为本实用新型一种框架外露多芯片单搭倒装平铺夹芯封装结构的侧面图。
图3(a)至图3(m)为本实用新型一种框架外露多芯片单搭倒装平铺夹芯封装结构工艺方法的流程图。
其中:
引线框11
第一芯片12
第二芯片13
第一金属夹板14
第二金属夹板15
第一金属焊线16
第二金属焊线17
第一引线框21
第二引线框22
第一上水平段221
第一中间连接段222
第一下水平段223
第三引线框23
第二上水平段231
第二中间连接段232
第二下水平段233
第一芯片24
第二芯片25
锡膏26
塑封料27。
具体实施方式
以下结合附图实施例对本实用新型作进一步详细描述。
参见图2,本实用新型一种框架外露多芯片单搭倒装平铺夹芯封装结构,它包括第一引线框21、第二引线框22、第三引线框23、第一芯片24和第二芯片25,所述第二引线框22和第三引线框23呈Z形,所述Z形的第二引线框22包括第一上水平段221、第一中间连接段222和第一下水平段223,所述Z形的第三引线框23包括第二上水平段231、第二中间连接段232和第二下水平段233,所述第一芯片24夹设在第一引线框21与第一上水平段221之间,所述第一芯片24正面配置于所述第一引线框21上,所述第一芯片24的正面和背面分别通过锡膏26与第一引线框21和第一上水平段221电性连接,所述第二芯片25夹设在第一下水平段223与第二上水平段231之间,所述第二芯片25正面配置于所述第一下水平段223上,所述第二芯片25的正面和背面分别通过锡膏26与第一下水平段223和第二上水平段231电性连接,所述第一引线框21、第二引线框22和第三引线框23外包封有塑封料27,所述第一引线框21下表面和第一下水平段223下表面齐平,所述第一上水平段221上表面和第二上水平段231上表面齐平,所述第一引线框21下表面、第一下水平段223下表面、第一上水平段221上表面以及第二上水平段231上表面均暴露于塑封料27之外,所述第二下水平段233下表面搭设在第一引线框21上表面上。
所述第一引线框21、第二引线框22和第三引线框23均为整体框架,其材质可以为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。
所述第一芯片24和第二芯片25为可以与金属锡结合的二极芯片、三极芯片或多极芯片。
其工艺方法如下:
步骤一、参见图3(a),提供第一引线框,第一引线框的材质为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质;
步骤二、参见图3(b),在第一引线框基岛区域通过网板印刷的方式涂覆锡膏,目的是为实现后续第一芯片植入后与基岛接合,通过调整网板的厚度和开口的面积可以精确的控制锡膏的厚度、面积以及位置;
步骤三、参见图3(c),在步骤二中第一引线框基岛区域涂覆的锡膏上植入第一芯片,第一芯片的正面通过锡膏与第一引线框电性连接;
步骤四、参见图3(d),提供第二引线框,所述第二引线框为Z形,所述Z形的第二引线框包括第一上水平段、第一中间连接段和第一下水平段,第二引线框的材质为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。在第二引线框的第一上水平段的下表面通过网板印刷的方式涂覆锡膏,目的是为实现后续第二引线框的引脚与第一芯片背面形成电性连接,通过调整网板的厚度和开口的面积可以精确的控制锡膏的厚度、面积以及位置;
步骤五、参见图3(e),将第二引线框的第一上水平段压合在第一引线框上表面的第一芯片上,使第一芯片背面与第二引线框通过第一上水平段下表面的锡膏形成电性连接,压合后第一引线框和第二引线框形成整体框架;
步骤六、参见图3(f),将步骤六形成的整体框架上下表面用压板压住,进行回流焊。压板的材质要求不容易发生形变且具有良好的热传导性能,其热膨胀系数CTE与第一引线框和第二引线框材质的热膨胀系数CTE接近,其CTE范围是8*10^-6/℃~25*10^-6/℃;
步骤七、参见图3(g),完成回流焊后,在第二引线框的第一下水平段的上表面通过网板印刷的方式涂覆锡膏;
步骤八、参见图3(h),在步骤八中第二引线框的第一下水平段上表面涂覆的锡膏上植入第二芯片,第二芯片的正面通过锡膏与第一下水平段电性连接;
步骤九、参见图3(i),提供第三引线框,所述第三引线框为Z形,所述Z形的第三引线框包括第二上水平段、第二中间连接段和第二下水平段,第三引线框的材质为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。在第三引线框的第二上水平段的下表面通过网板印刷的方式涂覆锡膏,目的是为实现后续第三引线框的引脚与第二芯片背面形成电性连接,通过调整网板的厚度和开口的面积可以精确的控制锡膏的厚度、面积以及位置;
步骤十、参见图3(j),将第三引线框的第二上水平段压合在第二引线框的第一下水平段上表面的第二芯片上,使第二芯片与第三引线框通过第二上水平段下表面的锡膏形成电性连接,且第三引线框的第二下水平段下表面搭设在第一引线框上表面上,压合后第一引线框、第二引线框和第三引线框形成整体框架;
步骤十一、参见图3(k),将步骤十形成的整体框架上下表面用压板压住,进行回流焊。压板的材质要求不容易发生形变且具有良好的热传导性能,其热膨胀系数CTE与第一引线框、第二引线框和第三引线框材质的热膨胀系数CTE接近,其CTE范围是8*10^-6/℃~25*10^-6/℃;
步骤十二、参见图3(l),将步骤十一经过回流焊后的整体框架采用塑封料进行塑封,塑封后第二引线框的第一上水平段上表面和第三引线框的第二上水平段上表面均暴露在塑封料之外;
步骤十三,参见图3(m),将步骤十二完成塑封的半成品进行切割或是冲切作业,使原本阵列式塑封体,切割或是冲切独立开来,制得框架外露多芯片单搭倒装平铺夹芯封装结构。
上述步骤中,步骤五与步骤六第一引线框压合第二引线框形成整体框架并使用压板进行回流焊,可以在步骤八第二引线框植入第二芯片后进行实施。
上述步骤中,步骤二、步骤四和步骤九可通过不同机台同时进行。
除上述实施例外,本实用新型还包括有其他实施方式,凡采用等同变换或者等效替换方式形成的技术方案,均应落入本实用新型权利要求的保护范围之内。
Claims (2)
1.一种框架外露多芯片单搭倒装平铺夹芯封装结构,其特征在于:它包括第一引线框(21)、第二引线框(22)、第三引线框(23)、第一芯片(24)和第二芯片(25),所述第二引线框(22)和第三引线框(23)呈Z形,所述Z形的第二引线框(22)包括第一上水平段(221)、第一中间连接段(222)和第一下水平段(223),所述Z形的第三引线框(23)包括第二上水平段(231)、第二中间连接段(232)和第二下水平段(233),所述第一芯片(24)夹设在第一引线框(21)与第一上水平段(221)之间,所述第一芯片(24)正面配置于所述第一引线框(21)上,所述第一芯片(24)的正面和背面分别通过锡膏(26)与第一引线框(21)和第一上水平段(221)电性连接,所述第二芯片(25)夹设在第一下水平段(223)与第二上水平段(231)之间,所述第二芯片(25)正面配置于所述第一下水平段(223)上,所述第二芯片(25)的正面和背面分别通过锡膏(26)与第一下水平段(223)和第二上水平段(231)电性连接,所述第一引线框(21)、第二引线框(22)和第三引线框(23)外包封有塑封料(27),所述第一引线框(21)下表面和第一下水平段(223)下表面齐平,所述第一上水平段(221)上表面和第二上水平段(231)上表面齐平,所述第一引线框(21)下表面、第一下水平段(223)下表面、第一上水平段(221)上表面以及第二上水平段(231)上表面均暴露于塑封料(27)之外,所述第二下水平段(233)下表面搭设在第一引线框(21)上表面上。
2.根据权利要求1所述的一种框架外露多芯片单搭倒装平铺夹芯封装结构,其特征在于:所述第一引线框、第二引线框和第三引线框的材质可以为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201521097945.6U CN205452263U (zh) | 2015-12-24 | 2015-12-24 | 一种框架外露多芯片单搭倒装平铺夹芯封装结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201521097945.6U CN205452263U (zh) | 2015-12-24 | 2015-12-24 | 一种框架外露多芯片单搭倒装平铺夹芯封装结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205452263U true CN205452263U (zh) | 2016-08-10 |
Family
ID=56578287
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201521097945.6U Active CN205452263U (zh) | 2015-12-24 | 2015-12-24 | 一种框架外露多芯片单搭倒装平铺夹芯封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205452263U (zh) |
-
2015
- 2015-12-24 CN CN201521097945.6U patent/CN205452263U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN205582931U (zh) | 部分框架外露多芯片单搭倒装平铺夹芯封装结构 | |
CN105448881A (zh) | 一种框架外露多芯片多搭平铺夹芯封装结构及其工艺方法 | |
CN105405834A (zh) | 一种框架外露多芯片多搭堆叠夹芯封装结构及其工艺方法 | |
CN105551982A (zh) | 一种多芯片正装平铺夹芯封装结构及其工艺方法 | |
CN201435388Y (zh) | 一种用于mosfet封装的引线框架 | |
CN105609424A (zh) | 一种框架外露的夹芯封装工艺方法 | |
CN205582917U (zh) | 一种框架外露多芯片多搭倒装平铺夹芯封装结构 | |
CN205582923U (zh) | 一种框架外露多芯片多搭倒装堆叠夹芯封装结构 | |
CN206532771U (zh) | 散热型半导体器件 | |
CN205582928U (zh) | 一种多芯片多搭倒装平铺夹芯封装结构 | |
CN205355046U (zh) | 一种框架外露多芯片多搭混装平铺夹芯封装结构 | |
CN205355045U (zh) | 一种框架外露多芯片混装堆叠夹芯封装结构 | |
CN105633051A (zh) | 部分框架外露多芯片多搭平铺夹芯封装结构及其工艺方法 | |
CN105428343A (zh) | 一种多芯片单搭堆叠夹芯封装结构及其工艺方法 | |
CN205452263U (zh) | 一种框架外露多芯片单搭倒装平铺夹芯封装结构 | |
CN205582921U (zh) | 一种多芯片单搭倒装平铺夹芯封装结构 | |
CN205582926U (zh) | 一种框架外露多芯片单搭混装平铺夹芯封装结构 | |
CN105489508A (zh) | 一种防止芯片偏移的夹芯封装工艺方法 | |
CN205582929U (zh) | 一种多芯片单搭倒装堆叠夹芯封装结构 | |
CN205355043U (zh) | 部分框架外露多芯片单搭混装平铺夹芯封装结构 | |
CN205582927U (zh) | 一种多芯片多搭混装平铺夹芯封装结构 | |
CN205582913U (zh) | 一种多芯片多搭混装堆叠夹芯封装结构 | |
CN205376522U (zh) | 一种多芯片单搭混装平铺夹芯封装结构 | |
CN205582924U (zh) | 一种多芯片单搭混装堆叠夹芯封装结构 | |
CN205355032U (zh) | 一种框架外露多芯片单搭倒装堆叠夹芯封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |