CN205070976U - 快速数字电平转换电路 - Google Patents

快速数字电平转换电路 Download PDF

Info

Publication number
CN205070976U
CN205070976U CN201520874550.6U CN201520874550U CN205070976U CN 205070976 U CN205070976 U CN 205070976U CN 201520874550 U CN201520874550 U CN 201520874550U CN 205070976 U CN205070976 U CN 205070976U
Authority
CN
China
Prior art keywords
resistance
signal input
input part
divider resistance
ground connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520874550.6U
Other languages
English (en)
Inventor
王威
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Yaohua Weighing System Co Ltd
Original Assignee
Shanghai Yaohua Weighing System Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Yaohua Weighing System Co Ltd filed Critical Shanghai Yaohua Weighing System Co Ltd
Priority to CN201520874550.6U priority Critical patent/CN205070976U/zh
Application granted granted Critical
Publication of CN205070976U publication Critical patent/CN205070976U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

本实用新型提供了一种快速数字电平转换电路,包括PNP型晶体管Q1、电阻R1、电阻R2、分压电阻R3、分压电阻R4、滤波电容C2、信号输出端以及信号输入端;其中,PNP型晶体管Q1的基极通过电阻R1连接信号输出端;PNP型晶体管Q1的发射极连接电源端;PNP型晶体管Q1的集电极一方面通过电阻R2接地,另一方面通过分压电阻R3连接信号输入端;分压电阻R4的一端连接信号输入端,另一端接地;滤波电容C2的一端连接信号输入端,另一端接地。本实用新型的输出频率仅与负载电容的充电速度与PNP型晶体管本身的响应频率,普通晶体管响应频率约10MHz,选用普通晶体管即可达到1MHz输出频率,从而极大的降低了成本。

Description

快速数字电平转换电路
技术领域
本实用新型涉及电路领域,具体地,涉及一种快速数字电平转换电路,用于解决不等电位的数字电路之间的数据通讯问题。
背景技术
常见可用电平转换方法有:电阻限流法和电阻分压法、光耦转换法、专用电平转换芯片等方法。当数字信号发送端和接收端的地电位不相等,如信号发送端输出信号为2.5-7.5V,信号接收端允许接收信号为0-5V,无法直接连接,具体为:
由于输出端的低电平为2.5V,使用电阻限流法和电阻分压法无法输出0V电压,因此不能使用;当采用光耦转换法时。普通光耦传输速度一般最大只能到达40KHz,如果要提高传输速度,需要使用高速光耦。高速光耦价格要远远高于普通光耦,因此会对成本造成较大影响;当采用专用电平转换芯片,成本较高。
经过对现有技术的检索,发现申请号为201220091570.2,名称为一种电平转换器的实用新型公开了一种电平转换器;包括:用于实现TTL电平与232电平之间的相互转换的电平转换模块;用于所述电平转换器与两端的目标模块匹配连接的第一接口模块和第二接口模块;以及用于故障保护的光耦隔离模块;所述第一接口模块、所述电平转换模块、所述光耦隔离模块以及所述第二接口模块依次连接在所述两端的所述目标模块之间。但是该实用新型光耦转换的方法实现电平转换,无法适用于数字信号发送端和接收端的地电位不相等的情况。
实用新型内容
针对现有技术中的缺陷,本实用新型的目的是提供一种快速数字电平转换电路。
根据本实用新型提供的快速数字电平转换电路,包括PNP型晶体管Q1、电阻R1、电阻R2、分压电阻R3、分压电阻R4、滤波电容C2、信号输出端以及信号输入端;
其中,所述PNP型晶体管Q1的基极通过所述电阻R1连接所述信号输出端;所述PNP型晶体管Q1的发射极连接电源端;所述PNP型晶体管Q1的集电极一方面通过电阻R2接地,另一方面通过所述分压电阻R3连接信号输入端;
所述分压电阻R4的一端连接所述信号输入端,另一端接地;滤波电容C2的一端连接所述信号输入端,另一端接地。
优选地,所述电源端的输出电压为7.5V。
优选地,所述PNP型晶体管Q1采用响应频率为10MHz、输出频率为1MHz的晶体管。
与现有技术相比,本实用新型具有如下的有益效果:
1、本实用新型的输出频率仅与负载电容的充电速度与PNP型晶体管本身的响应频率,普通晶体管响应频率约10MHz,选用普通晶体管即可达到1MHz输出频率,从而极大的降低了成本;
2、本实用新型结构简单布局合理,易于推广。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本实用新型的其它特征、目的和优点将会变得更明显:
图1为本实用新型的结构示意图。
具体实施方式
下面结合具体实施例对本实用新型进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本实用新型,但不以任何形式限制本实用新型。应当指出的是,对本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进。这些都属于本实用新型的保护范围。
在本实施例中,本实用新型提供的快速数字电平转换电路,包括PNP型晶体管Q1、电阻R1、电阻R2、分压电阻R3、分压电阻R4、滤波电容C2、信号输出端以及信号输入端;
其中,所述PNP型晶体管Q1的基极通过所述电阻R1连接所述信号输出端;所述PNP型晶体管Q1的发射极连接电源端;所述PNP型晶体管Q1的集电极一方面通过电阻R2接地,即接到0V,另一方面通过所述分压电阻R3连接信号输入端;所述分压电阻R4的一端连接所述信号输入端,另一端接地;滤波电容C2的一端连接所述信号输入端,另一端接地。
所述电源端的输出电压为7.5V。所述PNP型晶体管Q1采用响应频率为10MHz、输出频率为1MHz的晶体管。
本实用新型提供的快速数字电平转换电路的原理为,信号输出端驱动PNP型晶体管Q1,PNP型晶体管Q1的发射极接7.5V电压,集电极对0V串接电阻R2并在集电极串联1:2的分压电阻R3,将信号传输到信号接收端。
当信号输出端电压为2.5V时,PNP型晶体管Q1导通,其集电极电压约等于7.5V,经过分压电阻R3后,信号输入端接收到5V电压信号。当信号输出端电压为7.5V时,PNP型晶体管Q1截止,信号输入端由分压电阻R3拉到0V,从而可以实现2.5V转5V、7.5V转0V的数字电平转换。
在本实施例中,本实用新型的输出频率仅与负载电容的充电速度与PNP型晶体管本身的响应频率,普通晶体管响应频率约10MHz,选用普通晶体管即可达到1MHz输出频率,从而极大的降低了成本;本实用新型结构简单布局合理,易于推广。
以上对本实用新型的具体实施例进行了描述。需要理解的是,本实用新型并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变形或修改,这并不影响本实用新型的实质内容。

Claims (3)

1.一种快速数字电平转换电路,其特征在于,包括PNP型晶体管Q1、电阻R1、电阻R2、分压电阻R3、分压电阻R4、滤波电容C2、信号输出端以及信号输入端;
其中,所述PNP型晶体管Q1的基极通过所述电阻R1连接所述信号输出端;所述PNP型晶体管Q1的发射极连接电源端;所述PNP型晶体管Q1的集电极一方面通过电阻R2接地,另一方面通过所述分压电阻R3连接信号输入端;
所述分压电阻R4的一端连接所述信号输入端,另一端接地;滤波电容C2的一端连接所述信号输入端,另一端接地。
2.根据权利要求1所述的快速数字电平转换电路,其特征在于,所述电源端的输出电压为7.5V。
3.根据权利要求1所述的快速数字电平转换电路,其特征在于,所述PNP型晶体管Q1采用响应频率为10MHz、输出频率为1MHz的晶体管。
CN201520874550.6U 2015-11-05 2015-11-05 快速数字电平转换电路 Active CN205070976U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520874550.6U CN205070976U (zh) 2015-11-05 2015-11-05 快速数字电平转换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520874550.6U CN205070976U (zh) 2015-11-05 2015-11-05 快速数字电平转换电路

Publications (1)

Publication Number Publication Date
CN205070976U true CN205070976U (zh) 2016-03-02

Family

ID=55397476

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520874550.6U Active CN205070976U (zh) 2015-11-05 2015-11-05 快速数字电平转换电路

Country Status (1)

Country Link
CN (1) CN205070976U (zh)

Similar Documents

Publication Publication Date Title
CN102324922A (zh) 低压差分信号驱动电路与数字信号传输器
CN102857208B (zh) 基于双光耦的高速双向通信隔离电路
CN103701453A (zh) 一种单片机与上位机串口电平转换电路
CN102404679B (zh) 一种耳机检测电路及电子设备
CN204180045U (zh) 基于物联网的智能教育终端的串口电平转换电路
CN205070976U (zh) 快速数字电平转换电路
CN202475477U (zh) 一种rs485接口转串口的自动切换收发电路
CN104077260B (zh) 一种集中器m‑bus主机通讯接口装置
CN203492004U (zh) 一种rs485总线的光电隔离保护电路
CN207184162U (zh) 一种用于有源配电网智能终端电池隔离监测结构
CN202503496U (zh) 一种电平转换器
CN212726986U (zh) 一种正负逻辑电平转换电路
CN204965416U (zh) Rs485总线串口装置
CN204886919U (zh) 简易式逻辑电平转换电路结构
CN203133832U (zh) 抗干扰的通讯接口电路
CN204440388U (zh) 一种简易的数据传输电路
CN203151466U (zh) 一种正负逻辑电平转换电路
CN205320057U (zh) 一种基于max系列芯片的电平转换电路
CN206515816U (zh) 一种光耦传输延时自补偿的rs485电路
CN204442342U (zh) 一种将差分信号转换为单端信号的电路
CN205910692U (zh) 一种支持并联的rs232接口发送电路
CN207518568U (zh) 一种基于双光耦的高速双向通信隔离电路
CN204206154U (zh) 一种通用串口与iso7816协议的门电路转换装置
CN203490693U (zh) 一种简易的计算机光电信号传输接口电路
CN204680001U (zh) 一种stm32芯片程序烧写电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant