CN205029648U - 数模转换电路 - Google Patents

数模转换电路 Download PDF

Info

Publication number
CN205029648U
CN205029648U CN201520820565.4U CN201520820565U CN205029648U CN 205029648 U CN205029648 U CN 205029648U CN 201520820565 U CN201520820565 U CN 201520820565U CN 205029648 U CN205029648 U CN 205029648U
Authority
CN
China
Prior art keywords
signal
modulation
frequency
chopping
analog signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520820565.4U
Other languages
English (en)
Inventor
刘兴强
张弛
苏炜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing KT Micro Ltd
Original Assignee
Beijing KT Micro Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing KT Micro Ltd filed Critical Beijing KT Micro Ltd
Priority to CN201520820565.4U priority Critical patent/CN205029648U/zh
Application granted granted Critical
Publication of CN205029648U publication Critical patent/CN205029648U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本实用新型涉及一种数模转换电路。该数模转换电路包括:第一调制模块,用于采用第一调制信号对输入的数字信号进行第一调制;数模转换器DAC,用于对第一调制后的数字信号进行数模转换,得到模拟信号;第二调制模块,用于采用第二调制信号对所述模拟信号进行第二调制,以便将所述模拟信号的有用频带内的无用信号调制到所述有用频带以外;其中,所述第一调制信号的频率与所述第二调制信号的频率相等。本实用新型用以将DAC输出的模拟信号中的无用信号调到有用频带以外,提高DAC的性能。

Description

数模转换电路
技术领域
本实用新型涉及微电子领域,尤其涉及一种数模转换电路。
背景技术
数模转换器(digitaltoanalogconverter,简称:DAC)广泛应用于各种电子电路系统中,目的是为了把数字信号转换成模拟信号输出,而在电子电路系统中,DAC的性能限制了电子电路系统整体的性能。衡量DAC性能的指标主要包括线性度、噪声以及失调电压信号。其中,DAC的非线性会使进入DAC中进行数模转换的数字信号产生谐波,而谐波的存在会造成波形失真、降低电路的可靠性等危害。噪声主要有热噪声和1/f噪声(flickernoise,简称:1/f噪声)等。
如图1所示,为现有技术中数字信号输入DAC前后的频谱变化图,在该图中,纵坐标为幅度,假设数字信号为单频正弦信号,所以图中所示为单频正弦信号的幅度曲线。其中,图1(a)为输入到DAC之前数字信号的幅度曲线,其中,横坐标为周期Φ,竖线部分为数字信号,数字信号以2Π为周期重复至无穷远。如图1(b)所示,当数字信号输入DAC中进行数模转换时,DAC的非线性会使该数字信号产生谐波。DAC对输入的数字信号进行数模转换,具体通过对数字信号进行重构得到输出的模拟信号,进行重构的方式可以采用零阶保持器实现,还可以采用归零_零阶保持器或一阶保持器等来实现;在图1(c)中,采用零阶保持器对数字信号进行重构,也就是对数字信号的频谱进行sinc函数相乘,在经过重构之后,数字信号转换为模拟信号,所以图1(c)中的横坐标为频率f,频率f与图1(a)和图1(b)中的周期Φ对应,在图1(c)中得到的模拟信号的高频部分的幅度大幅衰减。但是由于sinc函数的衰减有限,所以模拟信号的高频部分的幅度不能衰减到零,则模拟信号的高频部分不能完全被滤除,所以通常会对DAC输出的模拟信号进行滤波操作,也就是把模拟信号限制在某一频段内。如图1(d)所示,是对DAC输出的模拟信号进行低通滤波后得到的频谱图,这样就把输出的模拟信号限制在了有用带宽fBW频带内,但是在该有用带宽fBW频带内仍然有谐波存在,并且由于DAC电路本身的噪声使得输出的模拟信号的噪声变大,特别是DAC电路中的1/f噪声会大大提高模拟信号低频附近的噪声能量,图中阴影部分为1/f噪声和失调电压信号部分。所以,谐波、1/f噪声以及失调电压信号等这些无用信号都会使DAC的性能降低。
实用新型内容
本实用新型提供一种数模转换电路,用以将DAC输出的模拟信号中的无用信号调到有用频带以外,提高DAC的性能。
本实用新型提供一种数模转换电路,包括:
第一调制模块,用于采用第一调制信号对输入的数字信号进行第一调制;
数模转换器DAC,用于对第一调制后的数字信号进行数模转换,得到模拟信号;
第二调制模块,用于采用第二调制信号对所述模拟信号进行第二调制,以便将所述模拟信号的有用频带内的无用信号调制到所述有用频带以外;
其中,所述第一调制信号的频率与所述第二调制信号的频率相等。
在本实用新型中,第一调制模块采用第一调制信号对输入的数字信号进行第一调制,DAC将第一调制后的数字信号进行数模转换,得到模拟信号,第二调制模块采用第二调制信号对模拟信号进行第二调制,以便将模拟信号中的有用频带内的无用信号调制到有用频带以外。由于第一调制信号与第二调制信号的频率相等,所以通过第一调制模块和第二调制模块后,相当于对数字信号进行了两次调制,使得第二调制模块输出的模拟信号中的除无用信号以外的信号仍在有用频带以内,而对于DAC输出的模拟信号中的无用信号,由于只进行了一次调制,所以无用信号被调到有用频带以外,因此,提高了DAC的性能。
附图说明
图1为现有技术中数字信号输入DAC前后的频谱变化图;
图2为本实用新型数模转换电路实施例的结构示意图;
图3为本实用新型数模转换电路实施例的具体工作过程示意图;
图4为本实用新型数模转换电路实施例的第一实例的结构示意图;
图5为本实用新型数模转换电路实施例的图4第一实例中经过方波信号C0调制前后模拟信号的频谱变化图;
图6为本实用新型数模转换电路实施例的第二实例的结构示意图;
图7为本实用新型数模转换电路实施例的第二实例的结构示意图;
图8为本实用新型数模转换电路实施例的具体实现电路的一个实例。
具体实施方式
下面结合说明书附图和具体实施方式对本实用新型作进一步的描述。
如图2所示,为本实用新型数模转换电路实施例的结构示意图,该数模转换电路具体可以包括:第一调制模块21、DAC22和第二调制模块23,其中,DAC22与第一调制模块21连接,第二调制模块23与DAC22连接。
在本实施例中,第一调制模块21用于采用第一调制信号对输入的数字信号进行第一调制;DAC22用于对第一调制后的数字信号进行数模转换,得到模拟信号;第二调制模块23用于采用第二调制信号对模拟信号进行第二调制,以便将模拟信号的有用频带内的无用信号调制到有用频带以外;其中,第一调制信号的频率与第二调制信号的频率相等,这样,可以使得经过第一调制模块21和第二调制模块23后得到的模拟信号中除无用信号以外的有用信号仍在有用频带以内。
如图3所示,为本实用新型数模转换电路实施例的具体工作过程示意图,具体可以包括如下步骤:
步骤31、第一调制模块21采用第一调制信号对输入的数字信号进行第一调制;
步骤32、DAC22对第一调制后的数字信号进行数模转换,得到模拟信号;
步骤33、第二调制模块23采用第二调制信号对模拟信号进行第二调制,以便将模拟信号的有用频带内的无用信号调制到有用频带以外;
其中,第一调制信号的频率与第二调制信号的频率相等,这样,经过第一调制模块21和第二调制模块23后得到的模拟信号中除无用信号以外的有用信号可以仍在有用频带以内,而无用信号经由第二调制模块23调制到有用频带以外。
在本实施例中,第一调制模块21采用第一调制信号对输入的数字信号进行第一调制,DAC22将第一调制后的数字信号进行数模转换,得到模拟信号,第二调制模块23采用第二调制信号对模拟信号进行第二调制,以便将模拟信号中的有用频带内的无用信号调制到有用频带以外。由于第一调制信号与第二调制信号的频率相等,所以通过第一调制模块21和第二调制模块23后,相当于对数字信号进行了两次调制,使得第二调制模块23输出的模拟信号中的除无用信号以外的有用信号仍在有用频带以内,而对于DAC22输出的模拟信号中的无用信号,由于只进行了一次调制,所以无用信号被调到有用频带以外,因此,提高了DAC22的性能。
可选地,再参见图2所示的示意图,数模转换电路还可以包括滤波器24,滤波器24与第二斩波模块23连接,用于对第二调制后的模拟信号进行滤波,得到有用频带以内的模拟信号。可选地,滤波器24可以为低通滤波器,还可以为带通滤波器等,具体地,滤波器24的种类根据有用频带确定,因为不同的DAC22可能需要的有用频带是不一样的,此时需要根据不同的有用频带选取合适的滤波器24进行滤波,得到有用频带以内的模拟信号。例如:在DAC22的时钟频率为fs时,可以采用(0,fBW)为有用频带,还可以选择(fs-fBW,fs)作为有用频带。
可选地,在本实施例中,第一调制模块21具体可以为第一斩波(chopping)调制模块,用于采用第一斩波信号对输入的数字信号进行第一调制;第二调制模块23具体可以为第二斩波调制模块,用于采用第二斩波信号对模拟信号进行第二调制,以便将模拟信号的有用频带内的无用信号调制到有用频带以内,同样,第一斩波信号的频率与第二斩波信号的频率相等。
可选地,在本实施例中,第一斩波信号和第二斩波信号具体可以为同一个方波信号,该方波信号可以包括轮换的1和-1两种状态,这样,第一斩波调制模块可以在方波信号的1和-1两种状态下对数字信号进行调制,第二斩波调制模块可以在方波信号的1和-1两种状态下对DAC22输出的模拟信号进行调制;当方波信号为1时,可设定第一斩波调制模块和第二斩波调制模块的输出等于输入,当方波信号为-1时,可设定第一斩波调制模块和第二斩波调制模块的输出等于输入与-1的乘积。可选地,方波信号还可以包括轮换的0和-1两种状态;或者方波信号还可以包括轮换的0和1两种状态。
可选地,在本实施例中,方波信号的频率可以为n*fs/2,其中,fs为DAC22的时钟频率,n为大于或等于1的自然数。可选地,在选择方波信号的频率时,方波信号的频率还可以为其他频率,只要保证方波信号的频率不在有用频带以内即可,因为第二调制模块23在第二调制信号的作用下,可以将不同频率的无用信号调制到第二调制信号的频率附近。
下面以一个具体调制实例的过程说明本实施例中对有用信号和无用信号的调制。在该实例中,有用信号经过第一调制模块21和第二调制模块23两次调制后被还原回原频率,即仍在有用频带以内,而DAC22输出的模拟信号中的无用信号由于只在第二调制模块23中进行了一次调制,所以无用信号被调到有用频带以外。在该实例中,输入的数字信号为单频正弦信号,第一调制信号和第二调制信号具体可以为方波信号,设方波信号的频率为F,具体调制过程如下:
对有用信号的调制过程:
设单频正弦信号的频率为f0,则经过第一调制模块21后,该单频正弦信号被调制到频率(F+f0)和频率(F-f0);经过DAC22后,数字信号转换为模拟信号,在频率(F+f0)和频率(F-f0)处的模拟信号经第二调制模块23的第二次调制后,在频率(F+f0)处的模拟信号被调到频率(F+F+f0)和频率(F-F-f0),在频率(F-f0)处的模拟信号被调到频率(F+F-f0)和频率(F-F+f0)。这里需要说明的是,在数字信号处理中,负数频率用在分析过程中,实际仍是个正数,则得到该模拟信号在频率f0、频率(2F+f0)和频率(2F-f0)处,其中,在频率(2F+f0)和频率(2F-f0)处的模拟信号不影响有用信号的获取,这是因为频率f0处的模拟信号已经被还原,该频率f0处的模拟信号即为本实例中的有用信号,所以经过两次调制后,有用信号仍在有用频带以内。
对无用信号的调制过程:
单频正弦信号经过DAC22后得到的模拟信号中的无用信号可以包括谐波、1/f噪声以及失调电压信号等,第二调制模块23对它们的调制过程基本类似,下面以第二调制模块23对二次谐波的调制过程为例进行说明。假设DAC22的时钟频率为fs,被调制的模拟信号的频率为f1,这里的模拟信号的频率f1与前述的模拟信号的频率(F+f0)或(F-f0)一致,为了表述方便,直接采用频率f1表示模拟信号的频率来举例说明对二次谐波的调制过程。则在频带fs内二次谐波的频率分别为2f1和(fs-2f1),假设第二调制信号的频率为F,则在频率2f1的二次谐波被调制到频率(F+2f1)和频率(F-2f1),而在频率(fs-2f1)的二次谐波被调制到频率(F+fs-2f1)和频率(F-fs+2f1),并且,频率(F+2f1)、(F-2f1)、(F+fs-2f1)和(F-fs+2f1)均位于频率F附近,位于有用频带以外。
同理,对于在频带fs内的三次谐波、四次谐波等高次项的谐波,以及在频带大于fs的高频带内的谐波,均可以采用上述图4所示的对二次谐波的调制过程进行调制;同样,根据1/f噪声或失调电压信号的频率,采用同样的调制过程将1/f噪声或失调电压信号的频谱搬移到F频率附近,即搬移到有用频带以外,例如:若失调电压信号的频率为0,则频率为0的失调电压信号被频率为F的第二调制信号调制到频率F。
如图4所示,为本实用新型数模转换电路实施例的第一实例的结构示意图,在该实例中,第一调制模块21具体为第一斩波调制模块41,第二调制模块23具体为第二斩波调制模块42,滤波器24具体为低通滤波器43,第一斩波信号和第二斩波信号具体为同一个具有1和-1两种状态的方波信号,假设该方波信号为C0,当C0=1时,第一斩波调制模块41和第二斩波调制模块42的输出等于输入,当C0=-1时,第一斩波调制模块41和第二斩波调制模块42的输出等于输入乘以-1。在该实例中,DAC22输出的模拟信号中的偶次谐波、噪声以及失调电压信号这些无用的信号被方波信号C0进行了调制,具体的推导过程如下:
设DAC22的传输函数为:y=a0+a1·x+a2·x2+a3·x3+…
其中,y为DAC22输出的模拟信号,x为DAC22的输入信号,a0、a1、a2、a3分别为传输函数各项的系数,a0项代表噪声和失调电压信号,a1项为DAC22输出的模拟信号,a2、a3、…项分别为高次谐波项。
当输入信号为(-x)时,DAC22输出的模拟信号为:
y’=a0+a1·(-x)+a2·x2+a3·(-x3)+…
因此,可以得到:(-y’)=(-a0)+a1·x-a2·x2+a3·x3+…
设数字信号序列为:x0,x1,x2,x3,x4,…,方波信号C0为1,-1,1,-1,1,…,数字信号经过第一斩波调制模块41后,得到DAC22的输入信号序列为:x0,-x1,x2,-x3,x4,…,DAC22输出的模拟信号序列为:y0,y1’,y2,y3’,y4,…,然后该模拟信号经过第二斩波调制模块42后的输出为:y0,-y1’,y2,y3’,y4,…,即:
y0=a0+a1·x0+a2·x02+a3·x03+…
(-y1’)=-a0+a1·x1-a2·x12+a3·x13+…
y2=a0+a1·x2+a2·x22+a3·x23+…
(-y3’)=-a0+a1·x3-a2·x32+a3·x33+…
y4=a0+a1·x4+a2·x42+a3·x43+…
……
因此第二斩波调制模块42的输出序列中,a0项为DAC22的1/f噪声和失调电压信号,输出为:
a0﹒(1,-1,1,-1,1,…)=a0﹒C0,
a1项为DAC22输出的模拟信号,输出为:
a1﹒(x0,x1,x2,x3,x4,…)=a1﹒x
a2项为DAC22输出的模拟信号的二次谐波项,输出为:
a2﹒(x02,-x12,x22,-x32,x42,…)=a2﹒C0﹒x2=(a2﹒x2)﹒C0
a3项为DAC22输出的模拟信号的三次谐波项,输出为:
a3﹒(x03,x13,x23,x33,x43,…)=a3﹒x3
……
因此,在该实例中,a0项和偶次谐波项被方波信号C0进行了调制,如图5所示,为本实用新型数模转换电路实施例的图4第一实例中经过方波信号C0调制前后模拟信号的频谱变化图,在该图中,是DAC22采用零阶保持器进行重构得到模拟信号的频谱图,这与图1(c)中的模拟信号的频谱图一致,具体地,在该图5中表示的是DAC22输出的模拟信号中的a0项中的1/f噪声和失调电压信号以及二次谐波的单边频谱的图形,fs为DAC22的时钟频率,假设方波信号C0的频率为fs/2,则有用带宽为fBW,其中,fBW小于fs/2。图5(a)为DAC22输出的模拟信号没有经过C0调制时的频谱图,此时二次谐波、1/f噪声以及失调电压信号不能被低通滤波器43滤除,仍然在有用带宽fBW内。图5(b)为DAC输出的模拟信号经过C0调制时的频谱图,与图5(a)的不同之处在于,二次谐波、1/f噪声以及失调电压信号被方波信号C0调制至fs/2频率附近,且没有在有用频带内,因此可以被低通滤波器43滤掉。具体地,调制过程为:
对二次谐波的调制:假设DAC22输出的模拟信号的频率为f1,则在频带fs内二次谐波的频率分别为2f1和(fs-2f1);由于方波信号C0的频率为fs/2,则在频率2f1的二次谐波被调制到频率(fs/2+2f1)和频率(fs/2-2f1),而在频率(fs-2f1)的二次谐波被调制到频率(fs/2+fs-2f1)和频率(fs/2-fs+2f1),即频率(3fs/2-2f1)和频率(fs/2-2f1),这里需要说明的是,在数字信号处理中,负数频率用在分析过程中,实际仍是个正数,所以前述的频率(fs/2-fs+2f1)=(fs/2-2f1)。因此,二次谐波被方波信号C0调制到fs/2频率附近。同样地,方波信号C0对1/f噪声和失调电压信号与方波信号C0对二次谐波的调制过程类似,都是根据1/f噪声或失调电压信号的频率,将1/f噪声或失调电压信号的频谱搬移到fs/2频率附近,例如:若失调电压信号的频率为0,则频率为0的失调电压信号被频率为fs/2的方波信号C0调制到频率fs/2。
在本实例中,参见图5(b),在频率2f1的二次谐波被调制到频率(fs/2+2f1),而在频带大于fs的高频带内的二次谐波,在方波信号C0的调制下,也会有频率为fs+2f1的二次谐波被调制到(fs/2+2f1),所以,调制到频率(fs/2+2f1)的二次谐波并不局限于频带fs内的二次谐波,在高频带内的二次谐波也可以被调制到频率(fs/2+2f1)处,得到频率(fs/2+2f1)的二次谐波,就是不同频率部分的二次谐波的叠加,同样可以被低通滤波器43滤除。
在本实例中,方波信号C0在去除二次谐波的同时,还可以对四次谐波、六次谐波等高次的偶次谐波进行调制,这样,就可以在调制过程中,将模拟信号中的偶次谐波这一无用信号调制到有用频带以外,具体地,方波信号C0对高次谐波的调制过程与方波信号C0对二次谐波的调制过程类似,在此不再赘述。
可选地,在本实例中,方波信号C0的频率还可以为频率fs、3fs/2、2fs和5fs/2等频率,这是由方波信号C0的信号特点决定的,因为方波信号C0不是单一频率信号,上述的频率fs/2为基波频率,在方波信号C0的频谱中除了基波频率fs/2外,还存在与基波频率fs/2成整数倍频率的谐波频率,也就是频率fs、3fs/2、2fs和5fs/2等频率。此时,二次谐波会被方波信号C0的频率调制到频率fs、3fs/2、2fs和5fs/2等频率附近,由于这些频率都不在有用带宽fBW内,因此,在方波信号C0的频率为频率fs、3fs/2、2fs和5fs/2等频率对二次谐波进行调制时,最终都可以使二次谐波被低通滤波器43滤除。
如图6所示,为本实用新型数模转换电路实施例的第二实例的结构示意图,与第一实例的不同之处在于,在该实例中,第一斩波信号和第二斩波信号具体为同一个具有0和-1两种状态的方波信号。在该实例中,DAC22输出的模拟信号中的偶次谐波、噪声以及失调电压信号这些无用信号被方波信号C0进行了调制,具体的推导过程与第一实例类似,不同之处在于:
设数字信号序列为:x0,x1,x2,x3,x4,…,方波信号C0为-1,0,-1,0,-1,…,数字信号经过第一斩波调制模块41后,得到DAC22的输入信号序列为:-x0,0,-x2,0,-x4,…,DAC22输出的模拟信号序列为:y0’,y1,y2’,y3,y4’,…,然后该模拟信号经过第二斩波调制模块42后的输出为:-y0’,0,-y2’,0,-y4’,…,即:
(-y0’)=-a0+a1·x0-a2·x02+a3·x03+…
0
(-y2’)=-a0+a1·x2-a2·x22+a3·x23+…
0
(-y4’)=-a0+a1·x4-a2·x42+a3·x43+…
……
因此,第二斩波调制模块42的输出序列中,a0项为DAC22的1/f噪声和失调电压信号,输出为:
a0﹒(-1,0,-1,0,-1,…)=a0﹒C0
a1项为DAC22输出的模拟信号,输出为:
a1﹒(x0,0,x2,0,x4,…)
a2项为DAC22输出的模拟信号的二次谐波项,输出为:
a2﹒(-x02,0,-x22,0,-x42,…)=a2﹒x2﹒C0
a3项为DAC22输出的模拟信号的三次谐波项,输出为:
a3﹒(x03,0,x23,0,x43,…)
……
因此,在该实例中,a0项、偶次谐波项被方波信号C0进行了调制,具体调制过程与第一实例中对二次谐波的调制过程类似,在此不再赘述。
如图7所示,为本实用新型数模转换电路实施例的第三实例的结构示意图,与第一实例的不同之处在于,在该实例中,第一斩波信号和第二斩波信号具体为同一个具有0和1两种状态的方波信号。在该实例中,DAC22输出的模拟信号中的奇次谐波、偶次谐波、噪声以及失调电压信号这些无用信号被方波信号C0进行了调制,具体的推导过程与第一实例类似,不同之处在于:
设数字信号序列为:x0,x1,x2,x3,x4,…,方波信号C0为0,1,0,1,…,数字信号经过第一斩波调制模块41后,得到DAC22的输入信号序列为:0,x1,0,x3,0,…,DAC22输出的模拟信号序列为:y0,y1,y2,y3,y4,…,然后该模拟信号经过第二斩波调制模块42后的输出为:0,y1,0,y3,0,…,即:
0
y1=a0+a1·x1+a2·x12+a3·x13+…
0
y3=a0+a1·x3+a2·x32+a3·x33+…
0
……
因此,第二斩波调制模块42的输出序列中,a0项为DAC22的1/f噪声和失调电压信号,输出为:
a0﹒(0,1,0,1,0,…)=a0﹒C0
a1项为DAC22输出的模拟信号,输出为:
a1﹒(0,x1,0,x3,0,…)=(a1﹒x)﹒C0
a2项为DAC22输出的模拟信号的二次谐波项,输出为:
a2﹒(0,x12,0,x32,0,…)=(a1﹒x2)﹒C0
a3项为DAC22输出的模拟信号的三次谐波项,输出为:
a3﹒(0,x12,0,x32,0,…)=(a3﹒x3)﹒C0
……
因此,在该实例中,a0项、奇次谐波项和偶次谐波项被方波信号C0进行了调制,具体调制过程与第一实例中对二次谐波的调制过程类似,在此不再赘述。
如图8所示,为本实用新型数模转换电路实施例的具体实现电路的一个实例,在该实例中,第一调制模块21具体为反相器,DAC22具体结构是以差分电流作为输出的DAC,输出I1和I2两路电流,第二调制模块23具体为斩波开关,由于DAC输出两路电流,因此斩波开关具体为与I1和I2两路电流对应的斩波开关K1和斩波开关K2。第一调制信号和第二调制信号具体为同一个方波信号C0,反相器在方波信号C0为1时输出等于输入、在方波信号C0为-1时对输入进行取反;斩波开关K1和斩波开关K2在方波信号C0为1和-1时,分别控制开关的闭合方向,通过开关不同的闭合方向得到不同的电压输出,例如:在方波信号C0为1时,斩波开关K1闭合到电阻R1端,斩波开关K2闭合到电阻R2端,得到的电压V1即为电流I1与电阻R1的乘积,电压V2即为电流I2与电阻R2的乘积。
可选地,在本实例中,DAC22还可以为实现数模转换功能的其他的电路结构。
最后应说明的是:以上实施例仅用以说明本实用新型的技术方案而非限制,尽管参照较佳实施例对本实用新型进行了详细说明,本领域的普通技术人员应当理解,可以对本实用新型的技术方案进行修改或者等同替换,而不脱离本实用新型技术方案的精神和范围。

Claims (5)

1.一种数模转换电路,其特征在于,包括:
第一调制模块,用于采用第一调制信号对输入的数字信号进行第一调制;
数模转换器DAC,用于对第一调制后的数字信号进行数模转换,得到模拟信号;
第二调制模块,用于采用第二调制信号对所述模拟信号进行第二调制,以便将所述模拟信号的有用频带内的无用信号调制到所述有用频带以外;
其中,所述第一调制信号的频率与所述第二调制信号的频率相等。
2.根据权利要求1所述的电路,其特征在于,所述第一调制模块具体为第一斩波调制模块,用于采用第一斩波信号对输入的数字信号进行第一调制;
所述第二调制模块具体为第二斩波调制模块,用于采用第二斩波信号对所述模拟信号进行第二调制,以便将所述模拟信号的有用频带内的无用信号调制到所述有用频带以外。
3.根据权利要求2所述的电路,其特征在于,所述第一斩波调制模块中采用的第一斩波信号和所述第二斩波调制模块中采用的第二斩波信号为同一个方波信号,所述方波信号包括轮换的1和-1两种状态,或者,所述方波信号包括轮换的0和-1两种状态,或者,所述方波信号包括轮换的0和1两种状态。
4.根据权利要求3所述的电路,其特征在于,所述方波信号的频率为n*fs/2,其中,fs为所述DAC的时钟频率,n为大于或等于1的自然数。
5.根据权利要求1所述的电路,其特征在于,所述电路还包括滤波器,用于对所述第二调制后的模拟信号进行滤波,得到有用频带以内的模拟信号。
CN201520820565.4U 2015-10-21 2015-10-21 数模转换电路 Active CN205029648U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520820565.4U CN205029648U (zh) 2015-10-21 2015-10-21 数模转换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520820565.4U CN205029648U (zh) 2015-10-21 2015-10-21 数模转换电路

Publications (1)

Publication Number Publication Date
CN205029648U true CN205029648U (zh) 2016-02-10

Family

ID=55262150

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520820565.4U Active CN205029648U (zh) 2015-10-21 2015-10-21 数模转换电路

Country Status (1)

Country Link
CN (1) CN205029648U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105281775A (zh) * 2015-10-21 2016-01-27 昆腾微电子股份有限公司 数模转换电路及方法
CN109507522A (zh) * 2018-12-19 2019-03-22 国网北京市电力公司 信号的处理方法、处理装置、存储介质和处理器
CN114079603A (zh) * 2020-08-13 2022-02-22 华为技术有限公司 一种信号折叠方法及设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105281775A (zh) * 2015-10-21 2016-01-27 昆腾微电子股份有限公司 数模转换电路及方法
CN109507522A (zh) * 2018-12-19 2019-03-22 国网北京市电力公司 信号的处理方法、处理装置、存储介质和处理器
CN114079603A (zh) * 2020-08-13 2022-02-22 华为技术有限公司 一种信号折叠方法及设备
CN114079603B (zh) * 2020-08-13 2023-08-22 华为技术有限公司 一种信号折叠方法及设备

Similar Documents

Publication Publication Date Title
US8633843B2 (en) System and method for chopping oversampled data converters
CN205029648U (zh) 数模转换电路
JPH10304001A (ja) 変調器及び変調方法
CN107102193B (zh) 电参量计量过程中的信号噪声处理装置
JP6090441B2 (ja) 送信回路
JP6096904B2 (ja) デジタルアナログ変換器
CN103560800A (zh) 一种提高adc+fpga数字接收系统灵敏度的抖动发生装置及抖动产生方法
CN105281775A (zh) 数模转换电路及方法
CN103634005A (zh) 一种模数转换器中量化噪声随机化的方法
US9391634B1 (en) Systems and methods of low power decimation filter for sigma delta ADC
CN104237580A (zh) 一种产生am调幅信号的测量装置
CN108134608A (zh) 三角积分调变器与信号转换方法
CN106936434B (zh) 基于fft提取的码密度高阶谐波校正系统
CN113054953B (zh) 一种宽带波形产生组件和方法
Stefanazzi et al. Alias-free digital click modulator
CN116192150A (zh) 一种用于低频计量的斩波调制方法、斩波Sigma-Delta调制器
CN104639160B (zh) 数字控制振荡器及磁共振成像系统
Morales et al. FPGA implementation and evaluation of a PWM-based RF modulator
Mohammed et al. Design and Implementation of Decimation Filter for 13-bit Sigma-Delta ADC Based on FPGA
CN204316489U (zh) 低噪声过采样模数转换器
CN204206187U (zh) 一种基于载荷地面检测仪的信号回放模块
TW201121252A (en) Bandpass delta-sigma modulator
Sadeghifar et al. Modeling and analysis of aliasing image spurs problem in digital-RF-converter-based IQ modulators
JP2023094552A (ja) 時間インターリーブされたデジタル-アナログ変換器を較正するためのシステムおよび方法
CN107204759B (zh) 用于生成正弦信号的∑-δ调制器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant