CN204719741U - 一种通用验证平台系统 - Google Patents
一种通用验证平台系统 Download PDFInfo
- Publication number
- CN204719741U CN204719741U CN201520468288.5U CN201520468288U CN204719741U CN 204719741 U CN204719741 U CN 204719741U CN 201520468288 U CN201520468288 U CN 201520468288U CN 204719741 U CN204719741 U CN 204719741U
- Authority
- CN
- China
- Prior art keywords
- module
- display apparatus
- scoring board
- connects
- mcu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本实用新型开发一种改进的通用验证平台系统,取消了参考模板的使用,直接从微处理器MCU中将数据传递给计分板模块,从而简化了验证平台系统的组成;经过改进后的通用验证平台系统,更加方便了设计人员的逻辑功能仿真。相比于目前设计人员通过波形观察仿真结果的方式,采用该新改型后的仿真环境,能够更加直观的看到数据流的走向,并且,数据的正确性也能得到保障,从而大大减少了设计人员在仿真阶段花费的时间。
Description
技术领域
本实用新型涉及了通用验证平台,尤其涉及了一种改进的通用验证平台系统。
通用验证平台系统验证工程师可以利用其可重用组件构建具有标准化层次结构和接口的功能验证环境。传统的UVM的验证平台包括音序器、驱动器、显示器、计分板、参考模板、和被测试区。在具体使用过程中,逻辑功能大部分均在不同协议接口之间进行数据传递,而不存在数据处理或图像处理的这一特例。
发明内容
为了解决上述问题,本实用新型开发一种改进的通用验证平台,取消了参考模板的使用,直接从驱动器中将数据传递给计分板,从而简化了验证平台的组成。
本实用新型一种通用验证平台是通过以下技术方案来实现的:
一种通用验证平台系统,包括微处理器模块MCU、显示器模块、计分板模块和测试区,其特征在于:微处理器模块MCU包括音序器和驱动器,微处理器模块MCU连接计分板模块,微处理器模块MCU还连接了被测试区,被测试区连接显示器模块,显示器模块连接计分板模块,显示器模块还连接了显示器。
所述的显示器模块和计分板模块有若干个。
所述的测试区包括若干个子模块。
被测试区的每个测试模块与显示器模块、计分板模块、微处理器模块MCU形成一个独立的回路;微处理器模块MCU连接测试区的测试模块,测试区的测试模块连接显示器模块,显示器模块连接计分板模块,微处理器模块MCU又连接计分板模块。
本实用新型具有的有益效果:经过改进后的通用验证平台,更加方便了设计人员的逻辑功能仿真。相比于目前设计人员通过波形观察仿真结果的方式,采用该新改型后的仿真环境,能够更加直观的看到数据流的走向,并且,数据的正确性也能得到保障,从而大大减少了设计人员在仿真阶段花费的时间。
附图说明
以下结合附图所示实施例的具体实施方式,对本实用新型的上述内容再作进一步的详细说明。
图1是本实用新型的系统示意图。
具体实施方式
一种通用验证平台系统,包括微处理器模块MCU、显示器模块、计分板模块和测试区,微处理器模块MCU包括音序器和驱动器,微处理器模块MCU连接计分板模块,微处理器模块MCU还连接了被测试区,被测试区连接显示器模块,显示器模块连接计分板模块,显示器模块还连接了显示器。
所述的显示器模块和计分板模块有若干个。
所述的测试区包括若干个子模块。
被测试区的每个测试模块与显示器模块、计分板模块、微处理器模块MCU形成一个独立的回路;微处理器模块MCU连接测试区的测试模块,测试区的测试模块连接显示器模块,显示器模块连接计分板模块,微处理器模块MCU又连接计分板模块。
在具体实施例中,微处理器模块MCU连接测试区的测试模块1,测试区的测试模块1连接显示器模块1,显示器模块1连接计分板模块1,微处理器模块MCU又连接计分板模块1;形成回路1。
微处理器模块MCU连接测试区的测试模块2,测试区的测试模块2连接显示器模块2,显示器模块2连接计分板模块2,微处理器模块MCU又连接计分板模块2;形成回路2。
微处理器模块MCU连接测试区的测试模块n,测试区的测试模块n连接显示器模块n,显示器模块n连接计分板模块n,微处理器模块MCU又连接计分板模块n;形成回路n。
所有的回路中的显示器模块都连接显示器,将每个回路中的数据和波形都显示在显示屏上,让设计人员可以清楚知道波形的变化和数据的走向。
经过改进后的通用验证平台,更加方便了设计人员的逻辑功能仿真。相比于目前设计人员通过波形观察仿真结果的方式,采用该新改型后的仿真环境,能够更加直观的看到数据流的走向,并且,数据的正确性也能得到保障,从而大大减少了设计人员在仿真阶段花费的时间。
需要说明的是,本实用新型所举实施方式或者实施例对本发明的目的、技术方案和优点进行了进一步详细说明,所应理解的是,以上所举实施方式或者实施例仅为本发明的优选实施方式而已,并不用以限制本发明,凡在本发明的精神和原则之内对本发明所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (4)
1.一种通用验证平台系统,包括微处理器模块MCU、显示器模块、计分板模块和测试区,其特征在于:微处理器模块MCU包括音序器和驱动器,微处理器模块MCU连接计分板模块,微处理器模块MCU还连接了被测试区,被测试区连接显示器模块,显示器模块连接计分板模块,显示器模块还连接了显示器。
2.根据权利要求1所述的通用验证平台系统,其特征在于:所述的显示器模块和计分板模块有若干个。
3.根据权利要求1所述的通用验证平台系统,其特征在于:所述的测试区包括若干个子模块。
4.根据权利要求1所述的通用验证平台系统,其特征在于:被测试区的每个测试模块与显示器模块、计分板模块、微处理器模块MCU形成一个独立的回路;微处理器模块MCU连接测试区的测试模块,测试区的测试模块连接显示器模块,显示器模块连接计分板模块,微处理器模块MCU又连接计分板模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520468288.5U CN204719741U (zh) | 2015-07-02 | 2015-07-02 | 一种通用验证平台系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520468288.5U CN204719741U (zh) | 2015-07-02 | 2015-07-02 | 一种通用验证平台系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204719741U true CN204719741U (zh) | 2015-10-21 |
Family
ID=54318717
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520468288.5U Active CN204719741U (zh) | 2015-07-02 | 2015-07-02 | 一种通用验证平台系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204719741U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114218026A (zh) * | 2021-11-29 | 2022-03-22 | 北京百度网讯科技有限公司 | 计分板生成方法、装置、电子设备及存储介质 |
-
2015
- 2015-07-02 CN CN201520468288.5U patent/CN204719741U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114218026A (zh) * | 2021-11-29 | 2022-03-22 | 北京百度网讯科技有限公司 | 计分板生成方法、装置、电子设备及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105468797B (zh) | 一种信息处理方法及装置 | |
US20120180015A1 (en) | System and method for metastability verification of circuits of an integrated circuit | |
US9965252B2 (en) | Method and system for generating stateflow models from software requirements | |
CN104486169A (zh) | 可重用自动检测及随机验证系统和方法 | |
US9015024B2 (en) | Enabling reuse of unit-specific simulation irritation in multiple environments | |
CN204719741U (zh) | 一种通用验证平台系统 | |
CN104462626A (zh) | 基于vmm验证方法学的rfif验证平台及实现方法 | |
CN105320510B (zh) | 一种自动追踪数据关系的方法及装置 | |
CN104461603B (zh) | 一种信息处理方法及电子设备 | |
CN106773785B (zh) | 一种基于fpga技术的核安全级智能仿真验证平台的实现方法 | |
US9280627B1 (en) | GUI based verification at multiple abstraction levels | |
US8065641B2 (en) | Automatically creating manufacturing test rules pertaining to an electronic component | |
US10803219B1 (en) | Method and system for combined formal static analysis of a design code | |
US9594860B2 (en) | Analog mixed signal model equivalence checking | |
CN103197292A (zh) | 多通道雷达回波信号的模拟及验证方法 | |
CN104281990A (zh) | 一种教学管理系统 | |
CN104346485A (zh) | 综合模型同仿真模型的时序约束一致性的验证系统及方法 | |
US9710581B1 (en) | VIP assisted method and apparatus to enable SOC integration and software development | |
CN105653745A (zh) | 版图验证测试向量的伪错自动构造方法 | |
US10380292B1 (en) | Systems and methods for finite difference time domain simulation of an electronic design | |
CN109635480A (zh) | 一种基于制图软件的控制逻辑验证和调试方法 | |
DE GIORGI | Materials, forms and models in the St Philip church of Hierapolis: Byzantine architectural elements | |
Miranda et al. | Using simulink design verifier for automatic generation of requirements-based tests | |
CN105808434A (zh) | 软件可靠性测试系统 | |
CN106469233A (zh) | 一种检查不同类型库单元正确性及一致性的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: 610000 unit H3, building D, No. 229, dedicated road, Qingyang District, Sichuan, China Patentee after: Chengdu Mingda electronic Limited by Share Ltd Address before: 610000 unit H3, building D, No. 229, dedicated road, Qingyang District, Sichuan, China Patentee before: CHENGDU ZHIMINGDA DIGITAL EQUIPMENT CO., LTD. |