CN204595693U - 一种基于申威处理器和申威套片的计算机主板 - Google Patents
一种基于申威处理器和申威套片的计算机主板 Download PDFInfo
- Publication number
- CN204595693U CN204595693U CN201520258315.6U CN201520258315U CN204595693U CN 204595693 U CN204595693 U CN 204595693U CN 201520258315 U CN201520258315 U CN 201520258315U CN 204595693 U CN204595693 U CN 204595693U
- Authority
- CN
- China
- Prior art keywords
- shen
- nest plate
- controller
- interface
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Stored Programmes (AREA)
Abstract
本实用新型公开一种基于申威处理器和申威套片的计算机主板,包括申威处理器模块、套片控制器模块、高速连接器模块。所述申威处理器模块与套片控制器模块连接,所述套片控制器模块与高速连接器模块连接;所述高速连接器模块包括连接器JM1、JM2,JM1为主板提供一路×4的PCI-E链路以及一路RS232接口,JM2为主板提供另一路×4的PCI-E链路以及一路JTAG接口。本实用新型可以为其它板卡提供上位机的控制功能,高速连接器模块为本实用新型和其它板卡适配提供了方便快捷的交互接口,且并不局限于与其它主板仅仅保持PCI-E通信接口,任何高速差分信号以及单端信号都可以通过高速连接器模块实现。
Description
技术领域
本实用新型涉及一种计算机主板,尤其涉及一种基于申威处理器和申威套片的计算机主板。
背景技术
随着我国信息化的进一步深入发展,信息安全问题日益引起重视。尤其是“棱镜门”事件的爆发,更是为我国的信息安全保护问题敲响了警钟,加强我国自身的信息安全建设刻不容缓。为了推动我国的信息安全建设,对信息安全产品的国产化要求越来越迫切。在信息安全产品中最重要的一个部分就是嵌入式系统信息安全的问题,而嵌入式系统中的一个重要组成部分就是处理器,因而处理器内核的安全性就决定了整个嵌入式系统的安全性能的高低。但是,目前在工业控制计算机行业使用的多为国外品牌的处理器,这些处理器内核在结构设计中主要考虑的是速度、可靠性、功耗等一些非安全性的因素,导致处理器存在很多安全漏洞,使得不法分子或国外反动势力可以很容易在出口到我国的处理器中植入监听、监视装置来窃取我国政府部门、科研机构、企事业单位等的机密。
实用新型内容
本实用新型的目的在于通过一种基于申威处理器和申威套片的计算机主板,来解决以上背景技术部分提到的问题。
为达此目的,本实用新型采用以下技术方案:
一种基于申威处理器和申威套片的计算机主板,包括申威处理器模块、套片控制器模块、高速连接器模块;所述申威处理器模块与套片控制器模块连接,所述套片控制器模块与高速连接器模块连接;所述高速连接器模块包括连接器JM1、JM2,JM1为主板提供一路×4的PCI-E链路以及一路RS232接口,JM2为主板提供另一路×4的PCI-E链路以及一路JTAG接口。
特别地,所述申威处理器模块采用申威410处理器,其集成有DDR3存储控制器接口和PCI-E0、PCI-E1两路PCI-E接口,所述DDR3存储控制器接口接DDR3内存颗粒;PCI-E0接套片控制器模块。
特别地,所述套片控制器模块接出两个千兆以太网控制器、一个RTC芯片、RS232驱动接收控制器、一个USB转UART控制器、两路PCI-E接口、一个视频编码器、一个PS/2接口、一个SATA接口、一个电子盘、四个USB接口、一个USB转JTAG控制器。
特别地,所述千兆以太网控制器接出两个千兆网口。
特别地,所述RTC芯片反馈时钟给套片控制器模块。
特别地,所述RS232驱动接收控制器接出一个COM口。
特别地,所述USB转UART控制器接出一个RS232驱动接收控制器,RS232驱动接收控制器接出一路RS232信号。
特别地,所述视频编码器接出一个VGA接口;所述USB转JTAG控制器接出一路JTAG信号。
本实用新型提出的基于申威处理器和申威套片的计算机主板可以为其它板卡提供上位机的控制功能,高速连接器模块为该主板和其它板卡适配提供了方便快捷的交互接口,且并不局限于与其它主板仅仅保持PCI-E通信接口,任何高速差分信号以及单端信号都可以通过高速连接器模块实现。本实用新型采用我国完全自主设计的申威处理器,其软硬件设计完全自主可控,安全性高,为我国电力、通信、金融和国防等国家命脉行业的信息安全提供有力保障,并且通过套片完成了多层次片上通信结构、高性能PCI-E交叉开关、图形图像子系统、存储等功能,满足系统的可信引导和软件的安全认证需求,同时主板接口资源丰富,兼容性强,可满足不同行业的需求。
附图说明
图1为本实用新型实施例提供的基于申威处理器和申威套片的计算机主板结构图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部内容。
请参照图1所示,图1为本实用新型实施例提供的基于申威处理器和申威套片的计算机主板结构图。
本实施例中基于申威处理器和申威套片的计算机主板具体包括申威处理器模块、套片控制器模块、高速连接器模块。所述申威处理器模块与套片控制器模块连接,所述套片控制器模块与高速连接器模块连接。所述申威处理器模块为主板的核心处理、控制单元。所述套片控制器模块为主板提供各种控制器及I/O接口,并且提供两路×4的PCI-E链路。所述高速连接器模块负责主板与适配板卡之间的通信。
所述申威处理器模块采用申威410处理器。该申威410处理器集成有DDR3存储控制器接口和2路×8的PCI-E0、PCI-E1接口。所述DDR3存储控制器接口接DDR3内存颗粒;PCI-E0接套片控制器模块。申威410处理器是一款由上海高性能集成电路设计中心自主研发的64位字长的高性能通用处理器。申威410处理器采用多核架构和片上系统(System On Chip,SOC)技术,单芯片集成了4个对称的64位通用处理器核心,还集成了DDR3存储控制器接口、两路PCI-E接口、一路维护接口和一路测试接口,通过高速片上网络互连,组成多核结构的高性能处理器,其最高工作频率为1.6GHz,峰值运算速度为51.2GFlops。
所述套片控制器模块采用国产IO芯片SWICH,该芯片集成了多层次片上通信结构、高性能PCI-E交叉开关、图形图像子系统、DDR2/3存储控制器、高速输入输出部件、低速输入输出部件以及系统控制部件等;片内集成符合国家标准的可信密码模块TCM,具有加/解密、签名/验签、密钥处理等密码运算功能,满足系统可信引导和软件的安全认证需求,适用于高安全需要的国产化系列平台产品应用。所述套片控制器模块接出两个千兆以太网控制器、一个RTC芯片、RS232驱动接收控制器、一个USB转UART控制器、两路PCI-E接口、一个视频编码器、一个PS/2接口、一个SATA接口、一个电子盘、四个USB接口、一个USB转JTAG控制器。所述千兆以太网控制器接出两个千兆网口。所述RTC芯片反馈时钟给套片控制器模块。所述RS232驱动接收控制器接出一个COM口。所述USB转UART控制器接出一个RS232驱动接收控制器。所述RS232驱动接收控制器接出一路RS232信号。所述视频编码器接出一个VGA接口。所述USB转JTAG控制器接出一路JTAG信号。
所述高速连接器模块具体包括JM1、JM2两个连接器。JM1、JM2连接器均选用6469028-1型号。JM1为基于申威处理器和申威套片的计算机主板提供一路×4的PCI-E链路以及一路RS232接口。JM2为基于申威处理器和申威套片的计算机主板提供另一路×4的PCI-E链路以及一路JTAG接口。
需要说明的是,DDR3(Double Data Rate3,即第三代双倍速率同步动态随机存储器)是指一种内存规格。PCI-E(PCI Express)是指增强型外部互联标准是一种连接电子计算机主板和外部设备的总线标准。GMII(Gigabit MediumIndependent Interface)是一种千兆以太网接口标准。RGMII(Reduced GigabitMedium Independent Interface)是一种简化的千兆以太网接口标准。I2C(Inter-Integrated Circuit)是一种两线式串行总线标准。RTC(Real-TimeClock)是实时时钟。VGA(Video Graphics Array)是一种视频输出标准。USB(Universal Serial Bus)是一个外部总线标准。UART(Universal AsynchronousReceiver/Transmitter)是一种通用串行数据总线。RS232是一种异步传输标准接口。PS/2是在较早电脑上常见的接口之一,用于鼠标、键盘等设备。SATA(Serial Advanced Technology Attachment)是一种串行高级技术,是一种基于行业标准的串行硬件驱动器接口,是由Intel、IBM、Dell、APT、Maxtor和Seagate公司共同提出的硬盘接口规范。JTAG(Joint Test Action Group)是一种测试标准。COM(cluster communication port)口即串行通讯端口。
本实用新型可以为其它板卡提供上位机的控制功能,高速连接器模块为本实用新型和其它板卡适配提供了方便快捷的交互接口,且并不局限于与其它主板仅仅保持PCI-E通信接口,任何高速差分信号以及单端信号都可以通过高速连接器模块实现。本实用新型的技术方案采用我国完全自主设计的申威处理器,其软硬件设计完全自主可控,安全性高,为国家命脉行业的信息安全提供有力保障,并且通过套片完成了多层次片上通信结构、高性能PCI-E交叉开关、图形图像子系统、存储等功能,满足系统的可信引导和软件的安全认证需求,同时主板接口资源丰富,兼容性强,可满足不同行业的需求。
注意,上述仅为本实用新型的较佳实施例及所运用技术原理。本领域技术人员会理解,本实用新型不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本实用新型的保护范围。因此,虽然通过以上实施例对本实用新型进行了较为详细的说明,但是本实用新型不仅仅限于以上实施例,在不脱离本实用新型构思的情况下,还可以包括更多其他等效实施例,而本实用新型的范围由所附的权利要求范围决定。
Claims (8)
1.一种基于申威处理器和申威套片的计算机主板,其特征在于,包括申威处理器模块、套片控制器模块、高速连接器模块;所述申威处理器模块与套片控制器模块连接,所述套片控制器模块与高速连接器模块连接;所述高速连接器模块包括连接器JM1、JM2,JM1为主板提供一路×4的PCI-E链路以及一路RS232接口,JM2为主板提供另一路×4的PCI-E链路以及一路JTAG接口。
2.根据权利要求1所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述申威处理器模块采用申威410处理器,其集成有DDR3存储控制器接口和PCI-E0、PCI-E1两路PCI-E接口,所述DDR3存储控制器接口接DDR3内存颗粒;PCI-E0接套片控制器模块。
3.根据权利要求1所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述套片控制器模块接出两个千兆以太网控制器、一个RTC芯片、RS232驱动接收控制器、一个USB转UART控制器、两路PCI-E接口、一个视频编码器、一个PS/2接口、一个SATA接口、一个电子盘、四个USB接口、一个USB转JTAG控制器。
4.根据权利要求3所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述千兆以太网控制器接出两个千兆网口。
5.根据权利要求3所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述RTC芯片反馈时钟给套片控制器模块。
6.根据权利要求3所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述RS232驱动接收控制器接出一个COM口。
7.根据权利要求3所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述USB转UART控制器接出一个RS232驱动接收控制器,RS232驱动接收控制器接出一路RS232信号。
8.根据权利要求3至7之一所述的基于申威处理器和申威套片的计算机主板,其特征在于,所述视频编码器接出一个VGA接口;所述USB转JTAG控制器接出一路JTAG信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520258315.6U CN204595693U (zh) | 2015-04-24 | 2015-04-24 | 一种基于申威处理器和申威套片的计算机主板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520258315.6U CN204595693U (zh) | 2015-04-24 | 2015-04-24 | 一种基于申威处理器和申威套片的计算机主板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204595693U true CN204595693U (zh) | 2015-08-26 |
Family
ID=53931829
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520258315.6U Active CN204595693U (zh) | 2015-04-24 | 2015-04-24 | 一种基于申威处理器和申威套片的计算机主板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204595693U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105138080A (zh) * | 2015-09-11 | 2015-12-09 | 山东超越数控电子有限公司 | 一种基于申威410处理器的便携式计算机 |
-
2015
- 2015-04-24 CN CN201520258315.6U patent/CN204595693U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105138080A (zh) * | 2015-09-11 | 2015-12-09 | 山东超越数控电子有限公司 | 一种基于申威410处理器的便携式计算机 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN204595692U (zh) | 基于申威410处理器和申威套片的vpx计算机主板 | |
CN206058080U (zh) | 一种基于飞腾处理器的服务器主板 | |
CN207096979U (zh) | 一种基于飞腾处理器的cpci主板及计算机 | |
CN102708034A (zh) | 基于带串口功能cpu的计算机远程及本地监控系统 | |
CN102664873A (zh) | 一种带bmc的国产龙芯cpu服务器的kvm-over-ip实现方法 | |
CN204719749U (zh) | 计算机模块 | |
CN107704413A (zh) | 一种基于vpx架构的加固型并行信息处理平台 | |
CN206075195U (zh) | 基于申威411处理器和申威套片的cpci工控机主板 | |
CN103019640B (zh) | 一种基于网络的嵌入式kvm远程管理设备 | |
CN206178579U (zh) | 基于申威411处理器和申威套片的vpx计算机主板 | |
CN207650794U (zh) | 一种基于飞腾处理器的桌面机主板 | |
CN203759602U (zh) | 一种基于套片的cpci工控机主板 | |
CN204595691U (zh) | 一种基于申威处理器和套片的cpci-e计算机主板 | |
CN204595693U (zh) | 一种基于申威处理器和申威套片的计算机主板 | |
CN209281294U (zh) | 一种基于申威1621处理器和申威ich2芯片组的eeb服务器主板 | |
CN203759599U (zh) | 一种基于申威处理器的cpci工控机主板 | |
CN203133695U (zh) | 一种基于ast2300 控制芯片的bmc卡 | |
CN203759601U (zh) | 一种工业计算机主板 | |
WO2010060237A1 (zh) | 一种基于fpga的网络计算机 | |
CN204595694U (zh) | 一种基于申威410处理器的cpci计算机主板 | |
CN205210761U (zh) | 一种基于申威套片的cpex工控机主板 | |
CN205318283U (zh) | 基于申威410处理器和申威套片的专用隔离设备主板 | |
CN204009915U (zh) | 一种多媒体显示及静脉识别装置 | |
CN110569173A (zh) | 一种基于龙芯ip核的服务器健康管理芯片及实现方法 | |
CN206178529U (zh) | 一种基于申威411处理器和申威套片的主控板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |