CN204302973U - 可配置处理器计算机 - Google Patents
可配置处理器计算机 Download PDFInfo
- Publication number
- CN204302973U CN204302973U CN201420860338.XU CN201420860338U CN204302973U CN 204302973 U CN204302973 U CN 204302973U CN 201420860338 U CN201420860338 U CN 201420860338U CN 204302973 U CN204302973 U CN 204302973U
- Authority
- CN
- China
- Prior art keywords
- processor
- computing machine
- computer
- configurable
- logical circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Advance Control (AREA)
Abstract
本实用新型提供一种可配置处理器计算机。本实用新型提供的可配置处理器计算机,包括:至少两个处理器,与处理器数量相同的内存,以及选择逻辑电路;至少两个处理器一一对应的与内存连接,相邻的两个处理器之间通过系统总线相互连接,用于使得每个处理器共享与其它处理器连接的内存;选择逻辑电路分别与每个处理器相连,使得可配置处理器计算机根据选择逻辑电路的输入信号,选择性的形成多路处理器计算机,或者形成单路处理器计算机,其中,形成的单路处理器计算机的处理器依次连接有桥片和IO接口。本实用新型解决了现有技术中的多路处理器计算机仅能作为一种固定的构架而造成使用的局限性较大的问题。
Description
技术领域
本实用新型涉及计算机技术,尤其涉及一种可配置处理器计算机。
背景技术
多路处理器计算机以其强大的运算能力逐渐成为主流服务器,目前的多路处理器计算机的构架是在一个计算机系统上集成了多个中央处理器(Central Processing Unit,简称为:CPU)。
举例来说,通常使用的双路处理器系统即为一个主板上采用两个处理器的多路计算机系统,再举例来说,四路处理器系统即为一个主板上采用四个处理器的多路计算机系统。具体地,不同的处理器之间通过片外高速总线进行互连,并且共享内存以及同一个输入输出(Input/Output,简称为:IO)接口。该多路处理器计算机通常应用在服务器计算机中,使得该服务器计算机的主板通过采用多路处理器技术以提高并行处理的性能。
然而,现有技术中的多路处理器计算机具体为一种固定的构架,即所有处理器共享同一个IO接口,仅能单一的作为多路处理器计算机而造成使用的局限性较大,在计算机系统对运算能力要求较低时,功耗较大。
实用新型内容
本实用新型提供一种可配置处理器计算机,以解决现有技术中的多路处理器计算机仅能作为一种固定的构架而造成使用的局限性较大的问题。
本实用新型提供一种可配置处理器计算机,包括:至少两个处理器,与所述处理器数量相同的内存,以及选择逻辑电路;
所述至少两个处理器一一对应的与所述内存连接,相邻的两个所述处理器之间通过系统总线相互连接,用于使得每个所述处理器共享与其它所述处理器连接的内存;
所述选择逻辑电路分别与每个所述处理器相连,使得所述可配置处理器计算机根据所述选择逻辑电路的输入信号,选择性的形成多路处理器计算机,或者形成单路处理器计算机,其中,所述形成的单路处理器计算机的处理器依次连接有桥片和输入输出IO接口,所述IO接口和所述系统总线用于在所述可配置处理器计算机形成多路处理器计算机时,使得所述多路处理器计算机中每个处理器共享所述IO接口。
如上所述的可配置处理器计算机,其中,所述桥片和所述IO接口的数量相同,大于等于1且均小于等于所述处理器的数量,其中,所述可配置处理器计算机中至少一个所述处理器一一对应的依次连接所述桥片和所述IO接口。
如上所述的可配置处理器计算机,其中,所述可配置处理器计算机根据所述选择逻辑电路的输入信号,形成包括不同处理器数量的多路处理器计算机,或者形成多个单路处理器计算机。
如上所述的可配置处理器计算机,其中,所述不同处理器数量的多路处理器计算机中的处理器的数量为2~N个,其中,N为所述处理器的数量;
或者,所述多个单路处理器计算机的数量小于等于所述IO接口的数量。
如上所述的可配置处理器计算机,其中,所述可配置处理器计算机在所述选择逻辑电路对多个所述处理器的输入信号为0时,形成一个多路处理器计算机,其中,所述形成的多路处理器计算机的处理器数量等于所述选择逻辑电路的输入信号为0的个数;或者,
所述可配置处理器计算机在所述选择逻辑电路对多个所述处理器的输入信号为1时,形成至少一个单路处理器计算机,其中,所述形成的单路处理器计算机的数量等于所述选择逻辑电路的输入信号为1的个数。
本实用新型提供一种可配置处理器计算机,通过分别与多个处理器连接的选择逻辑电路的输入信号形成不同构架的计算机,并控制每个处理器的使用状态,使得可配置处理器计算机选择性的形成多路处理器计算机,或者形成单路处理器计算机,解决了现有技术中的多路处理器计算机仅能作为一种固定的构架而造成使用的局限性较大的问题。进一步地,在计算机系统对运算能力要求较低时,选择性的形成单路处理器计算机有利于降低系统功耗,节约资源。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例所提供的一种可配置处理器计算机的结构示意图;
图2为本实用新型实施例所提供的另一种可配置处理器计算机的结构示意图;
图3为本实用新型实施例所提供的又一种可配置处理器计算机的结构示意图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
图1为本实用新型实施例所提供的一种可配置处理器计算机的结构示意图。本实施例提供的可配置处理器计算机可以配置为多路处理器计算机时,具有较强的运算能力,应用于服务器计算机,还可以配置为单路处理器计算机,降低使用功耗,该可配置处理器计算机包括:至少两个处理器110,与处理器110数量相同的内存,还包括选择逻辑电路200;至少两个处理器110一一对应的与内存连接,相邻的两个处理器之间通过系统总线相互连接,用于使得每个处理器共享与其它处理器连接的内存;选择逻辑电路200分别与每个处理器相连,使得该可配置处理器计算机可以根据选择逻辑电路200的输入信号,选择性形成多路处理器计算机,或者形成单路处理器计算机,其中,形成的单路处理器计算机的处理器依次连接有桥片130和IO接口140,该IO接口140和系统总线用于在本实施例提供的可配置处理器计算机形成多路处理器计算机时,使得多路处理器计算机中每个处理器共享该IO接口140。
图1所示的可配置处理器计算以双路处理器为例予以示出,具体地,处理器110包括处理器111和处理器112,内存包括内存121和内存122,其中,处理器111与内存121连接,处理器112与内存122连接,处理器111连接桥片130和IO接口140,并且处理器111和处理器112均与选择逻辑电路200连接。在本实施例中,由于处理器111和处理器112之间通过系统总线相互连接,因此,处理器112可以共享与处理器111连接的IO接口,即,图1所示的可配置处理器计算机可以作为一个双路处理器计算机,又由于本实施例提供的可配置处理器计算机的每个处理器都与选择逻辑电路200相连接,因此,可以选择性的实现双路处理器计算机的功能,或者实现单路处理器计算机的功能,具体通过该选择逻辑电路200的输入信号控制该可配置处理器计算机的功能。
需要说明的是,本实用新型提供的可配置处理器计算机并不限制其包括处理器的数量,同样也不限制连接有桥片和IO接口的处理器的数量,图1所示实施例以可配置处理器计算机中包括两个处理器111和112,并且仅有一个处理器111依次连接有桥片130和IO接口140为例予以示出。显然地,图1所示实施例通过与每个处理器相连接的选择逻辑电路200,在满足选择性的实现双路处理器计算机的功能,或者实现单路处理器计算机的功能的同时,仅在现有技术提供的双路处理器计算机结构的基础上,增加上述选择逻辑电路200,并将其分别与处理器111和处理器112相连接即可实现上述功能,在具体实现中,不需要大批量的生产新的计算机,可以在现有的双路处理器计算机上进行改进即可,降低了生产时间和成本。
此外,本实用新型提供的可配置处理器计算机中的逻辑选择电路200为硬件实现,可以通过选择器配合触发器来实现,也可以通过具有逻辑选择功能的芯片来实现,且逻辑选择电路200为硬件实现方式包括但不限于上述两种硬件实现,此处不一一赘述。
进一步地,图2为本实用新型实施例所提供的另一种可配置处理器计算机的结构示意图。在上述图1所示的可配置处理器计算机的结构基础上,桥片130和IO接口140的数量也可以为2个,具体为桥片131和桥片132,IO接口141和IO接口142,其中,处理器111依次连接桥片131和IO接口141,处理器112依次连接桥片132和IO接口142。类似地,图2所示的可配置处理器计算机同样可以选择性的实现双路处理器计算机的功能,或者实现单路处理器计算机的功能。
在具体实现中,图2所示的可配置处理器计算机,一方面,在选择逻辑电路200对处理器111和处理器112的输入信号都为0时,作为一个双路处理器计算机系统来启动;具体地,两个处理器的电源同时被复位,处理器111被配置为双路主处理器,处理器112被配置为双路从处理器,处理器111和处理器112各自的内存资源,以及桥片131下的IO接口141和桥片132下的IO接口142资源都为共享资源,即为一个传统的多路处理器计算机系统。另一方面,在选择逻辑电路200对处理器111和处理器112的输入信号都为1时,作为两个独立的单路处理器计算机系统来启动;具体地,两个处理器111和处理器112都被配置为单路主处理器,两个单路处理器计算机系统分别运行独立的操作系统,分别访问各自的内存和IO接口,互不影响,因此可看作是两台独立运行的计算机。图1所示的可配置处理器计算机的不同在于,由于仅有处理器111连接有桥片和IO接口,因此在选择逻辑电路200的输入信号为1时,仅形成一个单路处理器计算机,处理器112为空闲状态,类似地,图2所示的可配置处理器计算机在形成单路处理器计算机,也可以选择性的将其中一个处理器配置为空闲状态,在计算机系统对运算能力要求较低时,有利于降低系统功耗。
本实施例所提供的可配置处理器计算机,通过分别与多个处理器连接的选择逻辑电路的输入信号形成不同构架的计算机,并控制每个处理器的使用状态,使得可配置处理器计算机选择性的形成多路处理器计算机,或者形成单路处理器计算机,解决了现有技术中的多路处理器计算机仅能作为一种固定的构架而造成使用的局限性较大的问题。进一步地,在计算机系统对运算能力要求较低时,选择性的形成单路处理器计算机有利于降低系统功耗,节约资源。
图3为本实用新型实施例所提供的又一种可配置处理器计算机的结构示意图。图3所示实施例以可配置处理器计算包括N个处理器为例予以示出,具体地,处理器110包括处理器111~处理器11n,内存包括内存121~内存12n,并且,可以对处理器110配置1~N个桥片和IO接口,图3所示实施例以配置了N个桥片130和N个IO接口140为例予以示出,桥片130包括桥片131~桥片13n,IO接口140包括IO接口141~IO接口14n;其中,处理器11x与内存12x连接,处理器11x依次连接桥片13x和IO接口14x,x为1~N之间的正整数。需要说明的是,图3所示的可配置处理器计算中未示出与每个处理器一一对应连接的内存121~内存12n。
与图2所示实施例类似地,本实施例提供的可配置处理器同样可以选择性的形成多路处理器计算机,或者形成单路处理器计算机,具体实现方式可以参照上述图2所示实施例。需要说明的是,在本实施例中,一方面,在通过选择逻辑电路200形成多路处理器计算机时,可以使用全部处理器,也可以根据运算需求使用部分处理器,即,通过图3所示实施例形成多路处理器计算机时,可以形成包括不同处理器数量的多路处理器计算机,其中,所形成的多路处理器计算机的处理器数量等于选择逻辑电路200的输入信号为0的个数;另一方面,在通过选择逻辑电路200形成单路处理器计算机时,可以利用每个处理器分别形成一个单路处理器计算机,也可以将部分处理器配置为空闲状态,仅使用部分处理器形成相应数量的单路处理器计算机,其中,所形成的单路处理器计算机的数量等于选择逻辑电路200的输入信号为1的个数。
本实施例提供的可配置处理器计算机可以形成包括不同处理器数量的多路处理器计算机,还可以形成多个单路处理器计算机,并且形成的多路处理器计算机的处理器数量可以控制,可以根据计算机系统对运算能力的要求进行控制,具有更高的灵活性,提供高效的使用性能。
最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。
Claims (5)
1.一种可配置处理器计算机,其特征在于,包括:至少两个处理器,与所述处理器数量相同的内存,以及选择逻辑电路;
所述至少两个处理器一一对应的与所述内存连接,相邻的两个所述处理器之间通过系统总线相互连接,用于使得每个所述处理器共享与其它所述处理器连接的内存;
所述选择逻辑电路分别与每个所述处理器相连,使得所述可配置处理器计算机根据所述选择逻辑电路的输入信号,选择性的形成多路处理器计算机,或者形成单路处理器计算机,其中,所述形成的单路处理器计算机的处理器依次连接有桥片和输入输出IO接口,所述IO接口和所述系统总线用于在所述可配置处理器计算机形成多路处理器计算机时,使得所述多路处理器计算机中每个处理器共享所述IO接口。
2.根据权利要求1所述的可配置处理器计算机,其特征在于,所述桥片和所述IO接口的数量相同,大于等于1且均小于等于所述处理器的数量,其中,所述可配置处理器计算机中至少一个所述处理器一一对应的依次连接所述桥片和所述IO接口。
3.根据权利要求2所述的可配置处理器计算机,其特征在于,所述可配置处理器计算机根据所述选择逻辑电路的输入信号,形成包括不同处理器数量的多路处理器计算机,或者形成多个单路处理器计算机。
4.根据权利要求3所述的可配置处理器计算机,其特征在于,所述不同处理器数量的多路处理器计算机中的处理器的数量为2~N个,其中,N为所述处理器的数量;
或者,所述多个单路处理器计算机的数量小于等于所述IO接口的数量。
5.根据权利要求1~4中任一项所述的可配置处理器计算机,其特征在于,所述可配置处理器计算机在所述选择逻辑电路对多个所述处理器的输入信号为0时,形成一个多路处理器计算机,其中,所述形成的多路处理器计算机的处理器数量等于所述选择逻辑电路的输入信号为0的个数;或者,
所述可配置处理器计算机在所述选择逻辑电路对多个所述处理器的输入信号为1时,形成至少一个单路处理器计算机,其中,所述形成的单路处理器计算机的数量等于所述选择逻辑电路的输入信号为1的个数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420860338.XU CN204302973U (zh) | 2014-12-30 | 2014-12-30 | 可配置处理器计算机 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420860338.XU CN204302973U (zh) | 2014-12-30 | 2014-12-30 | 可配置处理器计算机 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204302973U true CN204302973U (zh) | 2015-04-29 |
Family
ID=53108500
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420860338.XU Active CN204302973U (zh) | 2014-12-30 | 2014-12-30 | 可配置处理器计算机 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204302973U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108549614A (zh) * | 2018-04-02 | 2018-09-18 | 郑州云海信息技术有限公司 | 一种双节点服务器共用接口的装置及切换方法 |
CN108132908B (zh) * | 2016-11-30 | 2020-10-23 | 龙芯中科(南京)技术有限公司 | 并行计算机系统 |
CN112650700A (zh) * | 2020-12-24 | 2021-04-13 | 联想长风科技(北京)有限公司 | 一种基于PCIe SWITCH的系统装置及配置方法 |
-
2014
- 2014-12-30 CN CN201420860338.XU patent/CN204302973U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108132908B (zh) * | 2016-11-30 | 2020-10-23 | 龙芯中科(南京)技术有限公司 | 并行计算机系统 |
CN108549614A (zh) * | 2018-04-02 | 2018-09-18 | 郑州云海信息技术有限公司 | 一种双节点服务器共用接口的装置及切换方法 |
CN112650700A (zh) * | 2020-12-24 | 2021-04-13 | 联想长风科技(北京)有限公司 | 一种基于PCIe SWITCH的系统装置及配置方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9319232B2 (en) | Integrated NoC for performing data communication and NoC functions | |
US9720696B2 (en) | Independent mapping of threads | |
US10042404B2 (en) | Automatic generation of power management sequence in a SoC or NoC | |
US20170060212A1 (en) | Hardware and software enabled implementation of power profile management instructions in system on chip | |
CN105279133A (zh) | 基于SoC在线重构的VPX并行DSP信号处理板卡 | |
CN204302973U (zh) | 可配置处理器计算机 | |
CN105068859B (zh) | 一种跨虚拟机的多服务调用方法及系统 | |
US20170374139A1 (en) | Cloud server system | |
US20140351512A1 (en) | Capacity expansion method and device | |
US11645225B2 (en) | Partitionable networked computer | |
US9665532B2 (en) | Performing synchronized collective operations over multiple process groups | |
US10083066B2 (en) | Processing data by using simultaneous multithreading | |
US20220066807A1 (en) | Virtualizing shared computing resources | |
CN107566301A (zh) | 一种实现RapidIO交换机系统总线速度自动配置的方法及装置 | |
US10476492B2 (en) | Structures and operations of integrated circuits having network of configurable switches | |
CN104834566B (zh) | 调整转发处理线程的交换端口的方法和相关装置 | |
WO2014102996A1 (ja) | 情報処理システム | |
CN103914429A (zh) | 用于粗粒度动态可重构阵列的多模式数据传输互连器 | |
CN111782565B (zh) | Gpu服务器和数据传输方法 | |
WO2016197749A1 (zh) | 链路堆叠方法、装置及跨机框流量转发方法、装置 | |
CN203276274U (zh) | 基于寄存器窗口互相重叠的多核间数据交换装置 | |
TWI734072B (zh) | Gpu加速優化方法、裝置及電腦存儲介質 | |
WO2017080021A1 (en) | System and method for hardware multithreading to improve vliw dsp performance and efficiency | |
RU162375U1 (ru) | Вычислительный модуль | |
CN105207823B (zh) | 一种网络拓扑结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20191211 Address after: Room 606, block B, Chuangzhi building, No. 17, Xinghuo Road, Jiangbei new district, Nanjing City, Jiangsu Province Patentee after: Longxin Zhongke (Nanjing) Technology Co., Ltd Address before: 100095, Beijing, Zhongguancun Haidian District environmental science and technology demonstration park, Liuzhou Industrial Park, No. 2 building Patentee before: Longxin Zhongke Technology Co., Ltd. |