CN204045190U - 伽玛电压产生器 - Google Patents
伽玛电压产生器 Download PDFInfo
- Publication number
- CN204045190U CN204045190U CN201420333606.2U CN201420333606U CN204045190U CN 204045190 U CN204045190 U CN 204045190U CN 201420333606 U CN201420333606 U CN 201420333606U CN 204045190 U CN204045190 U CN 204045190U
- Authority
- CN
- China
- Prior art keywords
- data
- gamma voltage
- electrically connected
- voltage generator
- raw data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Picture Signal Circuits (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本实用新型提供一种伽玛电压产生器,包括至少一存储器、存储器控制器以及多个逻辑门。所述至少一存储器存储原始数据与备份数据。存储器控制器电性连接所述至少一存储器,以存取原始数据与备份数据。所述多个逻辑门电性连接存储器控制器,以依据原始数据与备份数据产生控制数据。伽玛电压产生器依据控制数据产生伽玛电压。
Description
技术领域
本实用新型是有关于一种电压产生器,且特别是有关于一种液晶显示器中的伽玛电压产生器。
背景技术
液晶显示器(liquid crystal display,简称LCD)中的源极驱动器(sourcedriver)会利用多个伽玛电压来产生多个像素电压,以藉此驱动显示面板。因此,液晶显示器中设有相应的伽玛电压产生器,以提供源极驱动器所需的伽玛电压。一般而言,伽玛电压产生器会依据多次可编程(multiple-timeprogrammable,简称MTP)存储器中的原始数据来产生伽玛电压。然而,一旦MTP存储器中的原始数据出现错误比特时,伽玛电压产生器所产生的伽玛电压将出现异常,进而影响液晶显示器的显示品质。
实用新型内容
本实用新型提供一种伽玛电压产生器,其针对原始数据存储了相对应的备份数据,并通过逻辑门对原始数据与备份数据进行处理。藉此,将可降低伽玛电压因应原始数据的损坏而出现异常的情况。
本实用新型的伽玛电压产生器,包括至少一存储器、存储器控制器以及多个逻辑门。所述至少一存储器存储原始数据与备份数据。存储器控制器电性连接所述至少一存储器,以存取原始数据与备份数据。所述多个逻辑门电性连接存储器控制器,以依据原始数据与备份数据产生控制数据。伽玛电压产生器依据控制数据产生伽玛电压。
在本实用新型的一实施例中,上述的伽玛电压产生器还包括一寄存器以及至少一数字模拟转换器。寄存器电性连接逻辑门,以存储该控制数据。数字模拟转换器电性连接寄存器,并将控制数据转换成伽玛电压。
在本实用新型的一实施例中,上述的至少一存储器包括一第一存储器以及一第二存储器。第一存储器电性连接存储器控制器,并存储该原始数据。第二存储器电性连接存储器控制器,并存储备份数据。
在本实用新型的一实施例中,上述的每一逻辑门的第一输入端接收原始数据中的一原始比特,每一逻辑门的第二输入端接收备份数据中的一备份比特,每一逻辑门的输出端产生控制数据中的一控制比特。
在本实用新型的一实施例中,上述的至少一存储器包括一多次可编程存储器,多次可编程存储器电性连接存储器控制器,并存储原始数据与备份数据。
在另一实施例中,本实用新型的伽玛电压产生器,包括至少一存储器、存储器控制器、多个逻辑门与错误更正电路。所述至少一存储器存储原始数据、备份数据与汉明码。存储器控制器电性连接所述至少一存储器,以存取原始数据、备份数据与汉明码。所述多个逻辑门电性连接存储器控制器,以依据原始数据与备份数据产生控制数据。错误更正电路电性连接存储器控制器与所述多个逻辑门,以利用汉明码来校正控制数据,且伽玛电压产生器依据校正后的控制数据产生伽玛电压。
在本实用新型的一实施例中,上述的伽玛电压产生器还包括包括一寄存器以及至少一数字模拟转换器。寄存器电性连接错误更正电路,以存储校正后的控制数据。数字模拟转换器电性连接寄存器,并将校正后的控制数据转换成伽玛电压。
在本实用新型的一实施例中,上述的至少一存储器包括一第一存储器以及一第二存储器。第一存储器电性连接存储器控制器,并存储该原始数据与汉明码。第二存储器电性连接存储器控制器,并存储备份数据。
在本实用新型的一实施例中,上述的每一逻辑门的第一输入端接收原始数据中的一原始比特,每一逻辑门的第二输入端接收备份数据中的一备份比特,每一逻辑门的输出端产生控制数据中的一控制比特。
在本实用新型的一实施例中,上述的至少一存储器包括一多次可编程存储器,多次可编程存储器电性连接存储器控制器,并存储原始数据、备份数据与汉明码。
基于上述,本实用新型的伽玛电压产生器针对原始数据存储了相对应的备份数据,并通过逻辑门对原始数据与备份数据进行处理。藉此,将可降低伽玛电压因应原始数据的损坏而出现异常的情况。此外,伽玛电压产生器还可利用汉明码来进一步地校正控制数据中可能出现的错误比特,以进一步地降低伽玛电压出现异常的情况。
为让本实用新型的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1为依据本实用新型一实施例的伽玛电压产生器的示意图;
图2与图3分别为依据本实用新型一实施例的逻辑门的操作示意图;
图4为依据本实用新型另一实施例的伽玛电压产生器的示意图;
图5为依据本实用新型又一实施例的伽玛电压产生器的示意图。
附图标记说明:
100、400、500:伽玛电压产生器;
110、120、510:存储器;
130、520:存储器控制器;
141~148:逻辑门;
150、540:寄存器;
161~163、551~553:数字模拟转换器;
DA、DA5:原始数据;
DB:备份数据;
DT:控制数据;
DA[0]~DA[7]:原始比特;
DB[0]~DB[7]:备份比特;
DT[0]~DT[7]:控制比特;
410、530:错误更正电路;
CD、CD5:汉明码。
具体实施方式
图1为依据本实用新型一实施例的伽玛电压产生器的示意图。如图1所示,伽玛电压产生器100包括存储器110、存储器120、存储器控制器130、多个逻辑门141~148、寄存器150与多个数字模拟转换器161~163。在本实施例中,逻辑门141~148可为逻辑或门,在其他实施例中,逻辑门141~148也可使用其他等效的组合。
存储器110可用以存储原始数据DA,且存储器120可用以存储备份数据DB。换言之,伽玛电压产生器100会将同一笔数据分别存储在存储器110与存储器120,以作为原始数据DA与备份数据DB。在一实施例中,存储器110与存储器120可分别为一多次可编程(multiple-time programmable,简称MTP)存储器。在另一实施例中,伽玛电压产生器100也可仅设置单一的存储器,且所述存储器可由MTP存储器所构成,以存储原始数据DA与存备份数据DB。
存储器控制器130电性连接存储器110与存储器120,并用以存取存储器110与存储器120中的数据。举例来说,存储器控制器130可依据一地址信号来存取存储器110中的原始数据DA。相似地,存储器控制器130也可依据相同的地址信号来存取存储器120中的备份数据DB。在另一实施例中,倘若伽玛电压产生器100仅设置单一的存储器,则存储器控制器130则可依据两地址信号来分别存取在同一存储器中的原始数据DA与备份数据DB。
逻辑门141~148电性连接存储器控制器130。此外,逻辑门141~148会依据原始数据DA与备份数据DB来产生控制数据DT。在图1实施例中,原始数据DA、备份数据DB与控制数据DT的大小可例如是8比特。此外,原始数据DA包括原始比特DA[0]~DA[7],备份数据DB包括备份比特DB[0]~DB[7],且控制数据DT包括控制比特DT[0]~DT[7]。虽然图1实施例列举了逻辑门141~148的个数以及原始数据、备份数据与控制数据的大小,但其并非用以限定本实用新型。
寄存器150电性连接逻辑门141~148,并用以存储逻辑门141~148所产生的控制数据DT。数字模拟转换器161~163电性连接寄存器150,并将来自寄存器150的控制数据DT转换成伽玛电压。在整体操作上,存储器控制器130可依序从存储器110与存储器120中读取出多笔原始数据DA与多笔备份数据DB。此外,逻辑门141~148会针对每一笔原始数据DA与备份数据DB逐一进行运算,并依序产生多笔控制数据DT。所述多笔控制数据DT会依序载入到寄存器150中,并在同一时间输出至所述多个数字模拟转换器161~163。藉此,伽玛电压产生器100将可通过数字模拟转换器161~163产生多个伽玛电压。
值得一提的是,每一逻辑门会分别接收一原始比特与一备份比特,并据以产生一控制比特。例如,逻辑门141的第一输入端接收原始比特DA[0],逻辑门141的第二输入端接收备份比特DB[0],且逻辑门141的输出端用以产生控制比特DT[0]。相似地,逻辑门142的第一输入端接收原始比特DA[1],逻辑门142的第二输入端接收备份比特DB[1],且逻辑门142的输出端用以产生控制比特DT[1]。以此类推,逻辑门143~148所接收的原始比特与备份比特以及其所产生的控制比特。
对存储器而言,特别是MTP存储器,当某一存储单元损坏时,无论写入至存储单元的数据为何,从已损坏的存储单元中读取出的数据都将是逻辑0。此外,逻辑门是对两输入进行加法逻辑运算。因此,当逻辑门的两输入分别为逻辑0与数值A时,逻辑门的逻辑运算式将可表示为0+A=A。换言之,当逻辑门的一输入为逻辑0时,逻辑门的输出都将相等于其所接收的数值A。因此,本实用新型针对原始数据存储了相对应的备份数据,并通过逻辑门对原始数据与备份数据进行处理。藉此,每一逻辑门将可依据尚未损坏的原始比特或是备份比特来产生正确的控制比特,以藉此降低伽玛电压因应原始数据DA的损坏而出现异常的情况。
举例来说,图2与图3分别为依据本实用新型一实施例的逻辑门的操作示意图。如图1、图2所示,倘若存入存储器110的原始数据DA与存储器120的备份数据DB皆为(1000,1111),且原始数据DA与备份数据DB都没有出现错误比特时,则存储器控制器130所读取出的原始数据DA与备份数据DB都将为(1000,1111),且逻辑门141~148所产生的控制数据DT也将为(1000,1111)。
此外,如图1、图3所示,在另一实施例中,倘若原始数据DA中的原始比特DA[3]~DA[0]出现错误,即原始比特DA[3]~DA[0]为错误比特时,存储器控制器130所读取出的原始数据DA将为(1000,0000)。此外,倘若备份数据DB中的备份比特DB[7]也出现错误时,存储器控制器130所读取出的备份数据DB将为(0000,1111)。然而,当原始数据DA与备份数据DB经由逻辑门141~148的处理后,控制数据DT将依旧为(1000,1111)。
值得一提的是,原始数据DA与备份数据DB中相对的两比特,例如:原始比特DA[7]与备份比特DB[7],同时出现错误的机率非常地小,因此本实用新型可以有效地降低伽玛电压因应原始数据DA的损坏而出现异常的情况。此外,在另一实施例中,伽玛电压产生器100还可利用汉明码(Hamming code)来进一步地校正控制数据DT中可能出现的错误比特,以进一步地降低伽玛电压出现异常的情况。
举例来说,图4为依据本实用新型另一实施例的伽玛电压产生器的示意图。图4实施例为图1实施例的延伸,且两实施例主要不同之处在于,图4的伽玛电压产生器400还包括错误更正电路410,且存储器110还存储有汉明码CD。
具体而言,错误更正电路410电性连接存储器控制器130以及多个逻辑门141~148,且错误更正电路410会依据汉明码CD来校正逻辑门141~148所产生的控制数据DT。在整体操作上,每一笔原始数据DA会对应一个汉明码CD与一笔备份数据DB。逻辑门141~148会针对每一原始数据DA与备份数据DB逐一进行运算以依序产生多笔控制数据DT,且错误更正电路410会利用相对应的汉明码CD来逐一校正每一控制数据DT。所述多笔校正后的控制数据DT会依序载入到寄存器150中,并在同一时间输出至所述多个数字模拟转换器161~163。藉此,伽玛电压产生器400将可通过数字模拟转换器161~163产生多个伽玛电压。
值得一提的是,对于2N比特的控制数据DT而言,其将对应具有(N+1)个比特的汉明码CD,其中N为正整数。举例来说,8比特的控制数据DT将对应4比特的汉明码CD。此外,错误更正电路410可利用汉明码CD来校正控制数据DT中的一个错误比特。举例来说,错误更正电路410会先利用控制数据DT计算出4比特的检验码CH,其中检验码CH中的检验比特CH[0]~CH[3]的计算式如式(1)~式(4)所示。
CH[0]=DT[0]⊕DT[1]⊕DT[3]⊕DT[4]⊕DT[6]…式(1)
CH[1]=DT[0]⊕DT[2]⊕DT[3]⊕DT[5]⊕DT[6]…式(2)
CH[2]=DT[1]⊕DT[2]⊕DT[3]⊕DT[7]…式(3)
CH[3]=DT[4]⊕DT[5]⊕DT[6]⊕DT[7]…式(4)
此外,错误更正电路410会将检验码CH与汉明码CD进行互斥运算以取得一校正码。倘若校正码的数值为0,则代表控制数据DT不具有错误比特。此外,倘若校正码的数值为3、5、6、7、9、10、11或是12时,错误更正电路410将会针对控制数据DT中的某一控制比特进行校正。
举例来说,倘若控制数据DT为(1001,0110)且汉明码CD为(0110)时,错误更正电路410所计算出的检验码CH将为(0110)。此外,检验码CH与汉明码CD经由互斥运算后所取得的校正码将为(0000)。此时,校正码(0000)的数值为0,则代表控制数据DT不具有错误比特。
在另一实施例中,倘若控制数据DT中的控制比特[5]出现错误时,即倘若控制数据DT为(1011,0110)时,错误更正电路410所计算出的检验码CH将为(1100)。此外,检验码CH与汉明码CD经由互斥运算后所取得的校正码将为(1010)。此时,校正码(1010)的数值为10,进而致使错误更正电路410针对控制数据DT中的控制比特[5]进行校正。
值得注意的是,当汉明码CD出现错误时,也不会影响到控制数据DT。举例来说,倘若汉明码CD中的第3比特出现错误时,即汉明码CD为(0010)时,错误更正电路410所计算出的检验码CH依旧为(0110)。此外,检验码CH与汉明码CD经由互斥运算后所取得的校正码将为(0100)。此时,校正码(0100)的数值为4,因此错误更正电路410将不会针对控制数据DT进行校正。
在另一实施例中,伽玛电压产生器也可利用汉明码来直接地校正原始数据,以藉此降低伽玛电压因应原始数据中的错误比特而出现异常的情况。举例来说,图5为依据本实用新型又一实施例的伽玛电压产生器的示意图。如图5所示,伽玛电压产生器500包括存储器510、存储器控制器520、错误更正电路530、寄存器540与多个数字模拟转换器551~553。存储器510可用以存储原始数据DA5与汉明码CD5。存储器控制器520电性连接存储器510,并可用以存取原始数据DA5与汉明码CD5。错误更正电路530电性连接存储器控制器520。此外,错误更正电路530会利用汉明码CD5来校正原始数据DA5,并将校正后的原始数据DA5存储至寄存器540。
在整体操作上,存储器控制器520可依序从存储器510中读取出多笔原始数据DA5与多个汉明码CD5。此外,每一笔原始数据DA5会对应一个汉明码CD5,且错误更正电路530会利用相对应的汉明码CD5来逐一校正每一原始数据DA5。再者,所述多笔校正后的原始数据DA5会依序载入到寄存器540中,并在同一时间输出至所述多个数字模拟转换器551~553。藉此,伽玛电压产生器500将可通过数字模拟转换器551~553产生多个伽玛电压。至于错误更正电路530利用汉明码CD5来校正原始数据DA5的细部操作,与图4的错误更正电路410利用汉明码CD来校正控制数据DT的细部操作相似,故在此不予赘述。
综上所述,本实用新型的伽玛电压产生器针对原始数据存储了相对应的备份数据,并通过逻辑门对原始数据与备份数据进行处理。藉此,每一逻辑门将可依据尚未损坏的原始比特或是备份比特来产生正确的控制比特,以藉此降低伽玛电压因应原始数据的损坏而出现异常的情况。此外,伽玛电压产生器还可利用汉明码来进一步地校正控制数据中可能出现的错误比特,以进一步地降低伽玛电压出现异常的情况。再者,伽玛电压产生器也可利用汉明码来直接地校正原始数据,以藉此降低伽玛电压因应原始数据中的错误比特而出现异常的情况。
最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。
Claims (10)
1.一种伽玛电压产生器,其特征在于,包括:
至少一存储器,存储一原始数据与一备份数据;
一存储器控制器,电性连接该至少一存储器,以存取该原始数据与该备份数据;以及
多个逻辑门,电性连接该存储器控制器,以依据该原始数据与该备份数据产生一控制数据,其中该伽玛电压产生器依据该控制数据产生一伽玛电压。
2.根据权利要求1所述的伽玛电压产生器,其特征在于,还包括:
一寄存器,电性连接该些逻辑门,以存储该控制数据;以及
至少一数字模拟转换器,电性连接该寄存器,并将该控制数据转换成该伽玛电压。
3.根据权利要求1所述的伽玛电压产生器,其特征在于,该至少一存储器包括:
一第一存储器,电性连接该存储器控制器,并存储该原始数据;以及
一第二存储器,电性连接该存储器控制器,并存储该备份数据。
4.根据权利要求1所述的伽玛电压产生器,其特征在于,每一该些逻辑门的第一输入端接收该原始数据中的一原始比特,每一该些逻辑门的第二输入端接收该备份数据中的一备份比特,每一该些逻辑门的输出端产生该控制数据中的一控制比特。
5.根据权利要求1所述的伽玛电压产生器,其特征在于,该至少一存储器包括一多次可编程存储器,该多次可编程存储器电性连接该存储器控制器,并存储该原始数据与该备份数据。
6.一种伽玛电压产生器,其特征在于,包括:
至少一存储器,存储一原始数据、一备份数据与一汉明码;
一存储器控制器,电性连接该至少一存储器,以存取该原始数据、该备份数据与该汉明码;
多个逻辑门,电性连接该存储器控制器,以依据该原始数据与该备份数据产生一控制数据;以及
一错误更正电路,电性连接该存储器控制器与该些逻辑门,以利用该汉明码来校正该控制数据,且该伽玛电压产生器依据校正后的该控制数据产生一伽玛电压。
7.根据权利要求6所述的伽玛电压产生器,其特征在于,还包括:
一寄存器,电性连接该错误更正电路,以存储校正后的该控制数据;以及
至少一数字模拟转换器,电性连接该寄存器,并将校正后的该控制数据转换成该伽玛电压。
8.根据权利要求6所述的伽玛电压产生器,其特征在于,该至少一存储器包括:
一第一存储器,电性连接该存储器控制器,并存储该原始数据与该汉明码;以及
一第二存储器,电性连接该存储器控制器,并存储该备份数据。
9.根据权利要求6所述的伽玛电压产生器,其特征在于,每一该些逻辑门的第一输入端接收该原始数据中的一原始比特,每一该些逻辑门的第二输入端接收该备份数据中的一备份比特,每一该些逻辑门的输出端产生该控制数据中的一控制比特。
10.根据权利要求6所述的伽玛电压产生器,其特征在于,该至少一存储器包括一多次可编程存储器,该多次可编程存储器电性连接该存储器控制器,并存储该原始数据、该备份数据与该汉明码。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420333606.2U CN204045190U (zh) | 2014-06-20 | 2014-06-20 | 伽玛电压产生器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420333606.2U CN204045190U (zh) | 2014-06-20 | 2014-06-20 | 伽玛电压产生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204045190U true CN204045190U (zh) | 2014-12-24 |
Family
ID=52245831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420333606.2U Expired - Fee Related CN204045190U (zh) | 2014-06-20 | 2014-06-20 | 伽玛电压产生器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204045190U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105139885A (zh) * | 2015-07-20 | 2015-12-09 | 深圳市华星光电技术有限公司 | 一种可编程伽马电压输出装置和显示设备 |
-
2014
- 2014-06-20 CN CN201420333606.2U patent/CN204045190U/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105139885A (zh) * | 2015-07-20 | 2015-12-09 | 深圳市华星光电技术有限公司 | 一种可编程伽马电压输出装置和显示设备 |
CN105139885B (zh) * | 2015-07-20 | 2018-01-23 | 深圳市华星光电技术有限公司 | 一种可编程伽马电压输出装置和显示设备 |
US9886205B2 (en) | 2015-07-20 | 2018-02-06 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Programmable gamma voltage output devices and display devices |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9405721B2 (en) | Apparatuses and methods for performing a databus inversion operation | |
CN104040504B (zh) | 生成用于从存储介质读取数据的软信息值的方法和装置 | |
CN106415502A (zh) | 数据存储的方法和装置 | |
CN102339641B (zh) | 检错/纠错校验模块及该模块读写数据的方法 | |
CN104765650A (zh) | 数据处理装置 | |
CN104503707A (zh) | 读取数据的方法以及装置 | |
CN102969028A (zh) | 一种ecc动态调整方法、系统及闪存 | |
US20170286216A1 (en) | Energy efficient read/write support for a protected memory | |
US10741212B2 (en) | Error correction code (ECC) encoders, ECC encoding methods capable of encoding for one clock cycle, and memory controllers including the ECC encoders | |
US20150212879A1 (en) | Semiconductor device performing error correction operation | |
CN103325425B (zh) | 存储器控制器 | |
JP6405612B2 (ja) | 強誘電体メモリ装置及びメモリ書き込み方法 | |
CN204045190U (zh) | 伽玛电压产生器 | |
CN103744744A (zh) | 数据储存装置以及易失性存储器的数据校验方法 | |
CN102761340B (zh) | 一种bch并行编码电路 | |
JP6018508B2 (ja) | 不揮発性半導体記憶装置及びそのテスト方法 | |
CN104360976A (zh) | 一种ddr接口的数据编解码方法 | |
CN105446666A (zh) | 一种基于移动终端的全数字序列存储方法及系统 | |
WO2019033647A1 (zh) | 闪存的纠错方法、装置、设备以及计算机可读存储介质 | |
CN108962322B (zh) | 使用非易失性存储器来实施非易失性计数器的方法和系统 | |
US9406364B2 (en) | Codec to reduce simultaneously switching outputs | |
CN107978284B (zh) | 不具线缓冲器的通道运算放大器的可调适方法及系统 | |
CN105432018A (zh) | 逻辑运算装置 | |
CN103985410A (zh) | 一种存储装置及用于存储装置的数据访问方法 | |
RU2640294C1 (ru) | Способ записи и записывающий аппарат для запоминающего устройства |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20141224 Termination date: 20200620 |