CN203966104U - 可配置可扩展的流水线乘累加器 - Google Patents
可配置可扩展的流水线乘累加器 Download PDFInfo
- Publication number
- CN203966104U CN203966104U CN201420410052.1U CN201420410052U CN203966104U CN 203966104 U CN203966104 U CN 203966104U CN 201420410052 U CN201420410052 U CN 201420410052U CN 203966104 U CN203966104 U CN 203966104U
- Authority
- CN
- China
- Prior art keywords
- selector switch
- register
- input end
- input
- streamline
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000013461 design Methods 0.000 abstract description 18
- 238000004364 calculation method Methods 0.000 abstract description 13
- 238000012545 processing Methods 0.000 abstract description 6
- 230000008520 organization Effects 0.000 abstract description 3
- 238000000151 deposition Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 239000008280 blood Substances 0.000 description 2
- 210000004369 blood Anatomy 0.000 description 2
- 238000013473 artificial intelligence Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Landscapes
- Complex Calculations (AREA)
Abstract
本实用新型公开了一种可配置可扩展的流水线乘累加器,属于集成电路设计领域,该可配置可扩展的流水线乘累加器在结构设计中增加控制选择器,从而能够使得该可配置可扩展的流水线乘累加器能根据用户的应用要求,通过采取不同的配置方式实现乘、乘加、乘累加等运算功能,从而实现不同位宽的运算功能;同时,在结构设计中增加多个寄存器,实现了内部级联和流水结构,在整个的设计结构中采用反馈信号的电性连接,能够实现多个可配置可扩展的流水线乘累加器进行级联,从而实现高效的并行累加运算,能够满足大容量数据、高速信号处理的应用需求;同时,该结构设计紧凑,运算速度和效率大大提高,并且扩展灵活,实现用户可配置。
Description
技术领域
本实用新型涉及一种乘累加器,尤其涉及一种可配置可扩展的流水线乘累加器。
背景技术
数字信号处理是将信号以数字方式表示并处理的理论和技术,其作为当今社会极为重要的技术手段被广泛应用于各类工程技术领域。近年来,随着科学技术的发展,其又称为人工智能等新兴学科的理论基础之一,其重要性及应用的广泛性不言而喻。
在系统应用中,几乎所有复杂算法的实现都离不开乘累加运算单元,如FIR、FFT、上下变频等算法均可利用乘累加运算单元来实现。在可编程逻辑器件中,利用乘累加运算单元来实现复杂的数字信号处理,在器件中乘累加运算单元的速度、功耗、位宽等性能决定了对数字信号的处理能力,是可编程逻辑器件中最基本、最核心的功能模块之一。
然而,现有技术中的乘累加器通常不能实现不同位宽的运算功能,即使现有的某些乘累加器能够实现不同位宽的运算,这些乘累加器结构设计也较为复杂,且运算速度和效率较低,从而不能满足运算的实时性需求。
实用新型内容
针对上述存在的问题,本实用新型提供一种可配置可扩展的流水线乘累加器,以克服现有技术中的乘累加器结构设计较为复杂导致成本较大的问题,也克服现有技术中的乘累加器运算速度和效率较低的问题,从而在保证实现不同位宽的运算功能的基础上,实现乘、乘加、乘累加等运算功能,同时结构紧凑,扩展灵活,实现用户可配置,并且运算速度和效率也大大提高。
为了实现上述目的,本实用新型采取的技术方案为:
一种可配置可扩展的流水线乘累加器,其中,包括:
一种可配置可扩展的流水线乘累加器,其特征在于,包括:
四个输入寄存器,第一输入寄存器、第二输入寄存器和第四输入寄存器的输入端分别与第一数字输入端、第二数字输入端和第三数字输入端电性连接,第三输入寄存器的输入端与进位输入端电性连接;
一个乘法器,且所述乘法器的输入端与所述第一输入寄存器和所述第二输入寄存器的输出端电性连接;
两个部分积寄存器,且第一部分积寄存器和第二部分积寄存器的输入端均与所述乘法器的输出端电性连接;
四个多路复用选择器,第一多路复用选择器的第一输入端与所述第一部分积寄存器的输出端电性连接,第二多路复用选择器的第一输入端与所述第二部分积寄存器的输出端电性连接,第三多路复用选择器的第一输入端与所述第三输入寄存器的输出端电性连接,第四多路复用选择器的第一输入端与所述第四输入寄存器的输出端电性连接,同时,所述第一多路复用选择器、所述第二多路复用选择器、所述第三多路复用选择器和所述第四多路复用选择器的第二输入端均配置为“0”输入;
一个控制选择器,且所述控制选择器的输出端均连接于所述第一多路复用选择器、所述第二多路复用选择器、所述第三多路复用选择器和所述第四多路复用选择器的控制端;
一个加法器,所述加法器的四个输入端分别与所述第一多路复用选择器、所述第二多路复用选择器、所述第三多路复用选择器和所述第四多路复用选择器的输出端电性连接;
两个输出寄存器,第一输出寄存器的输入端与所述加法器的进位输出端电性连接,第二输出寄存器的输入端与所述加法器的结果输出端电性连接,所述第一输出寄存器的输出端还电性连接于所述第三多路复用选择器的第三输入端,所述第二输出寄存器的输出端还电性连接于所述第四多路复用选择器的第三输入端。
上述技术方案具有如下优点或者有益效果:
本实用新型提供的一种可配置可扩展的流水线乘累加器,在结构设计中增加控制选择器,从而能够使得该可配置可扩展的流水线乘累加器能根据用户的应用要求,通过采取不同的配置方式实现乘、乘加、乘累加等运算功能,从而实现不同位宽的运算功能;同时,在结构设计中增加多个寄存器,实现了内部级联和流水结构,从而克服了现有技术中的乘累加器运算速度和效率较低的问题;另外,在整个的设计结构中采用反馈信号的电性连接,能够实现多个可配置可扩展的流水线乘累加器进行级联,从而实现高效的并行累加运算,能够满足大容量数据、高速信号处理的应用需求;并且该结构设计紧凑,从而克服了现有技术中的乘累加器结构设计较为复杂导致成本较大的问题;所以,本实用新型提供的可配置可扩展的流水线乘累加器一方面结构设计较为紧凑,另一方面,运算速度和效率大大提高,并且扩展灵活,实现用户可配置。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本实用新型及其特征、外形和优点将会变得更加明显。在全部附图中相同的标记指示相同的部分。并未刻意按照比例绘制附图,重点在于示出本实用新型的主旨。
图1为本实用新型实施例1提供的可配置可扩展的流水线乘累加器的结构设计图;
图2为本实用新型实施例1提供的可配置可扩展的流水线乘累加器的简化示意图;
图3为本实用新型实施例1提供的应用可配置可扩展的流水线乘累加器级联后的结构示意图。
具体实施方式
下面结合附图和具体的实施例对本实用新型作进一步的说明,但是不作为本实用新型的限定。
实施例1:
图1为本实用新型实施例1提供的可配置可扩展的流水线乘累加器的结构设计图;如图所示,本实用新型实施例1提供的可配置可扩展的流水线乘累加器包括:四个输入寄存器,用于寄存输入的数据,其中,第一输入寄存器Reg11、第二输入寄存器Reg12和第四输入寄存器Reg14的输入端分别与第一数字输入端D1、第二数字输入端D2和第三数字输入端D3电性连接,第三输入寄存器Reg13的输入端与进位输入端CARRYIN电性连接;
一个乘法器MULT,该乘法器MULT的输入端与第一输入寄存器Reg11和第二输入寄存器Reg12的输出端电性连接,该乘法器MULT用于对第一输入寄存器Reg11和第二输入寄存器Reg12中的数据进行乘法操作;
两个部分积寄存器,第一部分积寄存器Reg21和第二部分积寄存器Reg22的输入端均与乘法器MULT的输出端电性连接,该两个部分积寄存器用于寄存乘法器的输出数据;
四个多路复用选择器,第一多路复用选择器MUX1的第一输入端与第一部分积寄存器Reg21的输出端电性连接,第二多路复用选择器MUX2的第一输入端与第二部分积寄存器Reg22的输出端电性连接,第三多路复用选择器MUX3的第一输入端与第三输入寄存器Reg13的输出端电性连接,第四多路复用选择器MUX4的第一输入端与第四输入寄存器Reg14的输出端电性连接,同时,第一多路复用选择器MUX1、第二多路复用选择器MUX2、第三多路复用选择器MUX3和第四多路复用选择器MUX4的第二输入端均配置为“0”输入,多路复用选择器的作用在于选择其输入端数据中的一个作为其输出;
一个控制选择器SEL,控制选择器SEL的输出端均连接于第一多路复用选择器MUX1、第二多路复用选择器MUX2、第三多路复用选择器MUX3和第四多路复用选择器MUX4的控制端,用于控制选择四个多路复用选择器中的一个;
一个加法器ADDER,加法器ADDER的四个输入端分别与第一多路复用选择器MUX1、第二多路复用选择器MUX2、第三多路复用选择器MUX3和第四多路复用选择器MUX4的输出端电性连接,用于进行加法操作;
两个输出寄存器,用于寄存加法操作后的数据,其中,第一输出寄存器Reg31的输入端与加法器ADDER的进位输出端CARRYOUT电性连接,第二输出寄存器Reg32的输入端与加法器ADDER的结果输出端Q电性连接,第一输出寄存器Reg31的输出端还电性连接于第三多路复用选择器MUX3的第三输入端,第二输出寄存器Reg32的输出端还电性连接于第四多路复用选择器MUX4的第三输入端。
该可配置可扩展的流水线乘累加器可根据应用需求,可实现不同位宽的运算功能,如:D1位宽为“X”、D2位宽为“Y”、D3位宽为“X+Y”,输出结果Q位宽为“Z”,且Z≧X+Y,可实现“X”位宽与“Y”位宽乘的结构,得到“Z”位宽的输出结果。
该可配置可扩展的流水线乘累加器的结构中含有输入寄存器、部分积寄存器、输出寄存器,可实现三级的流水,能提高运算速度和效率。
该可配置可扩展的流水线乘累加器由用户配置选择不同的SEL值,可实现灵活的运算功能,用户配置SEL值及实现的运算功能如下表所示。
图2为本实用新型实施例1提供的可配置可扩展的流水线乘累加器的简化示意图;如图所示,该可配置可扩展的流水线乘累加器可简化示意为输入D1、D2、D3、SEL、CARRYIN,输出Q、CARRYOUT。
图3为本实用新型实施例1提供的应用可配置可扩展的流水线乘累加器级联后的结构示意图;如图所示,多个可配置可扩展的流水线乘累加器进行级联,可扩展实现高效的并行乘累加运算,运算功能为:在该级联结构中,SEL选择“111111”,第一级CARRYIN为“0”,D3为“0”,D1、D2连接数据输入;Q与下一级的D3连接,CARRYOUT与下一级的CARRYIN连接;D1的位宽为“X”,D2的位宽为“Y”,Q的位宽为“Z”,可扩展级联的级数为“j”,且j≤Z-X-Y。
综上所述,本实用新型实施例1提供的一种可配置可扩展的流水线乘累加器,在结构设计中增加控制选择器,从而能够使得该可配置可扩展的流水线乘累加器能根据用户的应用要求,通过采取不同的配置方式实现乘、乘加、乘累加等运算功能,从而实现不同位宽的运算功能;同时,在结构设计中增加多个寄存器,实现了内部级联和流水结构,从而克服了现有技术中的乘累加器运算速度和效率较低的问题;另外,在整个的设计结构中采用反馈信号的电性连接,能够实现多个可配置可扩展的流水线乘累加器进行级联,从而实现高效的并行累加运算,能够满足大容量数据、高速信号处理的应用需求;并且该结构设计紧凑,从而克服了现有技术中的乘累加器结构设计较为复杂导致成本较大的问题;所以,本实用新型提供的可配置可扩展的流水线乘累加器一方面结构设计较为紧凑,另一方面,运算速度和效率大大提高,并且扩展灵活,实现用户可配置。
本领域技术人员应该理解,本领域技术人员结合现有技术以及上述实施例可以实现所述变化例,在此不予赘述。这样的变化例并不影响本实用新型的实质内容,在此不予赘述。
以上对本实用新型的较佳实施例进行了描述。需要理解的是,本实用新型并不局限于上述特定实施方式,其中未尽详细描述的设备和结构应该理解为用本领域中的普通方式予以实施;任何熟悉本领域的技术人员,在不脱离本实用新型技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例,这并不影响本实用新型的实质内容。因此,凡是未脱离本实用新型技术方案的内容,依据本实用新型的技术实质对以上实施例所做的任何简单修改、等同变化以及修饰,均仍属于本实用新型技术方案保护的范围内。
Claims (1)
1.一种可配置可扩展的流水线乘累加器,其特征在于,包括:
四个输入寄存器,第一输入寄存器、第二输入寄存器和第四输入寄存器的输入端分别与第一数字输入端、第二数字输入端和第三数字输入端电性连接,第三输入寄存器的输入端与进位输入端电性连接;
一个乘法器,且所述乘法器的输入端与所述第一输入寄存器和所述第二输入寄存器的输出端电性连接;
两个部分积寄存器,且第一部分积寄存器和第二部分积寄存器的输入端均与所述乘法器的输出端电性连接;
四个多路复用选择器,第一多路复用选择器的第一输入端与所述第一部分积寄存器的输出端电性连接,第二多路复用选择器的第一输入端与所述第二部分积寄存器的输出端电性连接,第三多路复用选择器的第一输入端与所述第三输入寄存器的输出端电性连接,第四多路复用选择器的第一输入端与所述第四输入寄存器的输出端电性连接,同时,所述第一多路复用选择器、所述第二多路复用选择器、所述第三多路复用选择器和所述第四多路复用选择器的第二输入端均配置为“0”输入;
一个控制选择器,且所述控制选择器的输出端均连接于所述第一多路复用选择器、所述第二多路复用选择器、所述第三多路复用选择器和所述第四多路复用选择器的控制端;
一个加法器,所述加法器的四个输入端分别与所述第一多路复用选择器、所述第二多路复用选择器、所述第三多路复用选择器和所述第四多路复用选择器的输出端电性连接;
两个输出寄存器,第一输出寄存器的输入端与所述加法器的进位输出端电性连接,第二输出寄存器的输入端与所述加法器的结果输出端电性连接,所述第一输出寄存器的输出端还电性连接于所述第三多路复用选择器的第三输入端,所述第二输出寄存器的输出端还电性连接于所述第四多路复用选择器的第三输入端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420410052.1U CN203966104U (zh) | 2014-07-23 | 2014-07-23 | 可配置可扩展的流水线乘累加器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420410052.1U CN203966104U (zh) | 2014-07-23 | 2014-07-23 | 可配置可扩展的流水线乘累加器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203966104U true CN203966104U (zh) | 2014-11-26 |
Family
ID=51926661
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420410052.1U Expired - Lifetime CN203966104U (zh) | 2014-07-23 | 2014-07-23 | 可配置可扩展的流水线乘累加器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203966104U (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104102470A (zh) * | 2014-07-23 | 2014-10-15 | 中国电子科技集团公司第五十八研究所 | 可配置可扩展的流水线乘累加器 |
CN105827217A (zh) * | 2016-03-03 | 2016-08-03 | 深圳市紫光同创电子有限公司 | 一种有限长冲激响应滤波电路及可编程逻辑器件 |
WO2018210339A1 (zh) * | 2017-05-18 | 2018-11-22 | 华为技术有限公司 | 一种数据处理装置及方法 |
CN110245756A (zh) * | 2019-06-14 | 2019-09-17 | 第四范式(北京)技术有限公司 | 用于处理数据组的可编程器件及处理数据组的方法 |
CN111258544A (zh) * | 2018-11-30 | 2020-06-09 | 上海寒武纪信息科技有限公司 | 乘法器、数据处理方法、芯片及电子设备 |
CN111615685A (zh) * | 2017-12-22 | 2020-09-01 | 阿里巴巴集团控股有限公司 | 可编程乘加阵列硬件 |
US11321819B2 (en) | 2019-01-07 | 2022-05-03 | Hcl Technologies Limited | System and method for performing a convolution operation |
-
2014
- 2014-07-23 CN CN201420410052.1U patent/CN203966104U/zh not_active Expired - Lifetime
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104102470A (zh) * | 2014-07-23 | 2014-10-15 | 中国电子科技集团公司第五十八研究所 | 可配置可扩展的流水线乘累加器 |
CN105827217A (zh) * | 2016-03-03 | 2016-08-03 | 深圳市紫光同创电子有限公司 | 一种有限长冲激响应滤波电路及可编程逻辑器件 |
CN105827217B (zh) * | 2016-03-03 | 2018-10-12 | 深圳市紫光同创电子有限公司 | 一种有限长冲激响应滤波电路及可编程逻辑器件 |
WO2018210339A1 (zh) * | 2017-05-18 | 2018-11-22 | 华为技术有限公司 | 一种数据处理装置及方法 |
CN111615685A (zh) * | 2017-12-22 | 2020-09-01 | 阿里巴巴集团控股有限公司 | 可编程乘加阵列硬件 |
CN111615685B (zh) * | 2017-12-22 | 2023-06-16 | 阿里巴巴集团控股有限公司 | 可编程乘加阵列硬件 |
CN111258544A (zh) * | 2018-11-30 | 2020-06-09 | 上海寒武纪信息科技有限公司 | 乘法器、数据处理方法、芯片及电子设备 |
CN111258544B (zh) * | 2018-11-30 | 2022-10-04 | 上海寒武纪信息科技有限公司 | 乘法器、数据处理方法、芯片及电子设备 |
US11321819B2 (en) | 2019-01-07 | 2022-05-03 | Hcl Technologies Limited | System and method for performing a convolution operation |
CN110245756A (zh) * | 2019-06-14 | 2019-09-17 | 第四范式(北京)技术有限公司 | 用于处理数据组的可编程器件及处理数据组的方法 |
CN110245756B (zh) * | 2019-06-14 | 2021-10-26 | 第四范式(北京)技术有限公司 | 用于处理数据组的可编程器件及处理数据组的方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN203966104U (zh) | 可配置可扩展的流水线乘累加器 | |
CN104102470A (zh) | 可配置可扩展的流水线乘累加器 | |
CN102799563A (zh) | 一种可重构计算阵列及构建方法 | |
CN101685385A (zh) | 一种复数乘法器 | |
CN103762974B (zh) | 多功能可配置的六输入查找表结构 | |
CN103176767A (zh) | 一种低功耗高吞吐的浮点数乘累加单元的实现方法 | |
CN101986259B (zh) | 无符号定点除法器 | |
CN102185587B (zh) | 一种低功耗的两相结构多阶内插半带滤波器 | |
CN102184086B (zh) | 一种Booth编码器及乘法器 | |
Ahmed et al. | High-accuracy stochastic computing-based fir filter design | |
Thamizharasan et al. | FPGA implementation of high performance digital FIR filter design using a hybrid adder and multiplier | |
Bougas et al. | Pipelined array-based FIR filter folding | |
CN107885485A (zh) | 一种基于超前进位实现快速加法的可编程逻辑单元结构 | |
CN111047034A (zh) | 一种基于乘加器单元的现场可编程神经网络阵列 | |
Khan et al. | Comparative analysis of different algorithm for design of high-speed multiplier accumulator unit (MAC) | |
CN108108812B (zh) | 用于卷积神经网络的高效可配置卷积计算加速器 | |
CN103957002B (zh) | 一种栅压自举异或/同或电路及栅压自举一位全加器 | |
CN111752529B (zh) | 支持高效乘累加运算的可编程逻辑单元结构 | |
CN103390070A (zh) | 一种可重构算子阵列结构 | |
CN204231325U (zh) | 一种门控时钟树 | |
CN106708467B (zh) | 一种宽位累加器电路及其设计方法、可编程逻辑器件 | |
CN110059817B (zh) | 一种实现低资源消耗卷积器的方法 | |
CN203406842U (zh) | 混合多相级联积分梳状滤波器 | |
CN208369545U (zh) | 通用型滤波器 | |
CN203406840U (zh) | 多相数字降采样滤波器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20201222 Address after: 2 / F, building B1, No. 777, Jianzhu West Road, Binhu District, Wuxi City, Jiangsu Province, 214000 Patentee after: WUXI ZHONGWEI YIXIN Co.,Ltd. Address before: Hui Road Binhu District 214035 Jiangsu city of Wuxi province No. 5 Patentee before: The 58th Research Institute of China Electronics Technology Group Corp. |
|
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20141126 |