CN203909140U - 一种基于ad8302芯片的增益相位测量电路 - Google Patents

一种基于ad8302芯片的增益相位测量电路 Download PDF

Info

Publication number
CN203909140U
CN203909140U CN201420337205.4U CN201420337205U CN203909140U CN 203909140 U CN203909140 U CN 203909140U CN 201420337205 U CN201420337205 U CN 201420337205U CN 203909140 U CN203909140 U CN 203909140U
Authority
CN
China
Prior art keywords
capacitor
resistance
pin
chip
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201420337205.4U
Other languages
English (en)
Inventor
孙益博
裴锐
张小亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
West Anhui University
Original Assignee
West Anhui University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by West Anhui University filed Critical West Anhui University
Priority to CN201420337205.4U priority Critical patent/CN203909140U/zh
Application granted granted Critical
Publication of CN203909140U publication Critical patent/CN203909140U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

一种基于AD8302芯片的增益相位测量电路,包括AD8302芯片,所述AD8302芯片的第1引脚和第7引脚同时连接GND端和电容C6,电容C6的另一端同时连接电阻R1和第4引脚;第2引脚通过电容C2同时连接电阻R3和一个INPUTA端;第3引脚通过电容C4同时连接电阻R3的另一端、GND端、电阻R7和电容C5,电容C5的另一端与第5引脚连接,电容C7另一端与第6引脚连接;第8引脚通过电容C8连接GND端;第9引脚同时连接电阻R9和电阻R6,电阻R9另一端与第10引脚连接,电阻R6与PHASE端连接;第11引脚同时连接电阻R5和电阻R4,电阻R4另一端连接VREF端;第12引脚通过电阻R8同时连接第13引脚和电阻R2,电阻R2的另一端连接GAIN端。本实用新型采用对称设计的两路信号输入,减小了线路误差。

Description

一种基于AD8302芯片的增益相位测量电路
技术领域
    本实用新型涉及测量领域,具体是一种基于AD8302芯片的增益相位测量电路。
背景技术
微波光纤延迟线作为一种新型的性能优良的信号处理器件,在光纤传感、光纤通信及微波光子学领域得到应用。其中,微波光纤延迟线(mi电容C电阻Rowave fibe电阻R delay line,MFDL)利用光纤技术对调制在光波上的微波信号进行传输、分配和处理,具有时间带宽乘积大,工作频率高,射频单位延迟损耗非常小,抗干扰能力强,重量轻等特点,是其他延迟线不能相比拟的。为了提高光通信器件在微波领域应用的教学水平,有人设计了一套微波光纤延迟线技术教学实验平台,利用该平台可以对微波光纤延迟线的时延特性进行实验研究,使学生能够比较直观的观察和体验微波光纤延时线的物理现象,加深对相关光电子理论的理解,其主要实验内容是:微波光纤延迟线特性的研究,如幅频特性、相频特性、群时延特性等;根据时延特性来了解系统失真情况;学习微波光纤延迟线时延特性测量方法。在该教学实验平台的核心为基于AD8302芯片的增益相位测量电路,但现有的增益相位测量电路结构复杂。
实用新型内容
本实用新型的目的在于提供一种基于AD8302芯片的增益相位测量电路,该电路结构简单,且能够测量-60dbm的输入信号。
为实现上述目的,本实用新型提供如下技术方案:
一种基于AD8302芯片的增益相位测量电路,包括AD8302芯片,所述AD8302芯片的第1引脚和第7引脚同时连接GND端和电容C6,电容C6的另一端同时连接电阻R1和AD8302芯片的第4引脚,电阻R1的另一端同时连接VCC、电容C9和电容C206,且电容C9和电容C206的另一端同时连接GND端;所述AD8302芯片的第2引脚通过电容C2同时连接电阻R3和一个INPUTA端;所述AD8302芯片的第3引脚通过电容C4同时连接电阻R3的另一端、GND端、电阻R7和电容C5,电容C5的另一端与AD8302芯片的第5引脚连接,电阻R7的另一端同时连接电容C7和一个INPUTB端,电容C7另一端与AD8302芯片的第6引脚连接;所述AD8302芯片的第8引脚通过电容C8连接GND端;所述AD8302芯片的第9引脚同时连接电阻R9和电阻R6,电阻R9另一端与AD8302芯片的第10引脚连接,电阻R6与PHASE端连接;所述AD8302芯片的第11引脚同时连接电阻R5和电阻R4,电阻R5的另一端连接GND端,电阻R4另一端连接VREF端;所述AD8302芯片的第12引脚通过电阻R8同时连接AD8302芯片的第13引脚和电阻R2,电阻R2的另一端连接GAIN端;所述AD8302芯片的第14引脚通过电容C3连接GND端;INPUTA, INPUTB为两路信号输入,GAIN为增益电压输出,PHASE为相位电压输出,VREF为参考电压输出,输入输出均采用SMA-KE偏脚接头,频率上限3Ghz。
作为本实用新型进一步的方案:所述电阻R3, 电阻R7为匹配电阻,阻值50Ω;电容C2,电容C7为藕合电容,取容值为O.1nF;电容C4, 电容C5为偏置补偿电容,与电容C2,电容C7匹配,取O.1nF;电容C6为电源滤波,与电容C2,电容C7匹配,取O.1nF;电容C3,电容C8为滤波电容,与电容C2, 电容C7匹配,取O.1nF;电阻R2, 电阻R4, 电阻R6, 电阻R8, 电阻R9为OΩ,起阻高频信号作用。
与现有技术相比,本实用新型的有益效果是:本实用新型采用对称设计的两路信号输入,减小了线路误差。
附图说明
图1为基于AD8302芯片的增益相位测量电路的结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1,本实用新型实施例中,一种基于AD8302芯片的增益相位测量电路,包括AD8302芯片,所述AD8302芯片的第1引脚和第7引脚同时连接GND端和电容C6,电容C6的另一端同时连接电阻R1和AD8302芯片的第4引脚,电阻R1的另一端同时连接VCC、电容C9和电容C206,且电容C9和电容C206的另一端同时连接GND端;所述AD8302芯片的第2引脚通过电容C2同时连接电阻R3和一个INPUTA端;所述AD8302芯片的第3引脚通过电容C4同时连接电阻R3的另一端、GND端、电阻R7和电容C5,电容C5的另一端与AD8302芯片的第5引脚连接,电阻R7的另一端同时连接电容C7和一个INPUTB端,电容C7另一端与AD8302芯片的第6引脚连接;所述AD8302芯片的第8引脚通过电容C8连接GND端;所述AD8302芯片的第9引脚同时连接电阻R9和电阻R6,电阻R9另一端与AD8302芯片的第10引脚连接,电阻R6与PHASE端连接;所述AD8302芯片的第11引脚同时连接电阻R5和电阻R4,电阻R5的另一端连接GND端,电阻R4另一端连接VREF端;所述AD8302芯片的第12引脚通过电阻R8同时连接AD8302芯片的第13引脚和电阻R2,电阻R2的另一端连接GAIN端;所述AD8302芯片的第14引脚通过电容C3连接GND端。
本实用新型采用对称设计的两路信号输入,减小了线路误差。INPUTA, INPUTB为两路信号输入,GAIN为增益电压输出,PHASE为相位电压输出,VREF为参考电压输出,输入输出均采用SMA-KE偏脚接头,频率上限3Ghz。图中电阻R3, 电阻R7为匹配电阻,阻值50Ω;电容C2,电容C7为藕合电容,由于本实用新型频率为0.5-1.5Ghz,故取容值为O.1nF;电容C4, 电容C5为偏置补偿电容,与电容C2,电容C7匹配,取O.1nF;电容C6为电源滤波,与电容C2,电容C7匹配,取O.1nF;电容C3,电容C8为滤波电容,与电容C2, 电容C7匹配,取O.1nF;电阻R2, 电阻R4, 电阻R6, 电阻R8, 电阻R9为OΩ,起阻高频信号作用。
由于本实用新型输入信号频率较高,因此对输入部分进行了阻抗匹配,前级为同轴线,阻抗为50Ω,故需匹配50Ω。本实用新型使用的为双层板,使用一般的阻抗匹配模型线宽过大,故模型选用表面共面波导和底层接地模型,板厚0.8500mm,介电常数4.2,输入线宽30mi11,输入阻抗设为50Ω,间距为7.OOOOmi1,实际输出阻抗为49.98,满足匹配要求。
对于本领域技术人员而言,显然本实用新型不限于上述示范性实施例的细节,而且在不背离本实用新型的精神或基本特征的情况下,能够以其他的具体形式实现本实用新型。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本实用新型的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本实用新型内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。 
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (2)

1.一种基于AD8302芯片的增益相位测量电路,其特征在于,包括AD8302芯片,所述AD8302芯片的第1引脚和第7引脚同时连接GND端和电容C6,电容C6的另一端同时连接电阻R1和AD8302芯片的第4引脚,电阻R1的另一端同时连接VCC、电容C9和电容C206,且电容C9和电容C206的另一端同时连接GND端;所述AD8302芯片的第2引脚通过电容C2同时连接电阻R3和一个INPUTA端;所述AD8302芯片的第3引脚通过电容C4同时连接电阻R3的另一端、GND端、电阻R7和电容C5,电容C5的另一端与AD8302芯片的第5引脚连接,电阻R7的另一端同时连接电容C7和一个INPUTB端,电容C7另一端与AD8302芯片的第6引脚连接;所述AD8302芯片的第8引脚通过电容C8连接GND端;所述AD8302芯片的第9引脚同时连接电阻R9和电阻R6,电阻R9另一端与AD8302芯片的第10引脚连接,电阻R6与PHASE端连接;所述AD8302芯片的第11引脚同时连接电阻R5和电阻R4,电阻R5的另一端连接GND端,电阻R4另一端连接VREF端;所述AD8302芯片的第12引脚通过电阻R8同时连接AD8302芯片的第13引脚和电阻R2,电阻R2的另一端连接GAIN端;所述AD8302芯片的第14引脚通过电容C3连接GND端;INPUTA, INPUTB为两路信号输入,GAIN为增益电压输出,PHASE为相位电压输出,VREF为参考电压输出,输入输出均采用SMA-KE偏脚接头,频率上限3Ghz。
2.根据权利要求1所述的基于AD8302芯片的增益相位测量电路,其特征在于,所述电阻R3, 电阻R7为匹配电阻,阻值50Ω;电容C2,电容C7为藕合电容,取容值为O.1nF;电容C4, 电容C5为偏置补偿电容,与电容C2,电容C7匹配,取O.1nF;电容C6为电源滤波,与电容C2,电容C7匹配,取O.1nF;电容C3,电容C8为滤波电容,与电容C2, 电容C7匹配,取O.1nF;电阻R2, 电阻R4, 电阻R6, 电阻R8, 电阻R9为OΩ,起阻高频信号作用。
CN201420337205.4U 2014-06-23 2014-06-23 一种基于ad8302芯片的增益相位测量电路 Expired - Fee Related CN203909140U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420337205.4U CN203909140U (zh) 2014-06-23 2014-06-23 一种基于ad8302芯片的增益相位测量电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420337205.4U CN203909140U (zh) 2014-06-23 2014-06-23 一种基于ad8302芯片的增益相位测量电路

Publications (1)

Publication Number Publication Date
CN203909140U true CN203909140U (zh) 2014-10-29

Family

ID=51783402

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420337205.4U Expired - Fee Related CN203909140U (zh) 2014-06-23 2014-06-23 一种基于ad8302芯片的增益相位测量电路

Country Status (1)

Country Link
CN (1) CN203909140U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105634433A (zh) * 2014-11-04 2016-06-01 北京北方微电子基地设备工艺研究中心有限责任公司 阻抗匹配系统

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105634433A (zh) * 2014-11-04 2016-06-01 北京北方微电子基地设备工艺研究中心有限责任公司 阻抗匹配系统

Similar Documents

Publication Publication Date Title
CN103501199B (zh) 射频信号光纤稳相传输的相位调控装置及方法
CN204205241U (zh) 带连接器的电缆
CN109728857A (zh) 一种集成相干接收机
CN203909140U (zh) 一种基于ad8302芯片的增益相位测量电路
CN202495562U (zh) 一种腔体滤波器
CN101707279A (zh) 电桥功分器
CN103957057A (zh) 一种光收发装置
CN204516880U (zh) 田字型电桥太赫兹波导定向耦合器
CN103780312A (zh) 射频信号稳相传输方法及系统
CN104810591A (zh) 田字型电桥太赫兹波导定向耦合器
CN102761314B (zh) 单晶片功率分配器及其制造方法以及单晶片功率合成器
CN104051833A (zh) 宽频带3db电桥
CN104202085A (zh) 一种光通信中的矢量网络分析仪及其使用方法
CN105874649B (zh) 一种馈电装置
CN204031181U (zh) 一种光模块
CN103297154A (zh) 一种驻波比检测方法和装置
CN204559556U (zh) 一种频移解调电路
CN103051306A (zh) 具匹配电路的马相巴伦电路
CN209299268U (zh) 一种集成相干接收机
CN103873033A (zh) 射频信号源及其工作方法
CN202602594U (zh) 一种电荷放大器
CN105403955A (zh) 波长可调谐的光学滤波器
CN107710500A (zh) 高频线路
CN202856698U (zh) 一种新型宽带移相器
CN104166191A (zh) 连接器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20141029

Termination date: 20150623

EXPY Termination of patent right or utility model