CN203691364U - 基于fpga的梳状谱发生器 - Google Patents

基于fpga的梳状谱发生器 Download PDF

Info

Publication number
CN203691364U
CN203691364U CN201420013782.8U CN201420013782U CN203691364U CN 203691364 U CN203691364 U CN 203691364U CN 201420013782 U CN201420013782 U CN 201420013782U CN 203691364 U CN203691364 U CN 203691364U
Authority
CN
China
Prior art keywords
comb spectrum
pass filter
fpga
spectrum generator
band pass
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN201420013782.8U
Other languages
English (en)
Inventor
谢宁川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dfine Technology Co Ltd
Original Assignee
Dfine Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dfine Technology Co Ltd filed Critical Dfine Technology Co Ltd
Priority to CN201420013782.8U priority Critical patent/CN203691364U/zh
Application granted granted Critical
Publication of CN203691364U publication Critical patent/CN203691364U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Logic Circuits (AREA)

Abstract

本实用新型为基于FPGA的梳状谱发生器,解决巳有模拟梳状谱发生器存在的灵活性差,可生产性差及体积较大的问题,FPGA芯片(1)的输出依次经数模转换器(2)、低通滤波器(3)、混频器(5)、带通滤波器(6)、放大器(7)与带通滤波器(8)连接,带通滤波器(8)与天线连接,本振(4)与混频器(5)连接。

Description

基于FPGA的梳状谱发生器
技术领域:
本实用新型涉及电子通讯干扰机的梳状谱发生器。
背景技术:
目前市场上的梳状谱发生器是基于模拟电路的,存在以下问题:
1.灵活性较差;
2.电路复杂,可生产性差; 
3.体积较大。
实用新型内容:
本实用新型的目的是提供一种灵活性好、梳状谱的生成灵活可调, 修改调试方便,可生产性高,体积小的基于FPGA的数字梳状谱发生器。
本实用新型的目的是这样实现的:
基于FPGA的梳状谱发生器, FPGA芯片1的输出依次经数模转换器2、低通滤波器3、混频器5、带通滤波器6、放大器7与带通滤波器8连接,带通滤波器8与天线连接。本振4与混频器5连接。
本实用新型基于数字信号处理技术,利用了最新超大规模集成电路的高速高容量和高速D/A的发展结合快速FFT算法实现了灵活可调的梳状谱发生器。FPGA程序采用verlog hdl语言设计,修改调试方便。整个系统结构简单,核心都位于FPGA程序内部,一旦设计完成,生产过程无需调试,可生产性高;同时可以以IP模块的方式与其它模块集成到同一个FPGA。本实用新型具有灵活性好、梳状谱的生成灵活可调,可生产性高、体积小等诸多技术优点。
附图说明:
图1 本实用新型的电路原理图
具体实施方式:
本实用新型的FPGA芯片1(XC6VLX240T—2FF784I)的内部有参数配置模块连接IFFT模块,其输出端口顺次连接数模转换器2(AD9726BSVZ)、低通滤波器3(LFCN—225+)、本振4(AD4360—3)和混频器5(LT5578IUH)、带通滤波器6(CAF457C1950P100A)、放大器7(AH118)、低通滤波器8(LFCN—1000+)。其中数模转换器2的时钟速率为400M。
本实用新型的梳状谱发生器的FPGA芯片1包括参数配置模块、IFFT模块 ,其中参数配置模块的输入端接收配置参数,包括确定梳状谱的起始频率,间隔频率等,确定哪些子载波有效,其输出端连接IFFT模块的输入端,IFFT模块包括2的N次方个子载波,由输入确定哪些子载波有效,则IFFT输出信号即为包含多个子载波的梳状谱数字信号,IFFT的输出通过数模转换器2输出模拟梳状谱信号,数模转换器2的时钟为400MHz,因此输出信号为0~200MHz的模拟梳状谱信号,数模转换器2输出端所接滤波器取出有用的信号,再通过混频器把梳状谱信号的频段变到工作频段。
本实用新型的梳状谱发生器模块基于数字信号处理技术,利用了最新超大规模集成电路的高速高容量和高速D/A的发展结合快速FFT算法实现了灵活可调的梳状谱发生器。FPGA程序采用verlog hdl语言设计,修改调试方便。整个系统结构简单,核心都位于FPGA程序内部,一旦设计完成,生产过程无需调试,可生产性高;同时可以以IP模块的方式与其它模块集成到同一个FPGA。

Claims (1)

1.基于FPGA的梳状谱发生器,其特征在于FPGA芯片(1)的输出依次经数模转换器(2)、低通滤波器(3)、混频器(5)、带通滤波器(6)、放大器(7)与带通滤波器(8)连接,带通滤波器(8)与天线连接, 本振(4)与混频器(5)连接。
CN201420013782.8U 2014-01-10 2014-01-10 基于fpga的梳状谱发生器 Expired - Lifetime CN203691364U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420013782.8U CN203691364U (zh) 2014-01-10 2014-01-10 基于fpga的梳状谱发生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420013782.8U CN203691364U (zh) 2014-01-10 2014-01-10 基于fpga的梳状谱发生器

Publications (1)

Publication Number Publication Date
CN203691364U true CN203691364U (zh) 2014-07-02

Family

ID=51013214

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420013782.8U Expired - Lifetime CN203691364U (zh) 2014-01-10 2014-01-10 基于fpga的梳状谱发生器

Country Status (1)

Country Link
CN (1) CN203691364U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111510182A (zh) * 2020-06-12 2020-08-07 成都锐新科技有限公司 一种link16信号模拟器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111510182A (zh) * 2020-06-12 2020-08-07 成都锐新科技有限公司 一种link16信号模拟器

Similar Documents

Publication Publication Date Title
CN104184451A (zh) 可重组电路区块以及将电路区块进行组态的方法
CN102129269A (zh) 一种多通道同步信号发生器
EP2515445A8 (en) RF Transmitter and integrated circuit device
CN204360377U (zh) 单板多通道宽带信号同步采集系统
CN203691364U (zh) 基于fpga的梳状谱发生器
CN103427795A (zh) 一种矩阵脉冲信号产生电路和产生方法
CN203522650U (zh) 一种微型频率合成器
CN111211798B (zh) 一种超宽带2-18GHz瞬频接收机装置
CN204991907U (zh) 一种北斗四频点多工器
CN103336286B (zh) 一种基于标准pxi接口的通用宽带信号产生设备
CN203522649U (zh) 带开关滤波器的低相位噪声信号发生器
CN203720258U (zh) 一种电压电流暂态信号高速同步数据采样装置
CN202043074U (zh) 可配置数字下变频器
CN203399086U (zh) 基于dds谐波提取技术的频率源
CN109241582A (zh) 一种v波段高性能多工器的设计方法
Zhang et al. Design of audio signal processing and display system based on SoC
CN202261237U (zh) 一种用于电子对抗系统的捷变频频率合成器
CN205691765U (zh) 一种收发一体的网络化雷达系统
CN103684443A (zh) 高速捷变频标合成方法及装置
CN204669342U (zh) 基于pll倍频和分频技术的低相噪小型宽带信号源
CN106026993B (zh) 一种宽频带高瞬时带宽信号产生器
CN204241909U (zh) 一种超高速采样率采集装置
CN203368451U (zh) 一种宽带接收机
CN203632645U (zh) 高速捷变频标装置
CN203645687U (zh) 一种dab播出系统

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20140702

CX01 Expiry of patent term