CN203422471U - 接近检测器设备 - Google Patents

接近检测器设备 Download PDF

Info

Publication number
CN203422471U
CN203422471U CN201320232334.2U CN201320232334U CN203422471U CN 203422471 U CN203422471 U CN 203422471U CN 201320232334 U CN201320232334 U CN 201320232334U CN 203422471 U CN203422471 U CN 203422471U
Authority
CN
China
Prior art keywords
lens
opening
image sensor
proximity detector
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201320232334.2U
Other languages
English (en)
Inventor
栾竟恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Shenzhen R&D Co Ltd
Original Assignee
STMicroelectronics Shenzhen Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Shenzhen Manufacturing Co Ltd filed Critical STMicroelectronics Shenzhen Manufacturing Co Ltd
Priority to CN201320232334.2U priority Critical patent/CN203422471U/zh
Application granted granted Critical
Publication of CN203422471U publication Critical patent/CN203422471U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本实用新型公开了一种接近检测器设备,可以包括:第一互连层,包括第一电介质层以及由其承载的多个第一导电迹线;IC层,在所述第一互连层之上并且具有图像传感器IC以及与所述图像传感器IC横向间隔的光源IC。所述接近检测器可以包括第二互连层,其在所述IC层之上并且具有第二电介质层以及由其承载的多个第二导电迹线。所述第二互连层可以具有在其中的分别与所述图像传感器IC和所述光源IC对准的第一开口和第二开口。所述图像传感器IC和所述光源IC中的每个可以被耦合到所述第一导电迹线和第二导电迹线。所述接近检测器可以包括透镜组件,其在所述第二互连层之上并且包括分别与所述第一开口和第二开口对准的第一透镜和第二透镜。

Description

接近检测器设备
技术领域
本公开涉及图像传感器设备领域,并且更具体地涉及接近检测器设备。
背景技术
一般而言,电子设备包含一个或者多个用于提供增强的媒体功能的图像传感器模块。例如,典型的电子设备可以利用图像传感器模块来进行影像捕获或者视频电话会议。一些电子设备包括用于其它目的的附加的图像传感器设备,诸如接近检测器。
例如,电子设备可以使用接近检测器来提供对象距离,用于向相机专用的图像传感器模块提供聚焦调整。在移动设备应用中,当用户的手在附近时,可以使用接近检测器来检测,从而快速地并且准确地将设备从省电睡眠模式中唤醒。一般而言,接近检测器包括将辐射指向潜在的附近对象的光源,以及接收由附近对象反射的辐射的图像传感器。
例如,已转让给本申请的受让人的发明人为布罗迪等的第2009/0057544号美国专利申请公开了用于移动设备的图像传感器模块。该图像传感器模块包括透镜,承载透镜的外壳,以及在透镜和外壳上方的透镜盖。该图像传感器模块包括用于调整透镜的镜筒构件。在制造包括一个或者多个图像传感器模块的电子设备期间,尤其在大批量生产中,希望尽可能快速地制造电子产品。
在多步骤过程中制造典型的图像传感器模块。第一步包括半导体处理以提供图像传感器集成电路(IC)。下一步包括一些形式的针对图像传感器IC的测试和封装。如果需要,可以将图像传感器IC连同透镜和可移动镜筒一起装配到图像传感器模块中。可以手动地或者经由机器执行图像传感器模块的这一装配。例如,在使用表面安装组件的电子设备中,拾取和放置(pick-and-place(P&P))机器可以将组件装配到印刷电路板(PCB)上。此类单独封装的缺点在于,其效率可能相当低并且其还可能要求独立地检测每个设备,增加了制造时间。
在已转让给本申请的受让人的、发明人为科菲等的第2012/0248625号美国专利申请公开中公开了图像传感器的方法。这个图像传感器包括透明支承、在透明支承上的一对IC、以及在透明支承上并且围绕这一对IC的封装材料。
现在参考图1,如在现有技术中,接近检测器20包括电介质层26、在电介质层上的图像传感器IC24、同样在电介质层上的光源设备22以及在图像传感器IC和电介质层之间的粘接材料25。接近检测器20包括定位在电介质层26上并且具有在其中具有多个开口31、32a-32b的盖体21,以及覆盖光源设备22的透明粘接材料23。接近检测器20还包括由盖体21承载的透镜27,以及多个焊线29a-29c,该焊线29a-29c将图像传感器IC24和光源设备22耦合到电介质层26上的导电迹线。接近检测器20还包括在图像传感器IC24和透镜27之间的附加的透明粘接材料28。这种接近检测器20的潜在缺点包括使用P&P设备的多步骤高精度封装过程。同样,由于尺寸约束,该接近检测器20可能较不可靠并且难以集成到移动设备中。
实用新型内容
鉴于前述的背景技术,因此本公开的目的在于提供一种高效制造的接近检测器设备。
为了实现上述目的,本实用新型提供了一种接近检测器设备,包括:
第一互连层,包括第一电介质层以及由其承载的多个第一导电迹线;
集成电路层,在所述第一互连层之上并且包括
图像传感器集成电路,以及
光源集成电路,与所述图像传感器集成电路横向间隔;
第二互连层,在所述集成电路层之上并且包括第二电介质层以及由其承载的多个第二导电迹线,所述第二互连层具有在其中的分别与所述图像传感器集成电路和所述光源集成电路对准的第一开口和第二开口;
所述图像传感器集成电路和所述光源集成电路中的每个被耦合到所述多个第一导电迹线和第二导电迹线,以及
透镜组件,在所述第二互连层之上并且包括分别与所述第一开口和所述第二开口对准的第一透镜和第二透镜。
优选地,其中所述集成电路层包括横向围绕所述图像传感器集成电路和所述光源集成电路的封装材料。
优选地,其中所述封装材料包括多个导电过孔,每个导电过孔被耦合在分别对准的成对的所述多个第一导电迹线与所述第二导电迹线之间。
优选地,还包括在所述第二互连层的所述第一开口和所述第二开口中的透明粘接材料。
优选地,其中所述透镜组件还包括模制原料,所述模制原料围绕所述第一透镜和所述第二透镜并且具有分别与所述第一透镜和所示第二透镜的其中之一对准的第一开口和第二开口。
优选地,还包括分别耦合到所述多个第一导电迹线的多个接触。
优选地,其中所述多个接触包括多个球栅阵列接触。
优选地,其中所述第一透镜包括滤光透镜。
优选地,其中所述光源集成电路包括发光二极管。
为了实现上述目的,本实用新型还提供了另一种接近检测器设备,包括:
第一互连层,包括第一电介质层以及由其承载的多个第一导电迹线;
多个接触,分别耦合到所述多个第一导电迹线;
集成电路层,在所述第一互连层之上并且包括
图像传感器集成电路,
光源集成电路,与所述图像传感器集成电路横向间隔,以及
封装材料,横向围绕所述图像传感器集成电路和所述光源集成电路;
第二互连层,在所述集成电路层之上并且包括第二电介质层以及由其承载的多个第二导电迹线,所述第二互连层具有在其中的分别与所述图像传感器集成电路和所述光源集成电路对准的第一开口和第二开口;
所述图像传感器集成电路和所述光源集成电路中的每个被耦合到所述多个第一导电迹线和第二导电迹线,以及
透镜组件,在所述第二互连层之上并且包括分别与所述第一开口和第二开口对准的第一透镜和第二透镜。
优选地,其中所述封装材料包括多个导电过孔,每个导电过孔被耦合在分别对准的成对的所述多个第一导电迹线与所示第二导电迹线之间。
优选地,还包括在所述第二互连层的所述第一开口和第二开口中的透明粘接材料。
优选地,其中所述透镜组件还包括模制原料,所述模制原料围绕所述第一透镜和第二透镜并且具有分别与所述第一透镜和第二透镜的其中之一对准的第一开口和第二开口。
优选地,其中所述多个接触包括多个球栅阵列接触。
本实用新型的接近检测器设备具有以下有益效果:
可以使用稳健的晶片级工艺技术制造接近检测器设备。此外,可以大量制造接近检测器设备。此外,由于第一透镜和第二透镜被坚固地与透镜组件模型原料集成在一起,因此该结构在机械上坚固。同样,透镜组件被坚固地与第一互连层第二互连层和IC层集成在一起,同样增加了机械上的刚性。接近检测器设备的封装比典型的方法要薄,因此允许其更加容易地集成到移动设备中。此外,接近检测器设备为图像传感器IC和光源IC提供了良好的共面性,因此减少了接近检测计算的计算负荷
附图说明
图1是根据现有技术的接近检测器设备的示意性截面图。
图2是根据本公开的接近检测器设备的示意性截面图。
图3是用于制造图2的接近检测器设备的方法的流程图。
图4至图13是用于制造图2的接近检测器设备的步骤的示意性截面图。
图14至图16是用于制造根据本公开的接近检测器设备的另一实施例的步骤的示意性截面图。
具体实施方式
现在,在下文中将参照在其中示出了本公开的优选实施例的附图更加充分地描述本实施例。然而,本实施例可以被具体化为许多不同的形式,不应被理解为被限制到本文提出的实施例。相反,提供这些实施例使得本公开将变得周密和完善,并且将充分地向本领域的技术人员传达本实施例的范围。相同数字始终涉及相同部件,并且在备选实施例中使用最初符号来指示相似元件。
首先参考图2,现在描述依据本公开的接近检测器设备40。接近检测器设备40示例性地包括第一互连层41,第一互连层41包括第一电介质层45和由其承载的多个第一导电迹线48a-48b。接近检测器设备40示例性地包括IC层42,IC层42在第一互连层41之上并且包括图像传感器IC56以及与图像传感器IC横向间隔的光源IC55。光源IC55可以包括发光二极管(LED),诸如红外LED。
接近检测器设备40示例性地包括在IC层42之上的第二互连层43,并且第二互连层43包括第二电介质层46以及由其承载的多个第二导电迹线51a-51b。第二互连层43示例性地包括在其中的分别与图像传感器IC56和光源IC55对准的第一开口62a-62b和第二开口61。图像传感器IC56和光源IC55中的每个可以被耦合到多个第一导电迹线48a-48b和第二导电迹线51a-51b。
在图示的实施例中,第一开口62a-62b示例性地与图像传感器IC56对准。成对的第一开口62a-62b为图像传感器IC56提供了到第一和第二透镜腔的通路。
接近检测器设备40示例性地包括在第二互连层43之上的透镜组件44。透镜组件44示例性地包括第一透镜53和第二透镜52,其分别与第一开口62a-62b和第二开口61对准。
具体而言,IC层42包括横向围绕图像传感器IC56和光源IC55的封装材料47。封装材料47示例性地包括贯穿其中的多个导电过孔50a-50b。每个导电过孔50a-50b被耦合在分别对准的成对的多个第一导电迹线48a-48b与第二导电迹线51a-51b之间。
接近检测器设备40示例性地包括在第二互连层的第一开口62a-62b和第二开口61中透明粘接材料54a-54b。在示出的实施例中,透镜组件44包括围绕第一透镜53和第二透镜52的模制原料57。透镜组件44示例性地包括第一开口59a-59b和第二开口58,其分别与第一透镜53和第二透镜52的其中之一对准。在示出的实施例中,第一开口59a-59b与第一透镜53对准。
此外,接近检测器设备40示例性地包括多个接触49a-49b(图16),其分别耦合到多个第一导电迹线48a-48b,例如,多个接触49a-49b(图16)可以包括多个BGA接触。第一透镜53可以包括滤光透镜(例如玻璃滤镜或带有滤光涂覆层的透明薄片)。此外或者作为备选,第一透镜53还可以包括聚焦元件。
另一方面涉及制造接近检测器设备40的方法。该方法可以包括形成第一互连层41,第一互连层41包括第一电介质层45以及由其承载的多个第一导电迹线48a-48b。该方法可以包括形成IC层42,IC层42在第一互连层41之上并且包括图像传感器IC56以及与图像传感器IC56横向间隔的光源IC55。该方法可以包括形成第二互连层43,第二互连层43在IC层42之上并且包括第二电介质层46以及由其承载的多个第二导电迹线51-51b。第二互连层可以具有在其中的分别与图像传感器IC56和光源IC55对准的第一开口62a-62b和第二开口61,图像传感器IC和光源IC中的每个可以被耦合到多个第一导电迹线48a-48b和第二导电迹线51-51b。该方法还可以包括形成透镜组件44,透镜组件44在第二互连层43之上并且包括分别与第一开口62a-62b和第二开口61对准的第一透镜53和第二透镜52。
此外,现在参考图3至图16,流程图70图示了用于制造半导体器件20(方框71)的方法。在示出的实施例中,示出了用于制造成对相同的接近检测器设备40的晶片级工艺技术,但是应当理解的是,典型的过程将包括大量接近检测器设备的制造(有时包括在单个制造过程中的变化的实施例,即示出的邻近的接近检测器不需要相同)。该方法包括形成承载层90,以及在承载层90上的粘接层91(图4以及方框73)。该方法包括将图像传感器IC56和光源IC55定位在粘接层91上(图5和方框74)。在这一点上,还可以定位任意其他期望的表面安装设备(例如电容器)。该方法包括在图像传感器IC56和光源IC55上形成封装材料47以定义IC层42(图6和方框75)。
该方法包括通过加热粘接层91以分离IC层并且在IC层的相反面上再次将IC层应用到粘接层来将IC层42倒装在承载层90上(图7和方框77)。该方法还包括形成第二互连层43以及由其承载的多个第二导电迹线51a-51b(图8和方框78)。
该方法包括在第二互连层43的第一开口62a-62b和第二开口61中形成透明粘接材料54a-54b。该方法还包括将第一透镜53和第二透镜52定位在透明粘接材料54a-54b上(图9和方框79)。
该方法包括在第一透镜53和第二透镜52上形成模制原料57以限定透镜组件44(图10和方框80)。在一些实施例中,模制原料57的形成可以是薄膜辅助的。该方法包括将IC42、第二互连层43和透镜组件44倒装在承载层90上(图11和方框81)(再次使用加热步骤使粘接层91停止作用)。该方法包括研磨IC层42的背部的一部分(图12和方框82)。
该方法包括形成第一互连层41,其包括第一电介质层45以及由其承载的多个第一导电迹线48a-48b(图13和方框84)。在这个实施例中,多个第一导电迹线48a-48b定义LGA接触。该方法还包括切割步骤(图15)(方框84-86)。
优选地,可以使用稳健的晶片级工艺技术制造接近检测器设备40。此外,可以大量制造接近检测器设备40。此外,由于第一透镜53和第二透镜52被坚固地与透镜组件模型原料57集成在一起,因此该结构在机械上坚固。同样,透镜组件44被坚固地与第一互连层41、第二互连层43和IC层43集成在一起,同样增加了机械上的刚性。接近检测器设备40的封装比典型的方法要薄,因此允许其更加容易地集成到移动设备中。此外,接近检测器设备40为图像传感器IC55和光源IC56提供了良好的共面性,因此减少了接近检测计算的计算负荷(即来自具有邻近源和接收器位置)。
现在再参考图14至图16,描述用于制造接近检测器设备40的方法的另一实施例的步骤。在这一用于制造接近检测器设备40的方法的实施例中,给予在上文中已经结合图2至图13描述的步骤和元件初始符号并且在此无需赘述。这一实施例与前述实施例不同之处在于,该方法示例性地包括在多个第一导电迹线48a’-48b’上形成多个球栅阵列接触49a’-49b’(图14和方框85)。该方法示例性地包括使用切割刀片97’的切割步骤(图15-图16)。
获益于前述说明书和附图中存在的教导,本领域的技术人员可以想到本公开的许多修改和其它实施例。因此,应该理解本公开不仅限于所公开的具体实施例,并且修改和实施例都旨在包含在所附权利要求的范围内。

Claims (14)

1.一种接近检测器设备,其特征在于,包括:
第一互连层,包括第一电介质层以及由其承载的多个第一导电迹线;
集成电路层,在所述第一互连层之上并且包括
图像传感器集成电路,以及
光源集成电路,与所述图像传感器集成电路横向间隔;
第二互连层,在所述集成电路层之上并且包括第二电介质层以及由其承载的多个第二导电迹线,所述第二互连层具有在其中的分别与所述图像传感器集成电路和所述光源集成电路对准的第一开口和第二开口;
所述图像传感器集成电路和所述光源集成电路中的每个被耦合到所述多个第一导电迹线和第二导电迹线,以及
透镜组件,在所述第二互连层之上并且包括分别与所述第一开口和所述第二开口对准的第一透镜和第二透镜。
2.如权利要求1所述的接近检测器设备,其特征在于,其中所述集成电路层包括横向围绕所述图像传感器集成电路和所述光源集成电路的封装材料。
3.如权利要求2所述的接近检测器设备,其特征在于,其中所述封装材料包括多个导电过孔,每个导电过孔被耦合在分别对准的成对的所述多个第一导电迹线与所述第二导电迹线之间。
4.如权利要求1所述的接近检测器设备,其特征在于,还包括在所述第二互连层的所述第一开口和所述第二开口中的透明粘接材料。
5.如权利要求1所述的接近检测器设备,其特征在于,其中所述透镜组件还包括模制原料,所述模制原料围绕所述第一透镜和所述第二透镜并且具有分别与所述第一透镜和所示第二透镜的其中之一对准的第一开口和第二开口。
6.如权利要求1所述的接近检测器设备,其特征在于,还包括分别耦合到所述多个第一导电迹线的多个接触。
7.如权利要求6所述的接近检测器设备,其特征在于,其中所述多个接触包括多个球栅阵列接触。
8.如权利要求1所述的接近检测器设备,其特征在于,其中所述第一透镜包括滤光透镜。
9.如权利要求1所述的接近检测器设备,其特征在于,其中所述光源集成电路包括发光二极管。
10.一种接近检测器设备,其特征在于,包括:
第一互连层,包括第一电介质层以及由其承载的多个第一导电迹线;
多个接触,分别耦合到所述多个第一导电迹线;
集成电路层,在所述第一互连层之上并且包括
图像传感器集成电路,
光源集成电路,与所述图像传感器集成电路横向间隔,以及
封装材料,横向围绕所述图像传感器集成电路和所述光源集成电路;
第二互连层,在所述集成电路层之上并且包括第二电介质层以及由其承载的多个第二导电迹线,所述第二互连层具有在其中的分别与所述图像传感器集成电路和所述光源集成电路对准的第一开口和第二开口;
所述图像传感器集成电路和所述光源集成电路中的每个被耦合到所述多个第一导电迹线和第二导电迹线,以及
透镜组件,在所述第二互连层之上并且包括分别与所述第一开口和第二开口对准的第一透镜和第二透镜。
11.如权利要求10所述的接近检测器设备,其特征在于,其中所述封装材料包括多个导电过孔,每个导电过孔被耦合在分别对准的成对的所述多个第一导电迹线与所示第二导电迹线之间。
12.如权利要求10所述的接近检测器设备,其特征在于,还包括在所述第二互连层的所述第一开口和第二开口中的透明粘接材料。
13.如权利要求10所述的接近检测器设备,其特征在于,其中所述透镜组件还包括模制原料,所述模制原料围绕所述第一透镜和第二透镜并且具有分别与所述第一透镜和第二透镜的其中之一对准的第一开口和第二开口。
14.如权利要求10所述的接近检测器设备,其特征在于,其中所述多个接触包括多个球栅阵列接触。
CN201320232334.2U 2013-04-28 2013-04-28 接近检测器设备 Withdrawn - After Issue CN203422471U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201320232334.2U CN203422471U (zh) 2013-04-28 2013-04-28 接近检测器设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201320232334.2U CN203422471U (zh) 2013-04-28 2013-04-28 接近检测器设备

Publications (1)

Publication Number Publication Date
CN203422471U true CN203422471U (zh) 2014-02-05

Family

ID=50021566

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201320232334.2U Withdrawn - After Issue CN203422471U (zh) 2013-04-28 2013-04-28 接近检测器设备

Country Status (1)

Country Link
CN (1) CN203422471U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104122541A (zh) * 2013-04-28 2014-10-29 意法半导体研发(深圳)有限公司 具有互连层的接近检测器设备及相关方法
CN105895625A (zh) * 2014-12-25 2016-08-24 意法半导体有限公司 用于邻近传感器的晶片级封装

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104122541A (zh) * 2013-04-28 2014-10-29 意法半导体研发(深圳)有限公司 具有互连层的接近检测器设备及相关方法
CN104122541B (zh) * 2013-04-28 2016-08-17 意法半导体研发(深圳)有限公司 具有互连层的接近检测器设备及相关方法
US9768341B2 (en) 2013-04-28 2017-09-19 STMicroelectronics (Shenzhen) R&D Co., Ltd. Proximity detector device with interconnect layers and related methods
US10141471B2 (en) 2013-04-28 2018-11-27 STMicroelectronics (Shenzhen) R&D Co., Ltd. Proximity detector device with interconnect layers and related methods
US10326039B2 (en) 2013-04-28 2019-06-18 STMicroelectronics (Shenzhen) R&D Co., Ltd. Proximity detector device with interconnect layers and related methods
CN105895625A (zh) * 2014-12-25 2016-08-24 意法半导体有限公司 用于邻近传感器的晶片级封装
CN105895625B (zh) * 2014-12-25 2018-09-21 意法半导体有限公司 用于邻近传感器的晶片级封装

Similar Documents

Publication Publication Date Title
CN104122541A (zh) 具有互连层的接近检测器设备及相关方法
US9258467B2 (en) Camera module
US9419047B2 (en) Image sensor device with aligned IR filter and dielectric layer and related methods
US20150281532A1 (en) Camera module with electro-magnetic interference shielding
US20120140101A1 (en) Wafer level camera module with active optical element
US9455292B2 (en) Image sensing device with interconnect layer gap
US20060223216A1 (en) Sensor module structure and method for fabricating the same
WO2008133943A8 (en) Small form factor modules using wafer level optics with bottom cavity and flip chip assembly
US20070176086A1 (en) Image sensing devices, image sensor modules, and associated methods
US8606057B1 (en) Opto-electronic modules including electrically conductive connections for integration with an electronic device
US9997554B2 (en) Chip scale package camera module with glass interposer having lateral conductive traces between a first and second glass layer and method for making the same
US9313386B2 (en) Image detector with lens assembly and related methods
US9385153B2 (en) Image sensor device with flexible interconnect layer and related methods
TW201410006A (zh) 影像感測器模組及取像模組
US9059058B2 (en) Image sensor device with IR filter and related methods
CN203422471U (zh) 接近检测器设备
KR20140019535A (ko) 카메라 모듈 및 그를 구비한 전자장치
US8809984B2 (en) Substrate connection type module structure
CN203423183U (zh) 电子设备及用于电子设备的透镜组件
TWI555398B (zh) 攝像模組及其製造方法
KR100730765B1 (ko) 카메라 모듈 및 그 제조방법
CN204243042U (zh) 一种图像传感器装置
US9860431B1 (en) Portable electronic device and image capturing module thereof
KR101161774B1 (ko) 적응적 포커스 구조를 갖는 카메라 모듈 및 그의 제조방법
KR101316108B1 (ko) 카메라 모듈 제조방법

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: ST SEMICONDUCTOR DESIGN AND APPLICATION CO., LTD.

Free format text: FORMER OWNER: STMICROELECTRONICS MANUFACTURING (SHENZHEN) CO., LTD.

Effective date: 20140626

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518116 SHENZHEN, GUANGDONG PROVINCE TO: 518057 SHENZHEN, GUANGDONG PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20140626

Address after: 518057 SKYWORTH building, South Zone, hi tech Zone, Nanshan District Science Park, Guangdong, Shenzhen

Patentee after: ST Microelectronics Research Development (Shenzhen) Co.,Ltd.

Address before: 12 No. 518116 Guangdong province Shenzhen Longgang District Baolong Industrial City hi tech Avenue

Patentee before: STMICROELECTRONICS (SHENZHEN) MANUFACTURING CO.,LTD

AV01 Patent right actively abandoned

Granted publication date: 20140205

Effective date of abandoning: 20160817

C25 Abandonment of patent right or utility model to avoid double patenting