CN203217298U - 一种基于dsp的并行数据口ad采样系统 - Google Patents

一种基于dsp的并行数据口ad采样系统 Download PDF

Info

Publication number
CN203217298U
CN203217298U CN 201320055906 CN201320055906U CN203217298U CN 203217298 U CN203217298 U CN 203217298U CN 201320055906 CN201320055906 CN 201320055906 CN 201320055906 U CN201320055906 U CN 201320055906U CN 203217298 U CN203217298 U CN 203217298U
Authority
CN
China
Prior art keywords
module
dsp
chip
system based
sampling system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201320055906
Other languages
English (en)
Inventor
杭万里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
WUXI OPTIMUM TECHNOLOGY Co Ltd
Original Assignee
WUXI OPTIMUM TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by WUXI OPTIMUM TECHNOLOGY Co Ltd filed Critical WUXI OPTIMUM TECHNOLOGY Co Ltd
Priority to CN 201320055906 priority Critical patent/CN203217298U/zh
Application granted granted Critical
Publication of CN203217298U publication Critical patent/CN203217298U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本实用新型公布了一种基于DSP的并行数据口AD采样系统,包括SB3500芯片模块、同频晶振模块和AD电压采样模块,所述同频晶振模块用于将晶振发送给SB3500芯片模块和AD电压采样模块,所述AD电压采样模块将采样后得到的数字信号输入到SB3500芯片模块。本实用新型基于SB3500的AD采样系统结构简单、使用方便。有效的降低了开发SB3500芯片PSD接口输入设计的难度。

Description

一种基于DSP的并行数据口AD采样系统
技术领域
本实用新型涉及一种基于DSP的并行数据口AD采样系统。 
背景技术
SB3500芯片是一款低功耗的通讯DSP芯片,该芯片有三个DSP核和一个ARM核,具有强大的数据处理能力。而如何将大数据的输入输出是一个关键点。该芯片设计了四个并行高速数据接口。如何合理的应用该数据端口成为该芯片应用的一个难点。 
实用新型内容
本实用新型目的是针对现有技术存在的缺陷提供一种基于DSP的并行数据口AD采样系统。 
本实用新型为实现上述目的,采用如下技术方案:一种基于DSP的并行数据口AD采样系统,包括SB3500芯片模块、同频晶振模块和AD电压采样模块,所述同频晶振模块用于将晶振发送给SB3500芯片模块和AD电压采样模块,所述AD电压采样模块将采样后得到的数字信号输入到SB3500芯片模块。 
优选的,所述SB3500芯片模块包括有三个DSP核,4个PSD通道,每个PSD通道分别连接各个DSP核。  
优选的,每个所述PSD通道有16根数据线,一根方向线和一根时钟线。 
优选的,所述AD电压采样模块为14位的模数转换芯片。 
本实用新型的有益效果:本实用新型基于SB3500的AD采样系统结构简单、使用方便。有效的降低了开发SB3500芯片PSD接口输入设计的难度。 
附图说明
图 1本实用新型的系统框图; 
图 2本实用新型的采样原理性电路图; 
图 3本实用新型的AD采样模块原理图; 
图 4本实用新型的同频晶振模块原理图。 
具体实施方式
图1所示,为一种基于DSP的并行数据口AD采样系统,包括SB3500芯片模块、同频晶 振模块和AD电压采样模块,所述同频晶振模块用于将晶振发送给SB3500芯片模块和AD电压采样模块,所述AD电压采样模块将采样后得到的数字信号输入到SB3500芯片模块。其中,SB3500芯片模块主要通过PSD3口输入采样后的数字信号。 
SB3500部分是利用先前设计的一个SB3500最小系统模块,其为市场上普遍使用的一种芯片。它已引出PSD接口,图中为了简化,只画出PSD接口部分。SB3500有三个DSP核,芯片有4个PSD通道,分别连接各个DSP核。每个PSD通道有16根数据线,一根方向线和一根时钟线。每一个PSD通道提供两种功能: 
1.在PSD_CLK的上升沿和下降沿时,16bit的数据输入通道; 
2在PSD_CLK的上升沿和下降沿时,16bit的数据输出通道; 
方向线控制通道的输入输出方向。PSD通道1和通道2分配给第一颗DSP核,PSD通道3分配给第二颗和第三颗DSP核,PDS通道4分配给第二颗和第三颗DSP核。PSD_CLK频率最高可达50MHz。 
DA采样芯片选用ADI公司的AD9243,该芯片是14位的模数转换芯片,最高采样频率为3MHz。输入采用的原理性见图2所示方法。 
下述表格1中给出采样后相对的数值: 
Figure DEST_PATH_GDA0000329190231
表格1 
本设计采用的参考电压为2.5v。输入电压VINA在0~2.5v之间。所以采样后的数值在0x0~0x2000之间。具体的设计电路见图3,将AD9243的输出接到PSD3口的高位上,即PSD3_15~PSD3_2。 
如图4所示,同频晶振模块采用外部供给一个3MHz的相同的输出频率给AD9243和PSD口。 
一般实施中,第一部分是运放和参考电压2.5V。要注意的是,输入采用了运放,得到了一个相减的值。即输入电压Ain4=2.5-Ain44。第4部分由晶振产生两个一模一样的时钟分别供给AD9243和PSD3口。 
以上所述仅为本实用新型的较佳实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。 

Claims (4)

1.一种基于DSP的并行数据口AD采样系统,其特征在于,包括SB3500芯片模块、同频晶振模块和AD电压采样模块,所述同频晶振模块用于将晶振发送给SB3500芯片模块和AD电压采样模块,所述AD电压采样模块将采样后得到的数字信号输入到SB3500芯片模块。
2.如权利要求1所述的一种基于DSP的并行数据口AD采样系统,其特征在于,所述SB3500芯片模块包括有三个DSP核,4个PSD通道,每个PSD通道分别连接各个DSP核。
3.如权利要求2所述的一种基于DSP的并行数据口AD采样系统,其特征在于,每个所述PSD通道有16根数据线,一根方向线和一根时钟线。
4.如权利要求1所述的一种基于DSP的并行数据口AD采样系统,其特征在于,所述AD电压采样模块为14位的模数转换芯片。
CN 201320055906 2013-01-31 2013-01-31 一种基于dsp的并行数据口ad采样系统 Expired - Fee Related CN203217298U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201320055906 CN203217298U (zh) 2013-01-31 2013-01-31 一种基于dsp的并行数据口ad采样系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201320055906 CN203217298U (zh) 2013-01-31 2013-01-31 一种基于dsp的并行数据口ad采样系统

Publications (1)

Publication Number Publication Date
CN203217298U true CN203217298U (zh) 2013-09-25

Family

ID=49206820

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201320055906 Expired - Fee Related CN203217298U (zh) 2013-01-31 2013-01-31 一种基于dsp的并行数据口ad采样系统

Country Status (1)

Country Link
CN (1) CN203217298U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108614791A (zh) * 2016-12-09 2018-10-02 比亚迪股份有限公司 串行脉冲产生电路及充电装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108614791A (zh) * 2016-12-09 2018-10-02 比亚迪股份有限公司 串行脉冲产生电路及充电装置
CN108614791B (zh) * 2016-12-09 2020-10-23 比亚迪股份有限公司 串行脉冲产生电路及充电装置

Similar Documents

Publication Publication Date Title
CN110289859A (zh) 基于多片adc的并行时间交替高速采样系统
CN203054048U (zh) 基于nios ii平台的触摸便携式数字存储示波器
CN203217298U (zh) 一种基于dsp的并行数据口ad采样系统
CN102033843B (zh) Rs485总线与高速智能统一总线的直接接口方法
CN205883718U (zh) 一种mipi应用高速电路板
CN203444647U (zh) 基于ads-b和acars数据链路的民用飞机组合监视设备
CN202471782U (zh) 一种具有语音播报功能的电表
CN201909847U (zh) 基于vxi接口的双通道数字信号采集装置
Huixin et al. The design for LVDS high-speed data acquisition and transmission system based on FPGA
CN203206218U (zh) 一种基于dsp的并行数据口da数模转换采样系统
CN201522684U (zh) 嵌入式系统的功耗管理电路
CN205228473U (zh) 一种基于现场可编程门阵列的微型导航计算机
CN204131502U (zh) 高速、高精度图像信号模数转换电路
CN103678231A (zh) 一种两通道并行信号处理模块
CN105808405B (zh) 一种基于SoPC的高性能流水线ADC频域参数评估系统
CN201853230U (zh) Usb转io模块
CN207427125U (zh) 一种基于dsp并行数据口ad模数转换数据采样系统
CN202121570U (zh) 一种高速大规模数字信号处理芯片
CN203104450U (zh) 一种应用于智能电表的光纤通讯转换器
CN203849327U (zh) 一种基于具有高精度a/d转换的mcu芯片的电能表
CN203261296U (zh) 一种低频功率放大器
CN202218216U (zh) 一种用于ldpc解码器的低功耗异步比较选通器
CN203434989U (zh) 采用pci-express接口供电的光纤数据卡
CN203415003U (zh) 校园卡考勤系统
CN211127783U (zh) 一种紧凑型单通道数字中频处理板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130925

Termination date: 20210131