CN201886054U - 多通道复合触发数字示波器 - Google Patents

多通道复合触发数字示波器 Download PDF

Info

Publication number
CN201886054U
CN201886054U CN201020517959XU CN201020517959U CN201886054U CN 201886054 U CN201886054 U CN 201886054U CN 201020517959X U CN201020517959X U CN 201020517959XU CN 201020517959 U CN201020517959 U CN 201020517959U CN 201886054 U CN201886054 U CN 201886054U
Authority
CN
China
Prior art keywords
processing module
passage
cpu
channel
fpga processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201020517959XU
Other languages
English (en)
Inventor
吴晓北
徐凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HENAN UREIKA SYSTEM ENGINEERING Co Ltd
Original Assignee
HENAN UREIKA SYSTEM ENGINEERING Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HENAN UREIKA SYSTEM ENGINEERING Co Ltd filed Critical HENAN UREIKA SYSTEM ENGINEERING Co Ltd
Priority to CN201020517959XU priority Critical patent/CN201886054U/zh
Application granted granted Critical
Publication of CN201886054U publication Critical patent/CN201886054U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

本实用新型涉及一种示波器,尤其涉及一种多通道复合触发数字示波器,它包括:模数转换器和比较器连接FPGA处理模块,FPGA处理模块连接CPU,CPU连接Flash程序存储器和内存储器,FPGA处理模块连接外存储器,CPU连接显示器,通道模拟放大电路、通道模数转换器和并联比较器为2个或2个以上。其复合各通道的触发条件,便于检测没有固定关系时刻的波形或其他检测点的波形状态。

Description

多通道复合触发数字示波器
技术领域
本实用新型涉及一种示波器,尤其涉及一种多通道复合触发数字示波器。
背景技术
示波器作为一种通用测试测量仪器,在工业自动化、计算机、航空航天等领域的应用中发挥着重要的作用。随着系统的信号时钟速度越来越快,各行业应用对示波器的要求也在不断发展,除了在性能上要求更高的带宽、更快的采样率和更深存储长度之外,从应用角度来看示波器正被越来越频繁地应用于测试复杂信号,包括模拟和数字电路设计、通信、汽车电子等领域。
当前的数字示波器的多为单通道条件触发,即示波器触发显示仅仅与一个通道相关,但是示波器的应用中很多的时候是需要多个点同时检测。用户在检测过程中大部分可能仅仅对多个通道具有某种很少发生的固定关系(例如某种异常、某过程的开始)时刻的左右时刻波形或其他检测点的波形感兴趣,在这种情况下,使用单通道触发很难甚至无法锁定,造成用户检测困难。
实用新型内容
本实用新型目的是提供一种多通道复合触发数字示波器,其复合各通道的触发条件,便于检测没有固定关系时刻的波形或其他检测点的波形状态。
为解决上述的技术问题,本实用新型包括:通道信号采集电路,所述的通道信号采集电路连接FPGA处理模块,FPGA处理模块连接CPU,CPU连接Flash程序存储器和内存储器,FPGA处理模块连接外存储器,CPU连接显示器,通道信号采集电路为2个或2个以上。
所述的通道信号采集电路包括:通道模拟放大电路,通道模拟放大电路连接通道模数转换器,通道模数转换器并联比较器。
所述的FPGA处理模块内设的各触发条件为边缘捕获触发、电平匹配捕获、脉宽匹配触发或波形斜率匹配触发中的任意一种。
所述的各通道触发条件的顺序包括:各触发条件同时发生或各触发条件先后顺序发生。
所述的各通道的触发条件可相同也可不相同。
本实用新型复合各通道的触发条件,发现条件成立或非成立(异常)时发出中断信号并在屏幕上显示同步点的状态,便于检测没有固定关系时刻的波形或其他检测点的波形状态。
附图说明
图1为本实用新型的系统结构图。
图2为本实用新型第一种实施方式的触发波形示意图。
图3为本实用新型第二种实施方式的触发波形示意图。
图4为本实用新型第三种实施方式的触发波形示意图。
具体实施方式
如图1所示本实用新型的第一种实施方式包括:通道信号采集电路,用于采集输入信号的波形数据,通道信号采集电路包括:通道模拟放大电路,通道模拟放大电路连接通道模数转换器,通道模数转换器并联比较器,所述的模数转换器和比较器连接FPGA处理模块。FPGA处理模块连接CPU,CPU连接Flash程序存储器和内存储器,FPGA处理模块连接外存储器,CPU连接显示器。通道信号采集电路为2个,分别称为通道1和通道2。CPU为ARM9,FPGA处理模块采用Lattice公司的一种低功耗、高性能和低价格的现场可编程门阵列LatticeXP2进行处理,通道模数转换器选用AD公司的双8位通道80MSPS的模数转换器件AD9288。
所述的FPGA处理模块内设的触发条件包括:边缘捕获触发、电平匹配捕获、脉宽匹配触发、波形斜率匹配触发。1.边缘捕获触发:捕获波形边缘触发位置。2.电平匹配捕获:读取AD通道模数转换器采样的值,当条件符合时发出匹配信号。3.脉宽匹配触发:分析波形的宽度,当波形宽度符合用户设置时是发出匹配信号。4.波形斜率匹配触发:读取AD通道模数转换器采样的数据,分析其电压上升或者下降的速度,当符合用户定义的要求时发出匹配信号。各通道的触发条件以先后顺序发生才触发。
通道1预设的触发条件为边缘捕获触发的上升沿触发,通道2预设的触发条件为边缘捕获触发的上升沿触发,通道1上升沿触发后的T时间加减t的时间段内通道2有上升沿触发时则发出系统触发信号:通过CPU将用户设置的时间范围T±t传送到FPGA处理模块中,将两个通道都设置为边缘捕获触发的上升沿触发;当通道1上升沿事件发生时FPGA处理模块开始使用一个高频信号计数,当计数器的值×高频信号周期在T±t的时间范围内时,开始监测通的2的上升沿信号,如果在此时间段内发生上升沿事件则发出触发信号,计数器清零,等待下一个通道1上升沿事件;反之则重新开始等待通道1的上升沿事件。如图2所示:触发点在通道1上升沿后T±t时间内触发。
本实用新型的第二种实施方式包括:通道信号采集电路,用于采集输入信号的波形数据,通道信号采集电路包括:通道模拟放大电路,通道模拟放大电路连接通道模数转换器,通道模数转换器并联比较器,所述的模数转换器和比较器连接FPGA处理模块。FPGA处理模块连接CPU,CPU连接Flash程序存储器和内存储器,FPGA处理模块连接外存储器,CPU连接显示器。通道信号采集电路为2个,分别称为通道1和通道2。CPU为ARM9,FPGA处理模块采用Lattice公司的一种低功耗、高性能和低价格的现场可编程门阵列LatticeXP2进行处理,通道模数转换器选用AD公司的双8位通道80MSPS的模数转换器件AD9288。
所述的FPGA处理模块内设的触发条件包括:边缘捕获触发、电平匹配捕获、脉宽匹配触发、波形斜率匹配触发。1.边缘捕获触发:捕获波形边缘触发位置。2.电平匹配捕获:读取AD通道模数转换器采样的值,当条件符合时发出匹配信号。3.脉宽匹配触发:分析波形的宽度,当波形宽度符合用户设置时是发出匹配信号。4.波形斜率匹配触发:读取AD通道模数转换器采样的数据,分析其电压上升或者下降的速度,当符合用户定义的要求时发出匹配信号。各通道的触发条件同时发生才触发系统显示波形。
通道1的预设触发条件为电平匹配捕获,通道2的预设触发条件为边缘捕获触发的上升沿触发,当通道1电平大于电压V1时,如果通道2有上升沿触发则发出触发信号,使用cpu将电平值V1送入FPGA处理模块,设置通道1电平大于V1,通道2上升沿的触发条件;等待通道2的上升沿触发,如果通道2上升沿触发条件发生时,检测通道1的电平,如果通道1当时的电平大于V1则发出中断,反之则等待下一次的通道2的上升沿事件发生。如图3所示:当通道1电平高于V1时,通道2有上升沿时触发。
本实用新型的第三种实施方式包括:通道信号采集电路,用于采集输入信号的波形数据,通道信号采集电路包括:通道模拟放大电路,通道模拟放大电路连接通道模数转换器,通道模数转换器并联比较器,所述的模数转换器和比较器连接FPGA处理模块。FPGA处理模块连接CPU,CPU连接Flash程序存储器和内存储器,FPGA处理模块连接外存储器,CPU连接显示器。通道信号采集电路为2个,分别称为通道1和通道2。CPU为ARM9,FPGA处理模块采用Lattice公司的一种低功耗、高性能和低价格的现场可编程门阵列LatticeXP2进行处理,通道模数转换器选用AD公司的双8位通道80MSPS的模数转换器件AD9288。
所述的FPGA处理模块内设的触发条件包括:边缘捕获触发、电平匹配捕获、脉宽匹配触发、波形斜率匹配触发。1.边缘捕获触发:捕获波形边缘触发位置。2.电平匹配捕获:读取AD通道模数转换器采样的值,当条件符合时发出匹配信号。3.脉宽匹配触发:分析波形的宽度,当波形宽度符合用户设置时是发出匹配信号。4.波形斜率匹配触发:读取AD通道模数转换器采样的数据,分析其电压上升或者下降的速度,当符合用户定义的要求时发出匹配信号。各通道的触发条件同时发生才触发系统显示波形。
通道1预设的触发条件为电平匹配捕获,通道2预设的触发条件为电平匹配捕获,设置通道1电平大于V1,同时通道2的电平小于V2时发出触发信号,将通道1和通道2的电平条件值送入FPGA处理模块,然后设置关系,即通道1电平大于V1、通道2电平小于V2。监控通道1和通道2的电平值,各个通道的同时发生时触发信号发出(AND)。如图4所示:通道1大于V1和通道2小于V2时发出中断。
作为本实用新型的改进,各通道的触发条件还可采用脉宽匹配触发、波形斜率匹配触发。各通道的混合使用是指既可各通道使用一样的触发条件,也可各通道采用不同的触发条件。本实用新型的通道模拟放大电路、通道模数转换器和并联比较器组成的通道为3个、4个、5个或更多。

Claims (2)

1.一种多通道复合触发数字示波器,包括:通道信号采集电路,其特征在于:所述的通道信号采集电路连接FPGA处理模块,FPGA处理模块连接CPU,CPU连接Flash程序存储器和内存储器,FPGA处理模块连接外存储器,CPU连接显示器,通道信号采集电路为2个或2个以上。
2.根据权利要求1所述的多通道复合触发数字示波器,其特征在于:所述的通道信号采集电路包括:通道模拟放大电路,通道模拟放大电路连接通道模数转换器,通道模数转换器并联比较器。 
CN201020517959XU 2010-09-06 2010-09-06 多通道复合触发数字示波器 Expired - Fee Related CN201886054U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201020517959XU CN201886054U (zh) 2010-09-06 2010-09-06 多通道复合触发数字示波器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201020517959XU CN201886054U (zh) 2010-09-06 2010-09-06 多通道复合触发数字示波器

Publications (1)

Publication Number Publication Date
CN201886054U true CN201886054U (zh) 2011-06-29

Family

ID=44183601

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201020517959XU Expired - Fee Related CN201886054U (zh) 2010-09-06 2010-09-06 多通道复合触发数字示波器

Country Status (1)

Country Link
CN (1) CN201886054U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102384994A (zh) * 2010-09-06 2012-03-21 河南友利华系统工程有限公司 多通道复合触发数字示波器
CN105954557A (zh) * 2016-04-29 2016-09-21 深圳市鼎阳科技有限公司 一种提高波形捕获率的示波器和方法
CN109375532A (zh) * 2018-09-10 2019-02-22 中国科学院上海应用物理研究所 一种信号采集处理器及其多数据量读取方法
CN109490599A (zh) * 2019-01-16 2019-03-19 电子科技大学 基于数字通道隔离的示波表

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102384994A (zh) * 2010-09-06 2012-03-21 河南友利华系统工程有限公司 多通道复合触发数字示波器
CN105954557A (zh) * 2016-04-29 2016-09-21 深圳市鼎阳科技有限公司 一种提高波形捕获率的示波器和方法
CN105954557B (zh) * 2016-04-29 2018-09-07 深圳市鼎阳科技有限公司 一种提高波形捕获率的示波器和方法
CN109375532A (zh) * 2018-09-10 2019-02-22 中国科学院上海应用物理研究所 一种信号采集处理器及其多数据量读取方法
CN109490599A (zh) * 2019-01-16 2019-03-19 电子科技大学 基于数字通道隔离的示波表

Similar Documents

Publication Publication Date Title
CN201886054U (zh) 多通道复合触发数字示波器
CN106353788B (zh) 模拟数字混合式脉冲幅度分析器及其分析方法
US9696353B2 (en) Measuring power consumption of circuit component operating in run mode
CN110596439A (zh) 一种数字触发检测方法
CN105116318B (zh) 一种逻辑分析仪中实现毛刺检测的方法
CN103955419A (zh) 具有串行总线协议在线实时检测分析功能的逻辑分析仪
CN104155514A (zh) 一种用于计算机设备的功率测试仪
CN203365417U (zh) 一种食品安全检测仪
CN202720273U (zh) 高精度相位差检测装置
CN201811988U (zh) 模板触发数字示波器
CN102384994A (zh) 多通道复合触发数字示波器
CN205384320U (zh) 一种光电检测装置
CN203191708U (zh) 一种精密时间间隔测量仪
CN103124178B (zh) 一种模数转换装置
CN201804035U (zh) 动态监测存储型示波器
CN201107355Y (zh) 一种基于cpld技术的时间同步误差测量电路
CN116360235A (zh) 一种基于SerDes的TDC实现装置
CN201654096U (zh) 基于外部延时技术的等效采样示波器
CN202886468U (zh) 一种宽频电子频率计
CN204302369U (zh) 一种多功能逻辑测试笔
CN203587717U (zh) 一种简易伏安特性测试仪
CN103472387A (zh) 一种适用于反熔丝型fpga的通用在线测试系统及测试方法
Jun et al. A study on improving the abnormal signal detection ability of digital storage oscilloscope
CN204287285U (zh) 一种万用表测量采集卡
CN102944717B (zh) 电压检测装置及方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110629

Termination date: 20160906