CN201657018U - 高速数据传输系统 - Google Patents
高速数据传输系统 Download PDFInfo
- Publication number
- CN201657018U CN201657018U CN 201020160597 CN201020160597U CN201657018U CN 201657018 U CN201657018 U CN 201657018U CN 201020160597 CN201020160597 CN 201020160597 CN 201020160597 U CN201020160597 U CN 201020160597U CN 201657018 U CN201657018 U CN 201657018U
- Authority
- CN
- China
- Prior art keywords
- data
- data receiver
- transmission
- transmission system
- data transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc Digital Transmission (AREA)
Abstract
本实用新型公开了一种高速数据传输系统,包括数据发送方以及数据接收方,所述数据发送方和数据接收方分别包括依次连接的FPGA、内嵌有串行器和解串行器的集成电路以及作为数据传输接口的RJ45网口,数据发送方的RJ45网口与数据接收方的RJ45网口之间通过网线连接。在本实用新型中,数据发送方也可作为数据接收方,数据接收方则相应作为数据发送方,也即本实用新型可以进行双向传输。相对于现有技术,本实用新型可以进行双向传输,且电路结构简单,可靠性高,传输速率高,以网线做为传输介质,通用方便且节省成本。借此,本实用新型降低了高速传输的成本,更容易实现实时双向的高速数据传输。
Description
技术领域
本实用新型涉及移动通信领域,尤其涉及一种高速数据传输系统。
背景技术
差分传输具有抗干扰能力强、能有效抑制电磁干扰以及时序定位精准等优点,因此被广泛应用。
传统的差分传输即将单端的TTL(Transistor transistor logic,晶体管-晶体管逻辑集成电路)信号经过差分发送芯片变成差分信号,然后通过双绞线传输,接收端再经过差分接收芯片将双端的差分信号转换成单端的TTL信号。但在传输高速并行数据时,在结构上和可实现性上都存在着问题。
现有的差分传输系统在高速传输并行数据时通常采用多个差分发送芯片和接收芯片来完成数据传输。该技术实现了高速并行数据的传输,数据发送方将所有并行信号以及时钟通过差分发送芯片转换成差分信号,然后通过匹配电缆传输至数据接收方,数据接收方再将差分信号还原为原始的单端并行信号。然而这种传输系统通常具有以下缺点:该传输模式的电路模型较为庞大,不便于设计以及调试;传输介质为多对差分电缆,电缆的制作极其不方便;多路信号同时传输,相互干扰较大,传输不稳定;该系统只能单向传输,若要双向传输则需要再加上这样一个传输模块,电路模型更为复杂。
综上可知,现有的高速数据传输系统在实际使用上,显然存在不便与缺陷,所以有必要加以改进。
实用新型内容
针对上述的缺陷,本实用新型的目的在于提供一种高速数据传输系统,其降低了高速传输的成本,更容易实现实时双向的高速数据传输。
为了实现上述目的,本实用新型提供一种高速数据传输系统,包括数据发送方以及数据接收方,所述数据发送方和数据接收方分别包括依次连接的FPGA、内嵌有串行器和解串行器的集成电路以及作为数据传输接口的RJ45网口,所述数据发送方的RJ45网口与所述数据接收方的RJ45网口之间通过网线连接。
根据本实用新型的高速数据传输系统,其特征在于,所述集成电路为DS92LV16芯片。
本实用新型一种高速数据传输系统通过数据发送方的FPGA产生数据,集成电路的串行器将并行TTL信号转换为串行低压差分信号,然后通过RJ45网口和网线将该串行低压差分信号传输到数据接收方;在数据接收方,集成电路内嵌的解串行器将接收到的串行低压差分信号转换为并行TTL信号,再通过FPGA验证接收到的数据。显而易见,在本实用新型中,数据发送方也可作为数据接收方,数据接收方则相应作为数据发送方,也即本实用新型可以进行双向传输。相对于现有技术,本实用新型可以进行双向传输,且电路结构简单,可靠性高,传输速率高,以网线做为传输介质,通用方便且节省成本。借此,本实用新型降低了高速传输的成本,更容易实现实时双向的高速数据传输。
优选的是,集成电路为DS92LV16芯片,DS92LV16是一款16位低压差分的串并转换芯片。其高度灵活的计时电路可容许输入频率在25~80MHz范围内可变,芯片之间的计时差可以保证在±5%的范围之内,这款芯片也设有局部及线路回环模式,可将信号重复送回电路板(局部)或送回电缆或地板(线路),使预设定的系统可以更容易分隔,有助于加强系统的测试能力。
附图说明
图1是本实用新型的系统结构图;
图2是本实用新型的DS92LV16芯片的内部结构图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
如图1所示,本实用新型一种高速传输系统100,包括数据发送方10以及数据接收方20。数据发送方10和数据接收方20分别包括依次连接的FPGA(Field Programmable Gate Array,现场可编程门阵列)30、内嵌有串行器41和解串行器42的集成电路40以及作为数据传输接口的RJ45网口50,数据发送方10的RJ45网口50与数据接收方20的RJ45网口50之间通过网线60连接。
进行收发数据时,数据发送方10的FPGA 30产生数据,集成电路40的串行器41将并行TTL信号转换为串行低压差分信号,然后通过RJ45网口50和网线60将该串行低压差分信号传输到数据接收方20;在数据接收方20,集成电路40内嵌的解串行器42将接收到的串行低压差分信号转换为并行TTL信号,再通过FPGA 30验证接收到的数据。显而易见,在本系统中,数据发送方10也可作为数据接收方20,数据接收方20则相应作为数据发送方10,也即高速传输系统100可以进行双向传输。
相对于现有技术,本实用新型可以进行双向传输,且电路结构简单,可靠性高,传输速率高,以网线做为传输介质,通用方便且节省成本。借此,本实用新型降低了高速传输的成本,更容易实现实时双向的高速数据传输。
FPGA 30优选采用cyclone系列,用户可支配I/O丰富,内嵌的PLL可将工作频率提高至200MHz以上,是一种高密度、高性能的并行处理器,非常适合于并行数据的接收和实时验证。
优选的是,集成电路40为DS92LV16芯片。DS92LV16芯片是一款16位低压差分的串并转换芯片,如图2所示,其主要包括:串并转换单元、并串转换单元、锁存器、选择器、时序控制单元、电源控制单元以及锁相环等。其高度灵活的计时电路可容许输入频率在25~80MHz范围内可变,芯片之间的计时差可以保证在±5%的范围之内,这款芯片也设有局部及线路回环模式,可将信号重复送回电路板(局部)或送回电缆或地板(线路),使预设定的系统可以更容易分隔,有助于加强系统的测试能力,使问题更容易得到解决。
高速传输系统100的数据传输接口采用不带变压器的RJ45网口50,以CAT5e网线60为传输介质,通用方便、结构可靠,使高速数据传输变得更为简单。
综上所述,本实用新型一种高速数据传输系统通过数据发送方的FPGA产生数据,集成电路的串行器将并行TTL信号转换为串行低压差分信号,然后通过RJ45网口和网线将该串行低压差分信号传输到数据接收方;在数据接收方,集成电路内嵌的解串行器将接收到的串行低压差分信号转换为并行TTL信号,再通过FPGA验证接收到的数据。显而易见,在本系统中,数据发送方也可作为数据接收方,数据接收方则相应作为数据发送方,也即本实用新型可以进行双向传输。相对于现有技术,本实用新型可以进行双向传输,且电路结构简单,可靠性高,传输速率高,以网线做为传输介质,通用方便且节省成本。借此,本实用新型降低了高速传输的成本,更容易实现实时双向的高速数据传输。
当然,本实用新型还可有其它多种实施例,在不背离本实用新型精神及其实质的情况下,熟悉本领域的技术人员当可根据本实用新型作出各种相应的改变和变形,但这些相应的改变和变形都应属于本实用新型所附的权利要求的保护范围。
Claims (2)
1.一种高速数据传输系统,其特征在于,包括数据发送方以及数据接收方,所述数据发送方和数据接收方分别包括依次连接的FPGA、内嵌有串行器和解串行器的集成电路以及作为数据传输接口的RJ45网口,所述数据发送方的RJ45网口与所述数据接收方的RJ45网口之间通过网线连接。
2.根据权利要求1所述的高速数据传输系统,其特征在于,所述集成电路为DS92LV16芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201020160597 CN201657018U (zh) | 2010-04-09 | 2010-04-09 | 高速数据传输系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201020160597 CN201657018U (zh) | 2010-04-09 | 2010-04-09 | 高速数据传输系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201657018U true CN201657018U (zh) | 2010-11-24 |
Family
ID=43122246
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201020160597 Expired - Fee Related CN201657018U (zh) | 2010-04-09 | 2010-04-09 | 高速数据传输系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201657018U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104811649A (zh) * | 2015-04-29 | 2015-07-29 | 深圳市载德光电技术开发有限公司 | 基于fpga的视频数据传输系统 |
CN105429764A (zh) * | 2015-11-05 | 2016-03-23 | 山东超越数控电子有限公司 | 一种fpga芯片、远程传输的系统和方法 |
CN105740186A (zh) * | 2016-02-01 | 2016-07-06 | 苏州傲科创信息技术有限公司 | 高速数据转接板电路 |
-
2010
- 2010-04-09 CN CN 201020160597 patent/CN201657018U/zh not_active Expired - Fee Related
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104811649A (zh) * | 2015-04-29 | 2015-07-29 | 深圳市载德光电技术开发有限公司 | 基于fpga的视频数据传输系统 |
CN104811649B (zh) * | 2015-04-29 | 2018-06-19 | 深圳市载德光电技术开发有限公司 | 基于fpga的视频数据传输系统 |
CN105429764A (zh) * | 2015-11-05 | 2016-03-23 | 山东超越数控电子有限公司 | 一种fpga芯片、远程传输的系统和方法 |
CN105740186A (zh) * | 2016-02-01 | 2016-07-06 | 苏州傲科创信息技术有限公司 | 高速数据转接板电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102064821B (zh) | 一种实现串口隔离的方法和串口隔离电路 | |
CN102158662A (zh) | 星载高分辨率ccd相机图像数据传输电路 | |
CN201657018U (zh) | 高速数据传输系统 | |
CN201717963U (zh) | 无线高清视频传输系统接收机 | |
CN203616749U (zh) | 一种实现高速板级通讯的装置 | |
CN201742482U (zh) | 无线高清视频传输系统发射机 | |
CN202495998U (zh) | 一种利用mini USB接口实现串口通信的数字电视及系统 | |
CN101179340B (zh) | 低摆幅差分信号总线传输数字中频的方法和装置 | |
CN109597783A (zh) | 一种双光耦隔离型rs485电路 | |
CN202889508U (zh) | Sdi与asi自动切换的电气接口模块及视频设备 | |
CN102687520A (zh) | 一种实现串口通信的数字电视及系统 | |
CN202475477U (zh) | 一种rs485接口转串口的自动切换收发电路 | |
CN201910048U (zh) | 一种lvds节点模块 | |
CN205378080U (zh) | 基于fpga的lvds数字视频传输接口装置 | |
CN103561233A (zh) | 一种以太网数字影像遥测编码器系统 | |
CN104101965A (zh) | 用于usb 3.0接口的混合光电收发器及其光缆 | |
CN110297788A (zh) | 发送电路、接收电路和串行信号传输系统 | |
CN106341153A (zh) | 一种高速收发器 | |
CN214042313U (zh) | Rs-485协议转uart串口协议的转换装置 | |
CN202994311U (zh) | 一种基于rs-485总线的无线温度传感器 | |
CN202231716U (zh) | 电力线载波通信结构 | |
US10049067B2 (en) | Controller-PHY connection using intra-chip SerDes | |
CN201622783U (zh) | 一种led模组通信电路及led显示屏 | |
Cao et al. | Working principle and application analysis of UART | |
CN202602676U (zh) | Can信号传输电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20101124 Termination date: 20150409 |
|
EXPY | Termination of patent right or utility model |