CN201421585Y - 重置信号产生电路 - Google Patents
重置信号产生电路 Download PDFInfo
- Publication number
- CN201421585Y CN201421585Y CN2009203014123U CN200920301412U CN201421585Y CN 201421585 Y CN201421585 Y CN 201421585Y CN 2009203014123 U CN2009203014123 U CN 2009203014123U CN 200920301412 U CN200920301412 U CN 200920301412U CN 201421585 Y CN201421585 Y CN 201421585Y
- Authority
- CN
- China
- Prior art keywords
- circuit
- processor
- charging
- reset signal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electronic Switches (AREA)
Abstract
一种重置信号产生电路,用于重置处理器,包括充电电路、放电电路及触发电路。其中,充电电路用于当处理器正常时接收处理器的定时脉冲信号,并根据定时脉冲信号提供充电电流,以及当处理器出现故障时不提供充电电流。放电电路连接于充电电路,用于当处理器正常时根据充电电流进行充电,以及当处理器出现故障时进行放电以输出低电压信号。触发电路与处理器及放电电路相连,用于侦测低电压信号,并根据低电压信号输出触发信号至处理器以重置处理器。本实用新型的重置信号产生电路通过充电电路、放电电路以及触发电路来产生触发电压,再将触发电压输入至处理器,实现处理器的重置,具有较低的成本,且结构简单。
Description
技术领域
本实用新型涉及一种重置电路,尤其涉及一种重置处理器的重置信号产生电路。
背景技术
随着电子科技的进步,各类电子装置已越来越趋于小型化,这种小型的电子装置具有处理器用于进行运算处理。而这种小型化电子装置常常因为硬件运作不稳定或是软件的不良操作,例如开机时电源不稳定或是某些应用软件的错误,造成处理器不再执行任何指令而发生停止动作的现象。这时,需要重置电路来重置处理器。
当前,处理器的重置电路主要有两种方式:一种是在处理器内部设一个计时电路及相对应的计时缓存器并对计时缓存器的值定时重写,若计时缓存器的值在间隔的时间内没有被重写,则发出重置信号;另一种是使用专用的重置集成电路。这两种方式的重置电路结构复杂、成本较高。
实用新型内容
有鉴于此,需要提供一种重置信号产生电路,可实现处理器的重置,具有较低的成本,且结构简单。
本实用新型实施方式中提供的重置信号产生电路用于重置处理器,包括充电电路、放电电路及触发电路。其中,充电电路用于当处理器正常时接收处理器的定时脉冲信号,并根据定时脉冲信号提供充电电流,以及当处理器出现故障时不提供充电电流。放电电路连接于充电电路,用于当处理器正常时根据充电电流进行充电,以及当处理器出现故障时进行放电以输出低电压信号。触发电路与处理器及放电电路相连,用于侦测低电压信号,并根据低电压信号输出触发信号至处理器以重置处理器。
本实用新型所提供的重置信号产生电路通过充电电路、放电电路以及触发电路来产生触发电压,再将触发电压输入至处理器,实现处理器的重置,具有较低的成本,且结构简单。
附图说明
图1为本实用新型一实施方式的重置信号产生电路的电路图。
图2为本实用新型一实施方式的重置信号产生电路的信号波形图。
具体实施方式
图1所示为本实用新型一实施方式的重置信号产生电路的电路图。在本实施方式中,重置信号产生电路用于在处理器40出现故障时生成重置信号以重置处理器40,包括充电电路10、放电电路20以及触发电路30。处理器40包括一个通用输入/输出(General PurposeInput Output,GPIO)接脚以及一个重置接脚,处理器40可为中央处理器(CentralProcessing Unit,CPU)或者微处理器(Micro Control Unit,MCU)等。
充电电路10用于当处理器40正常工作时从处理器40的GPIO接脚接收定时脉冲信号,并根据定时脉冲信号提供充电电流,以及当处理器40出现故障时不提供充电电流。在本实施例中,当处理器40正常时,处理器40会通过其GPIO接脚输出定时脉冲信号至充电电路10。充电电路10包括运算放大器U1,运算放大器U1的同相输入端同时连接于处理器40以及其输出端,其反向输入端接地,以形成缓冲器,用于提供充电电流至放电电路20以使放电电路20快速充电。
放电电路20连接于充电电路10,用于当处理器40正常工作时根据充电电流进行充电,以及当处理器40出现故障时进行放电以输出低电压信号。在本实施例中,放电电路20包括第一电阻R1与充电电容C2。其中,第一电阻R1连接于运算放大器U1的输出端与地之间,充电电容C2连接于运算放大器U1的输出端与地之间。第一电阻R1用于为充电电容C2提供放电路径并确保放电电路20的放电时间。
触发电路30与处理器40及放电电路20相连,用于侦测低电压信号,并根据低电压信号输出触发信号至处理器40以重置处理器40。在本实施例中,触发电路30包括N沟道金属氧化物半导体M1与第二电阻R2。N沟道金属氧化物半导体M1的栅极连接于第一电阻R1与充电电容C2,其源极接地。第二电阻R2连接于N沟道金属氧化物半导体M1的漏极,N沟道金属氧化物半导体M1与第二电阻R2的公共节点连接于处理器40的重置信号输入端。
作为本发明一实施方式的进一步改进,所述重置信号产生电路还包括耦合电容C1与二极管D1。耦合电容C1连接于处理器40与充电电路10之间,用于仅让交流信号通过,同时隔绝直流。二极管D1的阳极连接于充电电路10,其阴极连接于放电电路20,用于防电流逆流。
在本发明一实施方式中,当处理器40正常工作时,其GPIO接脚输出定时脉冲信号,耦合电容C1隔绝定时脉冲信号的直流信号,仅让交流信号通过。定时脉冲信号通过耦合电容C1传输至运算放大器U1,运算放大器U1的同相输入端连接于耦合电容C1以及其输出端,其反向输入端接地,以形成缓冲器,其输出端通过外接3.3V电压而输出高电压信号。高电压信号通过二极管D1传输至充电电容C2与N沟道金属氧化物半导体M1的栅极,充电电容C2储存电荷,此时,N沟道金属氧化物半导体M1的输入电压大于其临界电压,N沟道金属氧化物半导体M1导通并将输入电压连接至地。在本实施方式中,N沟道金属氧化物半导体M1外接3.3V电压,确保了处理器40开始工作的瞬间有足够的电压导通N沟道金属氧化物半导体M1。
当处理器40发生故障时,其GPIO引脚停止输出定时脉冲信号,运算放大器U1停止输出高电压信号。此时,充电电容C2进行放电以输出低电压信号,第一电阻R1为充电电容C2提供了放电路径,并确保了足够的放电时间。二极管D1的阳极与算放大器U1的输出端连接,其阴极与第一电阻R1与充电电容C2连接,防止电流逆流。因此,低电压信号输入至N沟道金属氧化物半导体M1,N沟道金属氧化物半导体M1由于输入的低电压信号小于其临界电压而截止,低电压信号成为触发信号被输出至处理器40的重置信号输入端。在本实施方式中,第二电阻R2连接于N沟道金属氧化物半导体M1的漏极,用于限置触发信号的电流。
图2所示为本实用新型一实施方式的重置信号产生电路的信号波形图。图2(a)所示的曲线为充电电容C2的信号波形图,处理器40正常工作时输出定时脉冲信号,充电电容C2约200ms充电一次,当处理器40故障时停止输出定时脉冲信号,无法对充电电容C2继续充电,直到处理器40重新正常工作时,输出定时脉冲信号,并通过充电电路10对充电电容C2继续充电。
图2(b)所示的曲线为N沟道金属氧化物半导体M1的信号波形图,处理器40正常工作时输出定时脉冲信号,N沟道金属氧化物半导体M1的输入电压大于其临界电压,N沟道金属氧化物半导体M1正常工作。当处理器40出现故障时,N沟道金属氧化物半导体M1的输入电压小于其临界电压,N沟道金属氧化物半导体M1停止工作。直到处理器40重新正常工作时,N沟道金属氧化物半导体M1继续正常工作。
图2(c)所示的曲线为触发电压的信号波形图,当处理器40正常工作时,N沟道金属氧化物半导体M1导通并将其输入电压传输到地,此时没有触发电压。当处理器40出现故障时,N沟道金属氧化物半导体M1截止,其输入电压成为触发电压被传输到处理器40。直到处理器40重新正常工作时,N沟道金属氧化物半导体M1重新导通并将其输入电压传输到地。
本实用新型实施方式所提供的重置信号产生电路通过充电电路10、放电电路20以及触发电路30来产生触发电压,再将触发电压输入至处理器40的重置信号输入端,实现处理器40的重置,具有较低的成本,且结构简单。
Claims (7)
1.一种重置信号产生电路,用于产生重置信号以重置处理器,其特征在于,所述重置信号产生电路包括:
充电电路,用于当所述处理器正常工作时从所述处理器接收定时脉冲信号,并根据所述定时脉冲信号提供充电电流,以及当所述处理器出现故障时停止提供充电电流;
放电电路,连接于所述充电电路,用于当所述处理器正常工作时根据所述充电电流进行充电,以及当所述处理器出现故障时进行放电以输出低电压信号;及
触发电路,与所述处理器及所述放电电路相连,用于侦测所述低电压信号,并根据所述低电压信号输出触发信号至所述处理器以重置所述处理器。
2.如权利要求1所述的重置信号产生电路,其特征在于,所述充电电路包括运算放大器,所述运算放大器的同相输入端同时连接其输出端以及所述处理器,其反向输入端接地,以形成缓冲器,用于对所述放电电路快速充电。
3.如权利要求2所述的重置信号产生电路,其特征在于,所述放电电路包括:
第一电阻,连接于所述运算放大器的输出端与地之间;及
充电电容,连接于所述运算放大器的输出端与地之间,用于当所述放电电路放电时提供低电压信号;
其中,所述第一电阻用于为所述充电电容提供放电路径并确保所述放电电路的放电时间。
4.如权利要求3所述的重置信号产生电路,其特征在于,所述触发电路包括:
N沟道金属氧化物半导体,其栅极连接于所述第一电阻与所述充电电容,其源极接地;及
第二电阻,连接于所述N沟道金属氧化物半导体的漏极与参考电压之间,用于限制所述触发信号的电流;
其中,所述N沟道金属氧化物半导体的漏极连接于所述处理器的重置接脚。
5.如权利要求4所述的重置信号产生电路,其特征在于,当所述处理器正常工作时,所述N沟道金属氧化物半导体的输入电压大于其临界电压,所述N沟道金属氧化物半导体导通并将所述输入电压连接至地;当所述处理器发生故障时,输入至所述N沟道金属氧化物半导体的低电压信号小于其临界电压,所述N沟道金属氧化物半导体截止,所述低电压信号成为触发信号被输出至所述处理器。
6.如权利要求1所述的重置信号产生电路,其特征在于,还包括耦合电容,连接于所述处理器与所述充电电路之间,用于通过交流信号,同时隔绝直流信号。
7.如权利要求1所述的重置信号产生电路,其特征在于,还包括二极管,其阳极连接于所述充电电路,其阴极连接于所述放电电路,用于防电流逆流。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009203014123U CN201421585Y (zh) | 2009-03-19 | 2009-03-19 | 重置信号产生电路 |
US12/693,356 US8026751B2 (en) | 2009-03-19 | 2010-01-25 | Reset signal generating circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009203014123U CN201421585Y (zh) | 2009-03-19 | 2009-03-19 | 重置信号产生电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201421585Y true CN201421585Y (zh) | 2010-03-10 |
Family
ID=41808245
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009203014123U Expired - Fee Related CN201421585Y (zh) | 2009-03-19 | 2009-03-19 | 重置信号产生电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8026751B2 (zh) |
CN (1) | CN201421585Y (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103780235A (zh) * | 2012-10-22 | 2014-05-07 | 盛群半导体股份有限公司 | 电源重置电路 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102566724A (zh) * | 2010-12-22 | 2012-07-11 | 鸿富锦精密工业(深圳)有限公司 | 服务器重启电路 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5559458A (en) | 1995-05-11 | 1996-09-24 | Lucent Technologies Inc. | Reset circuit for a pipelined signal processor |
WO1997034371A1 (en) * | 1996-03-15 | 1997-09-18 | Maxim Integrated Products, Inc. | Reset methods and apparatus for microcontrollers having bidirectional reset lines |
JP3774360B2 (ja) * | 2000-09-26 | 2006-05-10 | アルプス電気株式会社 | ウェイクアップ起動回路 |
US6288584B1 (en) * | 2000-10-05 | 2001-09-11 | Pericom Semiconductor Corp. | Zero standby-current power-on reset circuit with Schmidt trigger sensing |
TWI244261B (en) * | 2004-11-25 | 2005-11-21 | Sunplus Technology Co Ltd | Power on reset circuit |
TWI241767B (en) * | 2004-11-25 | 2005-10-11 | Sunplus Technology Co Ltd | Power-low reset circuit |
TW200725244A (en) * | 2005-12-29 | 2007-07-01 | Tatung Co Ltd | Reset circuit capable of correctly generating correct reset signal during rapid power on/off and the electronic device using the same |
US7750684B2 (en) * | 2008-04-18 | 2010-07-06 | Nanya Technology Corp. | Power-on detection circuit for detecting minimum operational frequency |
-
2009
- 2009-03-19 CN CN2009203014123U patent/CN201421585Y/zh not_active Expired - Fee Related
-
2010
- 2010-01-25 US US12/693,356 patent/US8026751B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103780235A (zh) * | 2012-10-22 | 2014-05-07 | 盛群半导体股份有限公司 | 电源重置电路 |
Also Published As
Publication number | Publication date |
---|---|
US8026751B2 (en) | 2011-09-27 |
US20100237912A1 (en) | 2010-09-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20150102778A1 (en) | Battery presence detecting method, apparatus and charging system | |
CN102377416A (zh) | 电源重置电路 | |
CN102129268A (zh) | 时序控制电路 | |
US8102631B2 (en) | Computer power supply and standby voltage discharge circuit thereof | |
CN103338029A (zh) | 一种自动复位装置 | |
CN201421585Y (zh) | 重置信号产生电路 | |
CN112947790B (zh) | 触控驱动电路、驱动芯片以及触控显示装置 | |
CN203537356U (zh) | 上电复位电路 | |
CN102496988A (zh) | 电池控制电路、系统和方法 | |
CN110350902A (zh) | 一种防误操作电路及防误操作装置 | |
CN102346529B (zh) | 电源控制电路 | |
US10135276B2 (en) | Discharging circuit with voltage detection that selectively couples second node to ground | |
CN102262431A (zh) | 电脑系统 | |
CN114142577B (zh) | 一种用于电池待机控制的电池保护电路、系统和方法 | |
CN207283519U (zh) | 一种复位延迟电路 | |
CN101872958A (zh) | 一种开关电源的输入电压欠压保护电路 | |
CN109613969A (zh) | Ssd供电电路、电容管理方法、系统、装置及存储介质 | |
CN102223060A (zh) | 电压提升电路 | |
CN103163358A (zh) | 快速可靠的交流掉电检测电路 | |
CN110196625B (zh) | 一种usb复位电路 | |
TWI527339B (zh) | 充電裝置 | |
CN104124735B (zh) | 一种充电电压的稳压电路 | |
CN103107577A (zh) | 电池管理电路及终端 | |
CN202737511U (zh) | 电源控制装置与电子装置 | |
US8450987B2 (en) | Switching apparatus and control signal generator thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100310 Termination date: 20110319 |