CN201142331Y - 发光二极管封装结构 - Google Patents

发光二极管封装结构 Download PDF

Info

Publication number
CN201142331Y
CN201142331Y CNU2007201939493U CN200720193949U CN201142331Y CN 201142331 Y CN201142331 Y CN 201142331Y CN U2007201939493 U CNU2007201939493 U CN U2007201939493U CN 200720193949 U CN200720193949 U CN 200720193949U CN 201142331 Y CN201142331 Y CN 201142331Y
Authority
CN
China
Prior art keywords
pedestal
conducting bracket
emitting diode
led
conducting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNU2007201939493U
Other languages
English (en)
Inventor
宋文恭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CNU2007201939493U priority Critical patent/CN201142331Y/zh
Application granted granted Critical
Publication of CN201142331Y publication Critical patent/CN201142331Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item

Landscapes

  • Led Device Packages (AREA)

Abstract

本实用新型涉及一种发光二极管封装结构,包括有一基座及至少二导电支架,该基座中形成有一凹杯,该至少二导电支架的各导电支架弯折形成直角台阶型,并采相对配置,以呈直角台阶加直角反台阶型而包覆于基座中,且该各导电支架的一端显露于该基座的凹杯中,而另一端由该基座的底部延伸出该基座的侧边外,以形成极性接点;由此,以形成发光二极管的封装结构,使其具有缩短制程、节省成本、提高良率及延长使用寿命等有益技术效果。

Description

发光二极管封装结构
技术领域
本实用新型涉及一种发光二极管封装结构,尤指一种通过一基座及至少二导电支架的组合设计,使其具有提高元件良率、缩短制程、节省成本及延长使用寿命等效果,而适于应用在表面黏着型(Surface-Mount Device,SMD)发光二极管或类似结构。
背景技术
目前表面黏着型(Surface-Mount Device,SMD)发光二极管(lightemitting diode,LED)结构,如图7所示,其包括有二导电支架A1、一具凹杯的基座A2、一芯片A2及胶体A4,而该各导电支架A1的一端嵌设结合于基座A2内,且该各导电支架A1的一端部分显露于基座A2的凹杯中,该各嵌合于基座A2内的导电支架A1由基座A2侧边凸出而弯折到基座A2的底部,该芯片A3则固设于该基座A2凹杯中的一导电支架A1上,并于该芯片A3上打线电性连接另一导电支架A1,该胶体A4覆盖于基座A2的凹杯,以包覆该芯片A3与部分的导电支架A1。
然而,现有的表面黏着型发光二极管结构,其由将原本未经弯折的导电支架A1与塑料射出的基座A2结合后,再将该导电支架A1弯折到基座A2的底部的位置,以当作极性接点。但于施力弯折导电支架A1时,会使该塑料基座A2与导电支架A1间产生内应力,而使该导电支架A1产生位置偏移,进而使该导电支架A1与基座A2间产生间隙。故,当进行封胶时,可能因该基座A2与导电支架A1间具有间隙而使灌入的胶体A4从该间隙流出。
又,当该前述的发光二极管利用表面黏着技术(Surface MountTechnology,SMT)结合于电路板上,而置入回焊炉中高温烘烤,也会因该弯折导电支架A1时产生的内应力,而提高发生该连结打线A5断裂的不良率的问题。
再者,该基座A2形成后再将导电支架A1弯折至基座A2底部时,因该导电支架A1与基座A2底部之间不平贴,而造成的发光二极管底部不平整,使该发光二极管所发出的光线的指向性会改变,以及导致与电路板结合时易产生空焊等问题,而连带提高了元件的不良率及制作的成本。
发明内容
本实用新型的主要目的在于克服现有技术的不足与缺陷,提出一种发光二极管封装结构,通过一基座及至少二导电支架的组合设计,以避免该基座与该至少二导电支架结合后,再将导电支架弯折到基座底部所产生的内应力,使得该发光二极管与电路板结合后而过回焊炉时,导致该连结打线易断裂的问题,故本实用新型具有提高元件的良率、缩减制程、节省成本及延长使用寿命,以增加其实用性及便利性等优点。
本实用新型的另一目的在于,提出一种发光二极管封装结构,通过一基座及至少二导电支架的组合设计,以避免该基座与该至少二导电支架结合后,再将导电支架弯折到基座底部所产生的内应力,造成导电支架位移而与基座之间产生间隙,进而于封胶时导致使胶体流出的问题,以达改善制作发光二极管的良率,以增进其实用性。
本实用新型的再一目的在于,提出一种发光二极管封装结构,通过一基座及至少二导电支架的组合设计,以避免该基座与该至少二导电支架结合后,再将导电支架弯折到基座底部时,产生该发光二极管底部的不平整,而造成该发光二极管所发出的光线的指向性改变,以及该发光二极管与电路板结合时易产生空焊等不良率的问题,故本实用新型具提高元件的良率,进而增进整体的实用性。
为达上述目的,本实用新型提供一种发光二极管封装结构,包括:一基座,该基座中形成有一凹杯;以及至少二导电支架,该至少二导电支架包覆于基座中,而各导电支架弯折形成直角台阶型,并采相对配置,而呈直角台阶加直角反台阶型,该至少二导电支架的一端显露于该基座的凹杯中,而另一端由该基座的底部延伸出该基座的侧边外,以形成极性接点;由此,以形成发光二极管的封装结构。
本实用新型具有以下有益技术效果:本实用新型的发光二极管封装结构,改善了现有的表面黏着型发光二极管结构的不良率高的问题,使其具有缩短制程、节省成本、提高良率及延长使用寿命等效果,进而具实用性及便利性。
本实用新型的其它特点及具体实施例可于以下配合附图的详细说明中,进一步了解。
附图说明
图1为本实用新型实施例的立体外观图;
图2为本实用新型实施例的结构剖示图;
图3为本实用新型实施例的应用的立体外观图;
图4为本实用新型另一实施例的应用的立体外观图;
图5为本实用新型再一实施例的结构剖示图;
图6为本实用新型再一实施例的应用的立体外观图;
图7为现有发光二极管的结构剖示图。
图中符号说明
20    基座
21    凹杯
30    导电支架
31    一端
40    芯片
50    连结打线
60    胶体
A1    导电支架
A2    基座
A3    芯片
A4    胶体
A5    连结打线
具体实施方式
请参阅图1~2,本实用新型提供一种发光二极管封装结构,该发光二极管封装结构包括:
一基座20,该基座20中形成有一凹杯21;而该基座20采用塑料材料。
二导电支架30,该二导电支架30包覆于基座20中,而各导电支架30弯折形成直角台阶型,并采相对配置,以呈直角台阶加直角反台阶型,且该二导电支架30的一端显露于该基座20的凹杯21中,另一端由该基座20的底部延伸出该基座20的侧边外,而留下部分的导电支架30,以形成极性接点;该导电支架30采用导电的金属材料。
综上所述,以形成发光二极管的封装结构。
请参图3所示,本实用新型于使用时,进一步结合一芯片40及胶体60,该芯片40固设于该基座20凹杯21中的一导电支架30上,而借助一连结打线50与凹杯21中的另一导电支架30电性连结,并于该基座20的凹杯21上覆盖胶体60,以封装该芯片40及各导电支架30。其中,该芯片40可采用连结打线50方式,或可采用借助锡球或金球以覆晶结合方式而与导电支架30电性连接。该胶体60可为环氧树脂(Epoxy,简称EP)、聚肽酰胺(Polyphthalamide,简称PPA)、硅胶(Silicone)等其中的任一种。虽然,于本实施例中设有一芯片40,而该导电支架30对应配设为二支;但实际使用时,该芯片40的数量可依据使用需求而设为多个,该导电支架30对应所设置的芯片40的数量而配设为多支,以供与芯片40电性连接;故,由上可知,本实用新型的导电支架30设为至少二支。
承上结构,本实用新型的发光二极管封装结构,其特点在于通过一基座20及至少二导电支架30的组合设计,通过将预先弯折成型的导电支架30与塑料射出的基座20结合,以避免现有结构的基座20与导电支架30结合后,再施力将导电支架30弯折到基座20底部所产生的内应力,造成该塑料基座20与各导电支架30间产生间隙,以及使该导电支架30与基座20结合位置偏移,而导致封胶时造成胶体60由该间隙中流出的问题;再者,也避免了因内应力,而使该完成封装的发光二极管与电路板过回焊炉结合时,导致连结打线50易断裂的问题;另外,也避免了该基座20与该至少二导电支架30结合后,再将导电支架30弯折到基座20底部时,产生该发光二极管底部的不平整,而造成该发光二极管所发出的光线的指向性改变,以及该发光二极管与电路板结合时易产生空焊等不良率的问题;故,本实用新型具提高元件良率、缩减制程、节省成本及可延长使用寿命等效果,进而提升整体的实用性及便利性。
请参阅图4,本实用新型另一实施例的应用,令该基座20内设置有三个芯片40,而将该导电支架30对应芯片40数量而配设成六支,各导电支架30弯折形成直角台阶型,并采相对配置,以呈直角台阶加直角反台阶型,且该各导电支架30的一端显露于该基座20的凹杯21中,该各导电支架30的另一端由该基座20的底部延伸出该基座20的侧边外,而留下部分的导电支架30,以形成极性接点。于使用时,进行固晶及封胶,以完成一发光二极管,使具高良率、缩减制程、节省成本及可延长使用寿命等效果。
请参阅图5~6,本实用新型再一实施例的应用,令该基座20内设置有一个芯片40,而该导电支架30对应芯片40数量而配设成二支,各导电支架30弯折形成直角台阶型,并采相对配置,以呈直角台阶加直角反台阶型,且该各导电支架30的一端显露于该基座20的凹杯21中,该各导电支架30的另一端由该基座20的底部延伸出该基座20的侧边外,而留下部分的导电支架30,以形成极性接点,并进一步令该导电支架30由该基座20的底部延伸出该基座20的侧边外的一端31向上弯折,而平贴于该基座20的侧边,以供增加极性接点的接触面积。
以上所述,仅为本实用新型的较佳实施例,举凡依本实用新型权利要求书的范围所做的均等设计变化,均应为本实用新型的技术所涵盖。

Claims (4)

1.一种发光二极管封装结构,其特征在于,该发光二极管封装结构包括:
一基座,该基座中形成有一凹杯;以及
至少二导电支架,该至少二导电支架包覆于基座中,而各导电支架弯折形成直角台阶型,并采相对配置,而呈直角台阶加直角反台阶型,该至少二导电支架的一端显露于该基座的凹杯中,而另一端由该基座的底部延伸出该基座的侧边外,以形成极性接点;
由此,以形成发光二极管的封装结构。
2.如权利要求1所述的发光二极管封装结构,其特征在于,该基座采用塑料材料。
3.如权利要求1所述的发光二极管封装结构,其特征在于,该各导电支架采用导电的金属材料。
4.如权利要求1所述的发光二极管封装结构,其特征在于,该导电支架由该基座的底部延伸出该基座的侧边外的一端向上弯折而平贴于该基座的侧边,以供增加极性接点的接触面积。
CNU2007201939493U 2007-10-26 2007-10-26 发光二极管封装结构 Expired - Fee Related CN201142331Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU2007201939493U CN201142331Y (zh) 2007-10-26 2007-10-26 发光二极管封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU2007201939493U CN201142331Y (zh) 2007-10-26 2007-10-26 发光二极管封装结构

Publications (1)

Publication Number Publication Date
CN201142331Y true CN201142331Y (zh) 2008-10-29

Family

ID=40070041

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU2007201939493U Expired - Fee Related CN201142331Y (zh) 2007-10-26 2007-10-26 发光二极管封装结构

Country Status (1)

Country Link
CN (1) CN201142331Y (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104576904A (zh) * 2013-10-15 2015-04-29 展晶科技(深圳)有限公司 发光二极管封装结构及其制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104576904A (zh) * 2013-10-15 2015-04-29 展晶科技(深圳)有限公司 发光二极管封装结构及其制造方法

Similar Documents

Publication Publication Date Title
CN101276866B (zh) 大功率led支架及利用该支架制造的大功率led
CN1033909A (zh) 模制引线底座
CN102072422A (zh) 大功率led光源模块封装结构
CN108461615B (zh) 一种贴片式二极管
CN101420002A (zh) 发光二极管封装结构及其制法
CN104952864B (zh) Led灯丝及其制造方法
CN107785474A (zh) 发光二极管元件装置与其制作方法
CN201142331Y (zh) 发光二极管封装结构
CN204375748U (zh) 一种多杯多色的cob封装模组
CN210006755U (zh) Led支架的双杯体结构
CN103474564B (zh) Cob封装结构及cob封装方法
CN203038968U (zh) Led照明模块
CN205028918U (zh) 一种led支架及led封装体
CN2911961Y (zh) 芯片倒装型封装件
CN101145592B (zh) 高散热性发光二极管装置
CN208400872U (zh) 一种发光二极管
CN208368544U (zh) 一种贴片式二极管
CN202695440U (zh) Led集成光源
CN102084730A (zh) 用于固态光源的支撑模块、包括这样的模块的照明器件和用于制造这样的照明器件的方法
CN203491303U (zh) Cob封装结构
CN206134674U (zh) Ic集成封装用陶瓷基板结构
CN201386942Y (zh) 新型led灯串
CN201066099Y (zh) 有利导热性能的一体化大功率led支架
CN204596783U (zh) 功率半导体模块内部连接结构
CN204155959U (zh) 倒装led芯片支架及含有该支架的led灯珠

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081029

Termination date: 20161026

CF01 Termination of patent right due to non-payment of annual fee