CN1991663A - 时钟发生器电路 - Google Patents
时钟发生器电路 Download PDFInfo
- Publication number
- CN1991663A CN1991663A CNA2005101213951A CN200510121395A CN1991663A CN 1991663 A CN1991663 A CN 1991663A CN A2005101213951 A CNA2005101213951 A CN A2005101213951A CN 200510121395 A CN200510121395 A CN 200510121395A CN 1991663 A CN1991663 A CN 1991663A
- Authority
- CN
- China
- Prior art keywords
- clock generator
- inductance
- circuit
- load
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B28/00—Generation of oscillations by methods not covered by groups H03B5/00 - H03B27/00, including modification of the waveform to produce sinusoidal oscillations
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Filters And Equalizers (AREA)
- Logic Circuits (AREA)
Abstract
一种时钟发生器电路,用于向一负载提供时钟信号,其包括一时钟发生器及一对该时钟发生器的输出信号进行处理的滤波电路。该滤波电路包括一第一电感及一电容,该第一电感与该电容串联在该时钟发生器的输出端与地之间,该第一电感与该电容的共接点接该负载。该时钟发生器电路可滤除时钟发生器输出信号中的高次谐波,以降低对负载所产生的电磁干扰。
Description
【技术领域】
本发明是关于一种时钟发生器电路,特别是一种可降低对负载电磁干扰的时钟发生器电路。
【背景技术】
在目前主机板的电磁干扰测试中发现,大部分电磁干扰问题的源头是由时钟发生器产生的高次谐波所造成,现有的抗电磁干扰对策主要是利用阻尼电阻或RC电路对时钟信号的波形进行改善,但是未能从源头滤除时钟发生器产生的高次谐波,因而需花费相当时间寻找高次谐波所造成的问题,并在问题发生处(包括主机板或机箱)实施电磁干扰对策,造成开发时间和成本的增加,且不易从根本上抑制电磁干扰噪声,让改善电磁干扰的效果大打折扣。
【发明内容】
鉴于以上所述,有必要提供一种能够滤除时钟发生器输出信号中的高次谐波进而降低对负载电磁干扰的时钟发生器电路。
一种时钟发生器电路,用于向一负载提供时钟信号,其包括一时钟发生器及一对时钟发生器的输出信号进行处理的滤波电路。
该滤波电路包括一第一电感及一电容,该第一电感与该电容串联在该时钟发生器的输出端与地之间,该第一电感与该电容的共接点接该负载。
该滤波电路可将该时钟发生器输出信号中的高次谐波滤除而降低对负载造成的电磁干扰。
【附图说明】
图1是本发明时钟发生器电路第一较佳实施方式的电路图。
图2是本发明时钟发生器电路第二较佳实施方式的电路图。
图3是本发明时钟发生器电路第二较佳实施方式与现有时钟发生器电路对负载所产生的高次谐波强度的比较图。
【具体实施方式】
请参阅图1,本发明时钟发生器电路第一较佳实施方式用于向一负载30提供时钟信号,其包括一个时钟发生器10及一对该时钟发生器10的输出信号进行处理的滤波电路20。本较佳实施方式中,该负载30是一主机板。
该时钟发生器10产生一频率为X的时钟信号。
该滤波电路20连接在该时钟发生器10与该负载30之间,其包括一电感L1与一电容C1。该电感L1与该电容C1串联在该时钟发生器10的输出端与地之间,该电感L1与该电容C1的共接点接该负载30。
该电感L1的电感值为L,该电容C1的电容值为C,选择适当大小的L与C,使其满足下式:
其中
为此滤波电路的共振频率。
工作时,当该时钟发生器10输出的频率为X的时钟信号通过该滤波电路20时,由于该滤波电路20的电容C1产生的容抗大于该电感L1产生的感抗(即|ZC|>ZL|),故该频率为X的时钟信号可经由该电感L1输出至该负载30;当该时钟发生器10输出的频率为2X、3X……等高次谐波通过该滤波电路20时,由于滤波电路20的电容C产生的容抗小于该电感L1产生的感抗(即|ZL|>|ZC|),所以这些高次谐波经电容C1导入地,从而达到滤除高次谐波成分的目的。
请参阅图2,本发明时钟发生器电路第二较佳实施方式包括一个时钟发生器10及一对该时钟发生器10的输出信号进行处理的滤波电路40,滤波电路40与本发明第一较佳实施方式中的滤波电路20相比增加了一个电感L2,该电感L2一端连接在该电感L1与该电容C1的共接点,另一端接该负载30。该电感L2与该电感L1的电感值相等。增加了该电感L2后,该滤波电路40的共振频率仍为
但是该电感L2可以进一步阻挡高频谐波输出到负载,增强了电路的滤波效果。
图3是本发明时钟发生器电路第二较佳实施方式与现有时钟发生器电路在输出频率为33MHz的时钟信号时对主机板所产生的高次谐波强度的比较图,由此看出,本发明时钟发生器电路可明显降低时钟发生器输出信号中的高次谐波强度,进而降低了对负载造成的电磁干扰。
Claims (4)
1.一种时钟发生器电路,用于向一负载提供时钟信号,其包括一时钟发生器,其特征在于:该时钟发生器电路还包括一对该时钟发生器的输出信号进行处理的滤波电路。
2.如权利要求1所述的时钟发生器电路,其特征在于:该滤波电路包括一电感及一电容,该电感与该电容串联在该时钟发生器的输出端与地之间,该电感与该电容的共接点接该负载。
3.如权利要求1所述的时钟发生器电路,其特征在于:该滤波电路包括一第一电感、一第二电感及一电容,该第一电感及该第二电感串联在该时钟发生器的输出端与该负载之间,该电容连接在该第一电感与该第二电感的共接点与地之间。
4.如权利要求3所述的时钟发生器电路,其特征在于:该第一电感与第二电感的电感值相等。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CNA2005101213951A CN1991663A (zh) | 2005-12-30 | 2005-12-30 | 时钟发生器电路 |
| US11/521,923 US20070152765A1 (en) | 2005-12-30 | 2006-09-15 | Clock signal generating circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CNA2005101213951A CN1991663A (zh) | 2005-12-30 | 2005-12-30 | 时钟发生器电路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN1991663A true CN1991663A (zh) | 2007-07-04 |
Family
ID=38213959
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNA2005101213951A Pending CN1991663A (zh) | 2005-12-30 | 2005-12-30 | 时钟发生器电路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20070152765A1 (zh) |
| CN (1) | CN1991663A (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8565709B2 (en) | 2010-12-30 | 2013-10-22 | Apple Inc. | Digital signal filter |
| US9285825B1 (en) * | 2013-12-27 | 2016-03-15 | Amazon Technologies, Inc. | Reducing camera master clock desense |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4257007A (en) * | 1979-04-16 | 1981-03-17 | The United States Of America As Represented By The Secretary Of The Navy | Active high-power bandpass filter |
| JPS55171121U (zh) * | 1979-05-24 | 1980-12-08 | ||
| US6184736B1 (en) * | 1992-04-03 | 2001-02-06 | Compaq Computer Corporation | Sinusoidal radio-frequency clock distribution system for synchronization of a computer system |
| JPH0799425A (ja) * | 1993-09-29 | 1995-04-11 | Mitsubishi Electric Corp | 移相器 |
| US6429733B1 (en) * | 1999-05-13 | 2002-08-06 | Honeywell International Inc. | Filter with controlled offsets for active filter selectivity and DC offset control |
| US6538499B1 (en) * | 2002-01-09 | 2003-03-25 | Xilinx, Inc. | Low jitter transmitter architecture with post PLL filter |
| US6975848B2 (en) * | 2002-06-04 | 2005-12-13 | Parkervision, Inc. | Method and apparatus for DC offset removal in a radio frequency communication channel |
| US6859020B2 (en) * | 2002-10-15 | 2005-02-22 | Texas Instruments Incorporated | Low power mode detection circuit for a DC/DC converter |
| EP1450480A1 (en) * | 2003-02-18 | 2004-08-25 | STMicroelectronics S.r.l. | Low-noise, high-linearity analog multiplier |
| US6998938B2 (en) * | 2004-03-10 | 2006-02-14 | Chi Mei Communication Systems, Inc. | Lumped-element low-pass filter in multi-layered substrate |
| US7173470B2 (en) * | 2005-03-11 | 2007-02-06 | Analog Devices, Inc. | Clock sources and methods with reduced clock jitter |
-
2005
- 2005-12-30 CN CNA2005101213951A patent/CN1991663A/zh active Pending
-
2006
- 2006-09-15 US US11/521,923 patent/US20070152765A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| US20070152765A1 (en) | 2007-07-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW201012059A (en) | Balun device | |
| CN104079165B (zh) | 一种具有抑制电磁干扰的显示屏 | |
| CN209233717U (zh) | 一种emc滤波电路 | |
| CN2765381Y (zh) | 一种电源滤波器 | |
| CN1991663A (zh) | 时钟发生器电路 | |
| CN104797064A (zh) | Emc电路 | |
| CN1822740A (zh) | 一种高性能抑制电磁干扰的电子镇流器 | |
| CN110729978A (zh) | 一种高频共模抑制电路及电器 | |
| CN219627684U (zh) | 一种满足gjb151b的数采系统电磁兼容性电路 | |
| CN102769499B (zh) | 复杂电子系统的传导emi噪声抑制方法 | |
| CN111711355A (zh) | 一种用于抑制传导辐射的开关电源电路 | |
| CN212695966U (zh) | 一种声表滤波器的外匹配电路 | |
| CN221281221U (zh) | 一种新型超声波雷达宽频滤波器 | |
| CN203896320U (zh) | 一种利用谐振提高emi抑制能力的电路模块 | |
| CN207530791U (zh) | 一种基于端口改良的lc带通滤波器 | |
| CN217590786U (zh) | 改善射频发射谐波的电路 | |
| CN119496378A (zh) | 一种电源电磁兼容滤波器 | |
| CN223093755U (zh) | 一种具备谐波抑制功能的emi滤波器 | |
| CN207853862U (zh) | 方波时钟信号高次谐波的emi抑制电路 | |
| US7944328B2 (en) | Low-pass filter | |
| CN206472115U (zh) | 无展频时钟信号emi抑制电路 | |
| CN220156498U (zh) | 一种电梯emi电源滤波器电路 | |
| CN203398984U (zh) | 一种降低电源纹波的滤波结构 | |
| CN213279608U (zh) | 一种极高初始导磁率和高饱和磁感应强度的共模滤波器 | |
| CN2662594Y (zh) | 防止电磁噪声信号的电路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
| WD01 | Invention patent application deemed withdrawn after publication |